KR940003555Y1 - 데이타통신 인터페이스의 선택회로 - Google Patents

데이타통신 인터페이스의 선택회로 Download PDF

Info

Publication number
KR940003555Y1
KR940003555Y1 KR2019880020859U KR880020859U KR940003555Y1 KR 940003555 Y1 KR940003555 Y1 KR 940003555Y1 KR 2019880020859 U KR2019880020859 U KR 2019880020859U KR 880020859 U KR880020859 U KR 880020859U KR 940003555 Y1 KR940003555 Y1 KR 940003555Y1
Authority
KR
South Korea
Prior art keywords
communication interface
transmission
flop
flip
output
Prior art date
Application number
KR2019880020859U
Other languages
English (en)
Other versions
KR900013671U (ko
Inventor
신우석
Original Assignee
주식회사 금성사
최근선
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 최근선 filed Critical 주식회사 금성사
Priority to KR2019880020859U priority Critical patent/KR940003555Y1/ko
Publication of KR900013671U publication Critical patent/KR900013671U/ko
Application granted granted Critical
Publication of KR940003555Y1 publication Critical patent/KR940003555Y1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/102Program control for peripheral devices where the programme performs an interfacing function, e.g. device driver
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Communication Control (AREA)

Abstract

내용 없음.

Description

데이타통신 인터페이스의 선택회로
제1도는 본 고안 인터페이스의 선택회로도.
*도면의 주요부분에 대한 부호의 설명
1 : 송수신콘트롤러 2 : 25핀 코넥터
3,10 : 스위칭다이오드 4,9 : 포토트랜지스터
5,7,12 : 라인드라이버 6,8,11 : 라인리시버
20 : 커런트루프통신 인터페이스부 30,40 : 통신인터페이스부
50 : 통신방식 선택부 FF1 : 플립플롭
I1,I2 : 인버터 B1-B4 : 3상태버퍼
본 고안은 컴퓨터의 데이타 인터페이스에 관한 것으로, 특히 화면의 세트업(set-up) 모드와 키보드를 통해 각각의 데이타통신 인터페이스방식을 선택하여, 사용자에게 편리함을 제공하도록 한 데이타통신 인터페이스의 선택회로도에 관한 것이다.
종래의 통신 인터페이스 선택에 있어서는 세트를 분해한 후 점퍼(Jumper)를 이용하여 인위적으로 각통신 인터페이스 회로를 연결하였으나, 외부에서 보았을때 송,수신기능이 어떻게 세트되어 있는지 확인되지 못하게 되므로 사용자에게 불편을 주게되는 결함이 있었고, 특히 커런트 루프(current loop) 인터페이스 방식을 선택하기 위해서는 점퍼를 이중으로 이용해야 되는 결함이 있었다.
본 고안은 이와같은 종래의 결함을 감안하여 화면의 디스플레이 세트업과 키보드를 통해 외부에서 간단하게 각 통신인터페이스 방식을 선택하도록 한 데이타 통신 인터페이스의 선택회로를 안출한 것으로, 이를 첨부한 도면에 의해 상세히 설명하면 다음과 같다.
첨부된 도면은 본 고안 인터페이스의 선택회로도로서 이에 도시한 바와같이, 25핀 코넥트(2)의 단자(Rx+)(Rx-)에 접속된 스위치 다이오드(3), 포토트랜지스터(4)로 수신기능을 수행하고, 상기 25핀 코넥터(2)의 단자(Tx+)(Tx-)에 접속된 스위칭다이오드(10), 포토트랜지스터(9)로 송신기능을 수행하게 한 커런트루프 통신인터페이스부(20)와 상기 포토트랜지스터(4)의 출력이 라인드라이버(5)를 통해 상기 25핀 코넥터(2)의 단자(PI)로 부터의 출력과 함께 라인라시버(6)를 구동하여 수신기능을 수행하고, 라인드라이버(7)의 출력이 상기 25핀 코넥터(2)의 단자(P2)에 인가됨과 아울러 라인리시버(8)를 통해 상기 포토트랜지스터(9)를 구동하여 송신기능을 수행하게 한 통신인터페이스부(30)와, 상기 25핀 코넥터(2)의 단자(P3-P6)에 접속된 라인리시버(11), 라인드라이버(12)를 통해 수신 및 송신기능을 수행하게 한 통신인터페이스(40)가 송수신콘트롤러(1)와 통신기능을 수행하게 구성된 컴퓨터의 인터페이스에 있어서, 클럭 및 정보선택신호로 구동되는 플립플롭(FF1)의 출력(Q)()이 3상태 버퍼(B3)(B2)를 구동함과 아울러 인버터(I1)(I2)를 통해 3상태 버퍼(B1)(B4)를 구동하여 상기 각각의 통신인터페이스부(30)(40)를 선택하게 통신방식선택부(50)를 구성한 것으로, 상기 플립플롭(FF1)은 D플립플롭이다.
이와같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.
우선, 플립플롭(FF1)의 입력단자(D)에 고전위의 정보선택신호가 인가된 상태에서 그의 클럭단자(CP)에 클럭신호가 인가되면, 그 플립플롭(FF1)의 출력단자(Q)에 고전위가 출력되고, 출력단자()의 저전위가 출력되며, 이와같이 출력단자(Q)에 출력되는 고전위는 인버터(I1)에서 저전위로 반전되어 3상태 버퍼(B1)를 인에이블(enable) 시킴에 따라 라인리시버(6)가 온된다.
이때, 커런트루프의 포토트랜지스터(4)가 온된 상태에서 라인드라이버(5)를 통해 라인리시버(6)를 구동함에 따라 25핀 코넥터(2)의 단자(Rx+)(Rx-)(P1)로 부터 출력되는 커런트 루프 및 통신방식의 데이타 라인리시버(6) 및 3상태 버퍼(B1)를 통해 송수신콘트롤러(1)에 인가됨으로써 수신기능이 수행된다.
그리고, 이때 플립플롭(FF1)의 출력단자(Q)에 출력되는 고정위에 의해 3상태버퍼(B3)가 디스에이블(disable)되어 라인리비서(11)의 출력을 오프시킴에 따라 25핀 코넥터(2)의 단자(P3)(P4)로 부터 출력되는 다른 통신방식의 데이타는 차단된다.
또한, 이때 플립플롭(FF1)의 출력단자()에 출력되는 저전위에 의해 3상태 버퍼(B2)가 인에이블되어, 송수신 콘트롤러(1)의 송신데이타가 그 상태버퍼(B2) 및 라인드라이버(7)를 통해 출력되고, 이 라인드라이버(7)의 출력이 25핀 코넥터(2)의 단자(P2)에 인가됨과 아울러 라인리시버(8)를 통해 포토트랜지스터(9)를 구동시킴에 따라 송신기능이 수행된다.
그리고, 이때 플립플롭(FF1)의 출력단자()에 출력되는 저전위 인버터(I2)에서 고전위로 반전되어 버퍼(B4)를 디스에이블시키므로 송수신 콘트롤러(1)의 송신데이타는 그 버퍼(B4)를 통할 수 없게된다.
한편, 플립플롭(FF1)의 입력단자(D)에 저전위의 정보선택 신호가 인가된 상태에서 그의 클럭단자(CP)에 클럭신호가 인가되면, 그의 출력단자(Q)에 저전위가 출력되고, 그의 출력단자()에 고전위가 출력되며, 이에 따라 상기와는 반대로 버퍼(B1),(B2)가 디스에이블되고, 버퍼(B2)(B4)가 인에이블되어, 그 버퍼(B4),(B3)를 통해 다른 통신방식으로 송,수신하게 된다.
이상에서 상세히 설명한 바와같이 본 고안은 화면의 디스플레이 세트업과 키보드를 이용하여 서로 다른 통신 인터페이스방식을 간편하게 선택하므로 사용자에게 편리함으로 제공할 수 있는 효과가 있다.

Claims (1)

  1. 송수신 콘트롤러(1)에서 통신 인터페이스부(30) 및 커런트루프 통신 인터페이스부(20) 또는 통신 인터페이스부(40)를 통해 송수신하는 컴퓨터 인터페이스에 있어서, 정보선택 신호를 입력받아 그에 따른 제어신호를 출력하는 플립플롭(FF1)과, 이 플립플롭(FF)의 출력단자() 신호 제어를 받아 상기 송수신 콘트롤러(1) 및 통신 인터페이스부(30) 사이에서 송수신상태로 만드는 3상태 버퍼(B1,B2)와, 상기 플립플롭(FF1)의 출력단자(Q) 신호 제어를 받아 상기 송수신 콘트롤러(1) 및 통신 인터페이스부(40) 사이에서 송수신상태로 만드는 3상태 버퍼(B3,B4)로 구성된 것을 특징으로 하는 데이타 통신 인터페이스의 선택회로.
KR2019880020859U 1988-12-15 1988-12-15 데이타통신 인터페이스의 선택회로 KR940003555Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880020859U KR940003555Y1 (ko) 1988-12-15 1988-12-15 데이타통신 인터페이스의 선택회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880020859U KR940003555Y1 (ko) 1988-12-15 1988-12-15 데이타통신 인터페이스의 선택회로

Publications (2)

Publication Number Publication Date
KR900013671U KR900013671U (ko) 1990-07-05
KR940003555Y1 true KR940003555Y1 (ko) 1994-05-27

Family

ID=19282218

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880020859U KR940003555Y1 (ko) 1988-12-15 1988-12-15 데이타통신 인터페이스의 선택회로

Country Status (1)

Country Link
KR (1) KR940003555Y1 (ko)

Also Published As

Publication number Publication date
KR900013671U (ko) 1990-07-05

Similar Documents

Publication Publication Date Title
US5623611A (en) Data processing apparatus having a bidirectional interface with receiving buffers, three-state buffers, and enable terminals for automatically switching the direction of data transmission and reception
KR940003555Y1 (ko) 데이타통신 인터페이스의 선택회로
US5752184A (en) Remote control signal receiving circuit capable of processing a signal from a plurality of kinds of remote control transmitter
US5247540A (en) Reversible data link
KR940001560B1 (ko) 콤퓨터 시스템
KR100586759B1 (ko) 키입력처리회로
JPH0368007A (ja) 情報処理装置
JPH10105298A (ja) 切換装置
JP2661583B2 (ja) クロック信号分配装置及び方法
KR0136439B1 (ko) 팩시밀리의 신호선 공유 장치
KR950010930B1 (ko) 시리얼 데이타 통신 제어장치
KR0125149Y1 (ko) 전자교환기의 후크상태 탐지선 공유회로
JP2575514B2 (ja) データ通信装置
JPH03255515A (ja) 信号変換器
KR0155684B1 (ko) 마이콤을 이용한 데이타의 직렬 전송 회로 및 방법
KR950003902Y1 (ko) 겸용 포트 인테페이스 회로
JPS63227239A (ja) 通信装置
JPH05336210A (ja) 通信機能確認方式
JPH04238518A (ja) Rs−422平衡回線の極性選択装置
JPH08191319A (ja) データ通信システム
KR940003618B1 (ko) 키입력 및 표시 동시 실행방법 및 회로
JP2009141561A (ja) 差動伝送方式を用いた差動伝送システム
JPS6376652A (ja) クロツク切替回路
JPS63201861A (ja) インタ−フエイス切替装置
JPS61157134A (ja) 複合多機能端末装置におけるデ−タ伝送装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19971229

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee