KR940003388B1 - 비디오 카세트 레코더의 화질보상회로 - Google Patents

비디오 카세트 레코더의 화질보상회로 Download PDF

Info

Publication number
KR940003388B1
KR940003388B1 KR1019910025681A KR910025681A KR940003388B1 KR 940003388 B1 KR940003388 B1 KR 940003388B1 KR 1019910025681 A KR1019910025681 A KR 1019910025681A KR 910025681 A KR910025681 A KR 910025681A KR 940003388 B1 KR940003388 B1 KR 940003388B1
Authority
KR
South Korea
Prior art keywords
signal
luminance
output
color
color signal
Prior art date
Application number
KR1019910025681A
Other languages
English (en)
Other versions
KR930014473A (ko
Inventor
한홍규
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR1019910025681A priority Critical patent/KR940003388B1/ko
Publication of KR930014473A publication Critical patent/KR930014473A/ko
Application granted granted Critical
Publication of KR940003388B1 publication Critical patent/KR940003388B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

내용 없음.

Description

비디오 카세트 레코더의 화질보상회로
제1도는 본 발명에 따른 휘도 및 색신호 지연시간을 자동적으로 보상하기 위한 회로구성도.
제2도는 제1도 각부의 파형도.
제3도는 색신호가 지연될 경우 제1도 각부의 파형도.
제4도는 휘도신호가 지연될 경우 제1도 각부의 파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : 휘도신호 재생계 2,12 : 전압제어지연부
3 : 휘도 및 색신호 혼합기 4 : 동기신호 분리기
8,17 : 비교기 9 : D-플립플롭
10 : 익스클루시브 오아게이트 11 : 색신호 재생계
18 : 단안정 멀티바이브레이터 19,20 : 앤드게이트
본 발명은 비디오 카세트 레코더의 화질보상 회로에 관한 것으로서, 특히, 휘도 신호와 색신호의 시간적인 지연을 감지하여 이들 신호의 지연시간 만큼 자동적으로 보상하여 화질의 향상과 색상의 선명함을 도모하기 위한 비디오 카세트 레코더의 화질보상회로에 관한 것이다.
영상신호에 있어서 휘도신호와 색신호의 시간적 지연은 화면의 선명도를 저하시켜 화질의 열화를 초래하는바, 비디오 카세트 레코더에 있어서 영상신호의 기록계와 재생계에서 휘도신호와 색신호의 지연이 발생하며 자기녹재를 하였을 경우 지연시간이 허용범위내에 존재하도록 재생계를 설계하게 된다. 따라서, 자기녹재를 하였을 경우에는 지연이 없으나 타사셋트에서 녹화한 비디오테이프 또는 프로그램 테이프를 사용할 경우, 녹화상태에 따라 지연현상이 발생하며 재생계 자체에서 발생하는 지연도 첨가되어 경우에 따라서는 지연현상이 상당히 많이 발생하여 화질의 선명도를 떨어뜨리고, 화질을 열화시킨다. 다시 말하면, 지연시간은 녹화계 지연시간(X)과 재생계 지연시간(Y)에 따라 달라지는데 여기에서 X와 y는 +, -의 값을 가질 수 있으므로 녹화계와 재생계가 서로 다른 경우 지연시간이 상당히 발생한다. 또한, 회로설계시 휘도분리용 저역필터도 휘도와 색신호 지연시간을 각가 모델에 따라 다르게 보상해야 하므로 여러가지 종류를 사용해야 하는 제약이 있게 된다.
따라서, 본 발명의 이러한 사정을 감안하여 발명된 것으로서, 재생계에서 휘도신호와 색신호의 지연시간을 +(색신호 뒤짐), -(색신호 앞섬) 상태와 그 양에 관계없이 모든 비디오 테이프에 대해 자동적으로 보상하여 윤곽의 선명성과 화질의 순수성을 극대화시키기 위한 비디오 카세트 레코더의 화질보상회로를 제공하는데 그 목적이 있다.
이러한 목적을 달성하기 위한 본 발명은 휘도신호를 발생하는 휘도신호 재생계와, 색신호를 발생하는 색신호 재생계 및 휘도신호와 색신호를 혼합하여 복합 비디오 신호(Vout)를 발생하는 혼합기를 구비한 비디오 카세트 레코더의 화질보상회로로서, 이는 휘도신호에서 동기신호를 분리하기 위한 동기 신호분리기와, 동기신호를 반전시키는 인버터와, 반전된 동기신호를 적분하기 위한 콘덴서와 저항으로된 적분회로와, 적분된 신호를 기준전압과 비교하여 동기신호에 따른 펄스신호를 발생하는 비교기로 구성된 동기신호 펄스 발생 수단과, 색기준 신호인 버어스트를 적분하기 위해 저항과 콘덴서로 된 적분회로와, 적분된 버어스트 신호를 기준전압과 비교하여 펄스신호를 발생하는 비교기와, 이 비교기의 출력펄스폭을 조정하여 동기신호 펄스 발생수단의 비교기 출력과 일치시키기 위한 단안정 멀티 바이브레이터로 구성된 버어스트 펄스발생수단과 ; 동기신호 펄스와 단안정 멀티 바이브레이터에서 출력된 버어스트 펄스의 시간차를 감지하여 영상신호의 색신호와 휘도신호의 지연시간을 보상하는 신호를 발생하기 위한 휘도 및 색신호 시간차 감지수단 및 ; 이 휘도 및 색신호 시간차 감지수단에서 출력된 신호에 의해 동작하되 색신호가 휘도신호에 비해 지연되었을 경우에는 휘도신호를 지연시키도록 동작하는 휘도신호 전압제어지연부와, 휘도신호가 색신호에 비해 지연되었을 경우에는 색신호를 지연시키도록 동작하는 색신호 전압제어지연부로된 지연수단으로 구성시켜서 된 것이다.
본 발명에 따른 휘도 및 색신호 시간차 감지수단은 단안정 멀티 바이브레이터의 출력신호를 클럭입력으로 하고, 동기신호에 따른 펄스신호를 데이터 입력으로 하는 D-플립플롭과 단안정 멀티 바이브레이터의 출력과 동기신호를 위한 비교기의 출력을 논리조합하는 익스클루시브 오아게이트와, 이 비교기 D-플립플롭 및 익스클루시브 오아게이트의 출력을 논리조합하여 색신호가 휘도신호보다 지연되었을 경우 휘도신호 전압제어 지연부를 작동시켜 휘도신호를 지연시키기 위한 앤드게이트와, 플립플롭의 출력을 반전시키는 인버터와, 이 인버터의 출력과, 익스클루시브 오아게이트 및 단안정 멀티 바이브레이터의 출력을 논리조합하여 휘도신호가 색신호보다 지연되었을 경우 색신호 전압제어지연부를 작동시켜 색신호를 지연시키기 위한 앤드게이트로 구성시키는 것이 바람직하다.
이하, 본 발명을 첨부된 도면에 의거하여 상세히 설명하면 다음과 같다.
제1도는 본 발명에 따른 휘도신호와 색신호의 위상을 검출하여 선명한 화면을 제공하기 위한 화질보상 회로도인바, 휘도신호 재생계(1)에서 재생되는 휘도신호는 전압제어지연부(2)에 인가되어 선택적으로 지연되는바, 우선, 명세서의 설명상 전압제어지연부(2)에서는 휘도신호가 지연되지 않는 상태로 출력된다고 가정한다. 따라서, 전압제어지연부(2)에서 출력된 휘도신호는 휘도 및 색신호 혼합부(3)에 인가됨과 동시에 동기신호 분리기(4)에 입력되고, 분리된 동기신호는 인버터(5)에 의해 반전되어 제2도(a)와 같은 신호로 변환된다. 제2도의 (a)와 같은 신호는 저항(6)과 콘덴서(7)에 의한 적분기에서 적분되어 제2도의 (b)와 같은 적분신호를 형성하여 비교기(8)에 인가되는바, 비교기(8)는 기준전압(VR1)보다 큰 신호만을 취하여 제2도의 (c)와 같은 신호를 발생시켜 D-플립플롭(9)과 익스클루시브 오아게이트(10)에 제공한다.
한편, 색신호 재생계(11)에서 재생된 색신호는 전압제어지연부(12)를 경유하여 혼합기(3)에 인가됨과 동시에 저항(13)을 통해 트랜지스터(14)의 콜렉터 단자에 인가되면서 버어스트 게이트 펄스(이것은 버어스트 구간에서는 로우, 나머지 구간에서는 하이상태를 유지함)에 의해 버어스트가 아닌 부분은 트랜지스터(14)에 의해 뮤팅되고, 버어스트 부분(제2도의 (d))은 저항(15)과 콘덴서(16)에 적분되어 제2도의 (e)와 같은 파형을 발생시켜 비교기(17)에 제공된다. 이때 비교기(17)는 기준전압(VR2)보다 큰 부분만을 선택한 펄스신호(제2도의 (f))를 발생하여 단안정 멀티 바이브레이터(18)에 제공하는바, 단안정 멀티 바이브레이터(18)는 제2도의 (g)와 같은 출력신호를 발생시켜 D-플립플롭(9)과 익스클루시브 오아게이트(10) 및 앤드게이트(19)에 제공한다.
따라서, 휘도신호와 색신호의 지연이 없는 경우 비교기(8)의 출력(제2도의 (c))과 단안정 멀티 바이브레이터(18)의 출력(제2도의 (g))이 동일하므로 익스클루시브 오아게이트(10)의 출력은 로우상태가 된다. 익스클루시브 오아게이트(10)의 출력이 로우상태일 경우에는 앤드게이트(19, 20)의 출력이 모두 로우상태가 되므로 전압제어지연부(2, 12)는 휘도신호와 색신호를 지연시키지 않고서 그대로 출력하여 혼합기(3)에 제공하므로 비디오 출력단(Vout)을 통해서는 지연되지 않은 비디오 신호가 출력될 수 있다.
한편, 색신호(C)가 휘도신호(Y)에 비해 지연된 경우, 비교기(8)와 단안정 멀티 바이브레이터(18)의 출력은 제3도의 (c)와 (g)의 파형과 같다. 이때 익스클루시브 오아게이트(10)의 출력은 제3도의 (h)와 같이 되고, D-플립플롭(9)은 단안정 멀티 바이브레이터(18)의 라이징에지에서 비교기(8)의 파형이 하이상태이므로 플립플롭(9)은 하이상태의 신호를 출력한다. 이렇게 발생된 D-플립플롭(9)의 출력(제3도의 (i))은 앤드게이트(20)의 입력한 측단자에 제공됨과 동시에 인버터(21)에 의해 로우상태로 반전되어 앤드게이트(19)의 일측입력단자에 제공되는바, 이 경우 앤드게이트(19)의 출력은 제3도의 (k)와 같이 로우상태가 되므로 전압제어지연부(12)는 동작을 하지 않게 되어 색신호는 지연되지 않게 되는 반면에 앤드게이트(20)는 제3도의 (c), (h) 및 (i)의 파형을 논리조합하여 제3도의 (j)와 같은 파형을 발생시켜 전압제어지연부(2)에 제공한다. 따라서, 앤드게이트(20)의 출력은 색신호가 휘도신호에 대해 지연된 지연시간(X)의 폭을 갖는 펄스가 되므로 이것이 전압 제어지연회로(2)를 동작시켜 X의 시간만큼 휘도신호를 지연시킨다. 휘도신호가 X만큼 지연되었으므로 휘도신호와 색신호의 상대적인 지연시간은 영(0)이 되어 혼합기(3)에서는 지연된 휘도신호(Y)와 지연되지 않은 색신호(C)가 혼합되어 복합비디오 신호로서 출력될 수가 있다.
한편, 휘도신호(Y)가 색신호에 비해 지연된 경우, 제1도 C-점과 G점의 파형은 제4도의 (c)와 (g)의 파형과 같이 된다. 이때 익스클루시브 오아게이트(10)의 출력은 제4도의 (m)와 같이 되며, 제2도의 (g)의 라이징 엣지에서 비교기(8)의 출력은 로우상태이므로 D-플립플롭(9)의 출력은 로우상태가 된다. D-플립플롭(9)의 출력이 로우이므로 앤드게이트(20)의 출력(j)은 로우가 되어 전압제어지연부(2)는 동작을 하지 않게 되는 반면에 앤드게이트(19)의 출력(k)은 휘도신호가 색신호에 비해 지연된 시간(y)의 폭을 갖는 펄스가 되므로 전압제어지연부(12)가 작동하여 색신호가 y시간만큼 지연될 수가 있게 된다. 결국, 색신호 y시간만큼 지연되므로 휘도신호와 색신호의 상대적인 지연시간을 없게 되며 이 두신호가 휘도, 색신호 혼합기(3)에서 혼합되어 출력될 수가 있다.
이와 같이 동작하는 본 발명은 휘도신호 또는 색신호가 지연될 경우 이를 상대적으로 지연시킴으로서 비디오 신호의 화질을 향상시킬 수 있는 특징을 지닌 것이다.

Claims (2)

  1. 휘도신호를 발생하는 휘도신호 재생계(1)와, 색신호를 발생하는 색신호 재생계(11) 및, 상기의 휘도신호와 색신호를 혼합하여 복합비디오 신호(Vout)를 발생하는 혼합기(3)를 구비한 비디오 카세트 레코더의 화질보상회로에 있어서 ; 상기의 휘도신호에서 동기신호를 분리하기 위한 동기신호 분리기의 (4)와, 상기의 동기신호를 반전시키는 인버터(5)와, 상기의 반전된 동기신호를 적분하기 위해 콘덴서(7)와 저항(6)으로 된 적분회로와, 상기의 적분된 신호를 기준전압(VR1)과 비교하여 동기신호에 따른 펄스신호를 발생하는 비교기(8)로 구성된 동기신호 펄스 발생수단과 ; 색기준 신호인 버어스트를 적분하기 위해 저항(15)과 콘덴서(16)로 된 적분회로와, 상기의 적분된 버어스트 신호를 기준전압(VR2)과 비교하여 펄스신호를 발생하는 비교기(17)와, 상기 비교기(17)의 출력펄스 폭을 조정하여 상기 동기신호 펄스 발생수단의 비교기(8) 출력과 일치시키기 위한 단안정 멀티 바이브레이터(18)로 구성된 버어스트 펄스 발생수단과 ; 상기의 비교기(8)에서 출력된 동기신호 펄스와 상기 단안정 멀티 바이브레이터(18)에서 출력된 버어스트 펄스의 시간차를 감지하여 영상신호의 색신호와 휘도신호의 지연시간을 보상하는 신호를 발생하기 위한 휘도 및 색신호 시간차 감지수단 및 ; 상기의 휘도 및 색신호 시간차 감지수단에서 출력된 신호에 의해 동작하되 색신호가 휘도신호에 비해 지연되었을 경우에는 휘도신호를 지연시키도록 동작하는 휘도신호 전압제어지연부(2)와, 휘도신호가 색신호에 비해 지연되었을 경우에는 색신호를 지연시키도록 동작하는 색신호 전압제어지연부(12)로 된 지연수단으로 구성시켜서 됨을 특징으로 하는 비디오 카세트 레코더의 화질보상회로.
  2. 제1항에 있어서, 상기의 휘도 및 색신호 시간차 감지수단은 상기 단안정 멀티 바이블이터(18)의 출력신호를 클럭입력으로 하고, 상기 비교기(8)의 출력을 데이터 입력으로 하는 D-플립플롭(9)과, 상기 단안정 멀티 바이브레이터(18)의 출력과 비교기(8)의 출력을 논리조합하는 익스클루시브 오아게이트(10)와, 상기 비교기(8), D-플립플롭(9) 및 익스클루시브 오아게이트(10)의 출력을 논리조합하여 색신호가 휘도신호보다 지연되었을 경우 상기의 휘도신호 전압제어지연부(2)를 작동시켜 휘도신호를 지연시키기 위한 앤드게이트(20)와, 상기 플립플롭(9)의 출력을 반전시키는 인버터(21)와 상기 인버터(21)의 출력과, 익스클루시브 오아게이트(10) 및 단안정 멀티 바이브레이터(18)의 출력을 논리조합하여 휘도신호가 색신호 보다 지연되었을 경우 상기의 색신호 전압제어지연부(12)를 작동시켜 색신호를 지연시키기 위한 앤드게이트(19)로 구성시켜서 됨을 특징으로 하는 비디오 카세트 레코더의 화질보상회로.
KR1019910025681A 1991-12-31 1991-12-31 비디오 카세트 레코더의 화질보상회로 KR940003388B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910025681A KR940003388B1 (ko) 1991-12-31 1991-12-31 비디오 카세트 레코더의 화질보상회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910025681A KR940003388B1 (ko) 1991-12-31 1991-12-31 비디오 카세트 레코더의 화질보상회로

Publications (2)

Publication Number Publication Date
KR930014473A KR930014473A (ko) 1993-07-23
KR940003388B1 true KR940003388B1 (ko) 1994-04-21

Family

ID=19327155

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910025681A KR940003388B1 (ko) 1991-12-31 1991-12-31 비디오 카세트 레코더의 화질보상회로

Country Status (1)

Country Link
KR (1) KR940003388B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10038910B2 (en) 2013-04-02 2018-07-31 Chips & Media, Inc. Method and apparatus for video processing

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10038910B2 (en) 2013-04-02 2018-07-31 Chips & Media, Inc. Method and apparatus for video processing
US10123029B2 (en) 2013-04-02 2018-11-06 Chips & Media, Inc Method and apparatus for processing video
US10129554B2 (en) 2013-04-02 2018-11-13 Chips & Media, Inc Method and apparatus for processing video
US10158870B2 (en) 2013-04-02 2018-12-18 Chips & Media, Inc Method and apparatus for processing motion compensation of a plurality of frames
US10165293B2 (en) 2013-04-02 2018-12-25 Chips & Media, Inc Method and apparatus for processing video

Also Published As

Publication number Publication date
KR930014473A (ko) 1993-07-23

Similar Documents

Publication Publication Date Title
JPS6043707B2 (ja) 位相変換装置
KR940003388B1 (ko) 비디오 카세트 레코더의 화질보상회로
EP0116926B1 (en) Magnetic recording and reproducing apparatus
JP2680348B2 (ja) 磁気記録装置及び再生装置
US4561013A (en) Color sign inserting circuit for video signal reproducing system
JPH05130448A (ja) 水平afc回路
KR940008803B1 (ko) Ntsc 영상신호의 가상 pal 변환회로
JPH042539Y2 (ko)
JPH0767144B2 (ja) 画像信号用同期回路
JPH0441659Y2 (ko)
JPS6046879B2 (ja) 色副搬送波発生方式
KR900003277Y1 (ko) V-록크 펄스 자동제어회로
JPH05207413A (ja) 映像信号の処理装置
JPS643261Y2 (ko)
JPH0437309Y2 (ko)
KR900000335B1 (ko) 영상신호 재생장치
KR19990041813A (ko) 채배주파수 발생회로
KR890006633Y1 (ko) 비디오 카세트 레코더의 강제 동기신호 위치 조절회로
JPH0722769Y2 (ja) ドロツプアウト補償回路
JPS6128269B2 (ko)
JPS62204693A (ja) 磁気記録再生信号処理回路
JPH01112888A (ja) 映像信号記録装置
JPH03211991A (ja) 磁気記録方式
JPS58178779U (ja) パルス発生回路
JPH02252383A (ja) 擬似垂直同期発生回路

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19961231

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee