KR940002817Y1 - 옵션 카드의 전력 소모 방지 회로 - Google Patents

옵션 카드의 전력 소모 방지 회로 Download PDF

Info

Publication number
KR940002817Y1
KR940002817Y1 KR2019910016192U KR910016192U KR940002817Y1 KR 940002817 Y1 KR940002817 Y1 KR 940002817Y1 KR 2019910016192 U KR2019910016192 U KR 2019910016192U KR 910016192 U KR910016192 U KR 910016192U KR 940002817 Y1 KR940002817 Y1 KR 940002817Y1
Authority
KR
South Korea
Prior art keywords
power
unit
signal line
option card
control unit
Prior art date
Application number
KR2019910016192U
Other languages
English (en)
Other versions
KR930009894U (ko
Inventor
최근호
Original Assignee
삼성전자 주식회사
김영수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 김영수 filed Critical 삼성전자 주식회사
Priority to KR2019910016192U priority Critical patent/KR940002817Y1/ko
Publication of KR930009894U publication Critical patent/KR930009894U/ko
Application granted granted Critical
Publication of KR940002817Y1 publication Critical patent/KR940002817Y1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3281Power saving in PCMCIA card
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Power Sources (AREA)

Abstract

내용 없음.

Description

옵션 카드의 전력 소모 방지 회로
제 1 도는 종래의 옵션 카드 회로의 블록도.
제 2 도는 이 고안의 실시예에 따른 옵션 카드의 전력 소모 방지 회로의 블록도.
제 3 도는 이 고안의 실시예에 따른 역전압 방지부의 상세 회로도이다.
이 고안은 옵션카드(option card)의 전력 소모 방지 회로에 관한 것으로서, 특히 옵션카드를 시스템 본체에 장착한 후 옵션 카드를 사용하지 않을 경우에 옵션카드에 의한 전력 소모를 방지하기 위해 옵션카드의 전원을 오프(off)하고 옵션카드의 전원을 오프할 때 발생되는 역전압의 문제를 제거한 옵션 카드의 전력 소모 방지회로에 관한 것이다.
옵션 카드란 정보처리 기기의 상용자가 특정한 목적을 위하여 정보처리 기기에 특정한 기능을 선택적으로 부가하고자 할 경우에 사용되는 특정한 기능을 가진 카드를 말한다.
제 1 도는 종래의 옵션 카드 회로의 블록도이다. 제 1 도에 도시되어 있듯이 종래의 옵션카드(3)는 전원부(1)와 제어부(2)에 연결되어 전원부(1)의 전원 신호와 제어부(2)의 조정 신호와 데이터 신호를 입력 신호로 하여 동작한다.
그러나 종래의 옵션 카드의 회로는 옵션 카드를 정보처리 기기에 장착하여 사용하는 도중에 옵션 카드가 사용되지 않더라도 전원부의 전원 신호선에 옵션 카드가 직접적으로 연결되어 있기 때문에 전원부의 전원 신호에 의해 계속 전력을 소모하는 단점이 있다. 이러한 단점은 최근의 휴대용 정보처리 기기(예를 들면 노트북형 퍼스널 컴퓨터)등의 보급과 더불어 무시할 수 없는 문제로 대두되었다.
따라서 이 고안의 목적은 상기한 종래의 단점을 해결하기 위한 것으로서, 옵션 카드의 전원을 오프할 경우에 발생되는 역전압 발생의 문제를 제거하여 옵션 카드가 사용되지 않을 경우에는 옵션 카드의 전원을 오프함으로써 옵션 카드의 전력 소모를 방지하는 옵션 카드의 전력 소모 방지 회로를 제공하는데 있다.
상기한 목적을 달성하기 위한 이 고안의 구성은 전원을 공급하는 전원부와, 상기한 전원부에 연결되어 전원부의 전원 신호가 입력되면 조정 신호와 데이터 신호를 출력하는 제어부와, 상기한 제어부에 연결되어 전원 조정 신호를 출력하는 전원 관리부와, 상기한 전원 관리부의 전원 조정 신호선에 제어 입력 단자가 연결되고 전원부의 전원 신호선에 입력 단자가 연결되어 제어 입력 단자가 하이(high) 상태일 때 입력 단자의 신호를 출력하는 전원 스위칭 회로부와, 전원부와 제어부에 연결되어 역전압을 방지하는 역전압 방지부와, 전원 스위칭 회로부와 역전압 방지부에 연결된 옵션 카드로 이루어진다.
상기한 구성에 의한 이 고안의 바람직한 실시예를 도면을 참조하여 상세히 설명한다.
제 2 도는 이 고안의 실시예에 따른 옵션 카드의 전력 소모 방지 회로의 블록도이다. 제 2 도에 도시되어 있듯이 옵션 카드의 전력 소모 방지 회로의 구성은 전원부(4)와, 상기한 전원부(4)에 연결된 제어부(5)와, 제어부(5)에 연결된 전원 관리부(6)와, 상기한 전원부(4)와 전원 관리부(6)에 연결된 전원 스위칭 회로부(7)와, 제어부(5)와 전원 관리부(6)에 연결된 역전압 방지부(8)와, 역전압 방지부(8)와 전원 스위칭 회로부(7)에 연결된 옵션카드(9)로 이루어진다.
상기한 구성에 의한 이 고안의 실시예에 따른 옵션 카드의 전력 소모 방지 회로의 동작은 다음과 같다. 정보 처리 기기의 동작이 시작되면 전원부(4)는 전원 신호를 제어부(5)로 출력한다. 제어부(5)는 전원부(4)로부터 전원 신호가 입력되면 옵션 카드(9)가 사용되지 않을 경우에 전원 관리부(6)에 옵션 카드(9)가 사용되지 않는다는 정보를 출력한다. 전원 관리부(6)는 제어부(5)로부터 옵션 카드가 사용되고 있지 않다는 정보가 입력되면 하이 상태의 전원 조정 신호를 출력한다. 따라서 전원 조정 신호가 하이 상태일 때 전원 스위칭 회로부(7)의 입력 단자와 출력 단자는 오프되어 옵션 카드(9)에 공급되는 전원부(4)의 전원 신호가 차단되고 역전압 방지부(8)에 의해 옵션 카드(9)에 걸리는 역전압이 방지된다. 상기한 전원 스위칭 회로부(7)는 제어 입력 단자의 신호가 하이 상태일 때 입력 단자와 출력 단자가 오프되고, 제어 입력 단자의 신호가 로우(low) 상태일 때 입력 단자와 출력 단자가 온(on)되는 동작을 하는 회로부이다.
제 3 도는 이 고안의 실시예에 따른 역전압 방지부의 상세 회로도이다.
제 3 도에 도시되어 있듯이 역전압 방지부(8)의 구성은 전원 관리부(6)의 전원 조정 신호선과 제어부(5)의 옵션 신호선에 각각의 입력 단자가 연결된 오아 게이트(OR gate)(71)와, 전원 관리부(6)의 전원 조정 신호선에 인에이블(enable) 단자(OR)가 연결되고 옵션 카드(9)의 오픈 드레인 타입(open drain type) 상태 신호선에 입력 단자가 연결된 제 1 버퍼(72)와, 전원 관리부(6)의 전원 조정 신호선에 인에이블 단자(OE)가 연결되고 제어부(5)의 조정 신호선과 옵션 카드(9)의 상태 신호선에 입력 단자가 연결된 제 2 버퍼(73)와, 오아 게이트(71)의 출력 단자에 인에이블 단자(OE)가 연결되고 제어부(5)의 방향 조정 신호선에 방향 선택 단자(DIR)가 연결되고 제어부(5)와 옵션 카드(9)의 데이터 신호선에 입력과 출력 단자가 연결된 양방향 버퍼(74)와, 제 1 버퍼의 출력 단자(72)에 입력 단자가 연결된 오픈 드레인 타입 변환부(75)로 이루어진다.
상기한 구성에 의한 이 고안의 실시예에 다른 역전압 방지부의 동작은 다음과 같다. 옵션 카드(9)가 사용중 일 때는 전원 조정 신호가 로우 상태이므로 제 1 버퍼(72)와 제 2 버퍼(73)가 인에이블되고 옵션 선택 신호가 로우 상태이므로 양방향 버퍼(74)도 인에이블된다. 그러나 옵션카드(9)가 사용되지 않을 경우에는 전원 관리부(6)의 전원 조정 신호가 하이 상태가 되므로 제 1 버퍼(72)와 제 2 버퍼(73)와 양방향 버퍼(74)가 디스에이블(disable)된다. 따라서 옵션 카드(9)가 사용되지 않을 경우에는 제 2 버퍼(72)와 양방향 버퍼(74)에 의해 제어부(5)의 신호선이 차단되므로 옵션 카드(9)에 걸리는 역전압을 방지할 수가 있다.
이상에서와 같이 이 고안의 실시예에서, 옵션 카드의 전원을 오프할 경우에 발생되는 역전압 발생의 문제를 제거하여 옵션 카드의 전원을 오프함으로써 옵션 카드를 사용하지 않을 경우에 옵션 카드에 의한 전력 소모를 방지하는 효과를 가진 옵션 카드의 전력 소모 방지 회로를 제공할 수 있다. 이 고안의 이러한 효과는 옵션카드가 사용되는 정보처리 기기 분야에서 이용될 수 있다.

Claims (2)

  1. 옵선 카드를 사용하는 정보처리 기기에 있어서, 전원을 공급하는 전원부(4)와, 상기한 전원부(4)에 연결되어 전원부(4)의 전원 신호가 입력되면 조정 신호와 데이터 신호와 옵션 선택 신호와 방향 조정 신호를 출력하는 제어부(5)와, 상기한 제어부(5)에 연결되어 전원 조정 신호를 출력하는 전원 관리부(6)와 ; 상기한 전원 관리부(6)의 전원 조정 신호선에 제어 입력 단자가 연결되고 전원부(4)의 전원 신호선에 입력 단자가 연결되어 제어 입력 단자가 하이 상태일 때 입력 단자의 신호를 출력하는 전원 스위칭 회로부(8)와 ; 전원부(4)와 제어부(5)에 연결되어 역전압을 방지하는 역전압 방지부(8)로 이루어지는 것을 특징으로 하는 옵션카드의 전력 소모방지 회로.
  2. 제 1 항에 있어서, 상기한 역전압 방지부(8)는 전원 관리부(6)의 전원 조정 신호선과 제어부(5)의 옵션 선택 신호선에 각각의 입력 단자가 연결된 오아 게이트(17)와 ; 전원 관리부(6)의 전원 조정 신호선에 인에이블단자(OE)가 연결되고 옵션 카드(9)의 오픈 드레인 타입 상태 신호선에 입력 단자가 연결된 제 1 버퍼(72)와 ; 전원 관리부(6)의 전원 조정 신호선에 인에이블 단자(OE)가 연결되고 제어부(5)의 조정 신호선과 옵션 카드(9)의 상태 신호선에 입력 단자가 연결된 제 2 버퍼(73)와 ; 오아게이트(71)의 출력 단자에 인에이블 단자(OE)가 연결되고 제어부(5)의 방향 조정 신호선에 방향 선택 단자(DIR)가 연결되고 제어부(5)와 옵션 카드(9)의 데이터 신호선에 입력과 출력 단자가 연결된 양방향 버퍼(74)와 ; 제 1 버퍼(72)의 출력 단자에 입력 단자가 연결된 오픈 드레인 타입 변환부(75)로 이루어지는 것을 특징으로 하는 옵션 카드의 전력 소모 방지 회로.
KR2019910016192U 1991-10-01 1991-10-01 옵션 카드의 전력 소모 방지 회로 KR940002817Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910016192U KR940002817Y1 (ko) 1991-10-01 1991-10-01 옵션 카드의 전력 소모 방지 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910016192U KR940002817Y1 (ko) 1991-10-01 1991-10-01 옵션 카드의 전력 소모 방지 회로

Publications (2)

Publication Number Publication Date
KR930009894U KR930009894U (ko) 1993-05-26
KR940002817Y1 true KR940002817Y1 (ko) 1994-04-23

Family

ID=19320027

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910016192U KR940002817Y1 (ko) 1991-10-01 1991-10-01 옵션 카드의 전력 소모 방지 회로

Country Status (1)

Country Link
KR (1) KR940002817Y1 (ko)

Also Published As

Publication number Publication date
KR930009894U (ko) 1993-05-26

Similar Documents

Publication Publication Date Title
US5742514A (en) Integrated remote asynchronous power switch
US5729061A (en) Over discharge protection circuit for a rechargeable battery
KR20010038449A (ko) 여러 전원 관리 상태를 갖는 컴퓨터를 위한 전원 공급 제어 회로
KR910006825A (ko) 랩톤 컴퓨터용 전원 관리 장치
KR960015151A (ko) 절전기능을 구비한 모뎀장치
US7134027B2 (en) Initiating computer system power-up from a USB keyboard
KR970071218A (ko) 직렬통신포트 전환 회로
US6542996B1 (en) Method of implementing energy-saving suspend-to-RAM mode
US6085982A (en) PC card capable of switching card information structures
EP0172344A2 (en) Power saving system
KR940002817Y1 (ko) 옵션 카드의 전력 소모 방지 회로
KR0163883B1 (ko) 컴퓨터 확장 슬롯의 전원 제어회로
US6552445B1 (en) Electronic apparatus and circuit board
JP3501681B2 (ja) 通信装置
KR200211353Y1 (ko) 과전류 보호회로의 동작 표시기능을 갖는 디스플레이 장치
JP2984277B2 (ja) 電子機器装置
JPH074664Y2 (ja) 可搬型コンピュータ
KR0133283B1 (ko) 단말기 교류 전원 온/오프 제어장치
JPS59142624A (ja) バツテリセ−ビング方式
KR0159721B1 (ko) 프린터의 전원 제어회로
JP2655766B2 (ja) 情報カード
JPH08320743A (ja) 情報機器
JPH05241978A (ja) 電子機器
KR100471080B1 (ko) 컴퓨터시스템의 전원제어회로
JPH04296918A (ja) 半導体集積回路装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20030328

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee