KR940001744A - 레벨검출회로 및 자동색포화도 조정회로 - Google Patents
레벨검출회로 및 자동색포화도 조정회로 Download PDFInfo
- Publication number
- KR940001744A KR940001744A KR1019930009109A KR930009109A KR940001744A KR 940001744 A KR940001744 A KR 940001744A KR 1019930009109 A KR1019930009109 A KR 1019930009109A KR 930009109 A KR930009109 A KR 930009109A KR 940001744 A KR940001744 A KR 940001744A
- Authority
- KR
- South Korea
- Prior art keywords
- square
- output
- value
- level
- counting
- Prior art date
Links
- 238000001514 detection method Methods 0.000 title claims abstract description 7
- 238000005070 sampling Methods 0.000 claims abstract description 6
- 235000013399 edible fruits Nutrition 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 5
- 239000002131 composite material Substances 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/64—Circuits for processing colour signals
- H04N9/68—Circuits for processing colour signals for controlling the amplitude of colour signals, e.g. automatic chroma control circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/79—Processing of colour television signals in connection with recording
- H04N9/793—Processing of colour television signals in connection with recording for controlling the level of the chrominance signal, e.g. by means of automatic chroma control circuits
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Processing Of Color Television Signals (AREA)
Abstract
본 발명은 입력신호의 레벨검출을 하는 레벨검출회로에 있어서, 소규모 회로로 평방근을 구하여 레벨검출을 가능하게 하는 레빌검출회로 및 Acc회로에 관한 것이다.
본 발명의 구성은 버스트신호의 평방치의 합을 산출하는 승간기 (2) 및 가산기 (3)와, 버스트신호의 평방치의 합의 최대치를 흘드하는 최대치 홀드회로(4)와, 샘플링클럭을 카운트하는 카운터 (5)와, 연속하는 2개의 카운트 치의 평방치의 합의 2분의 1의 수치를 산출하는 승산기 (2), 가산기 (3), ½ 연산회로(8)와, ½ 연산회로의 출력이 최대치 흘드회로(4)의 출력보다 크게되었을때 연속하는 2개의 카운트치중의 처음의 카운트치를 버스트 신호의 레벨의 근사치 (평방근)로서 출력하는 딜레이회로(6), 래치회로(7), 비교기 (9)로 구성한 것이다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명 실시예의 레벨검출회로의 개략구성을 나타내는 블륵 회로도.
제2도는 버스트신호의 샘플 링상태를 설명하기 위한 파형도.
제3도는 카운터와 타이밍차트도.
제4도는 Acc출력의 레벨검출을 설명하기 위한 도면.
제5도는 Acc회로외 개 략구성을 나타내는 블록회로도.
제6도는 콤퍼지트 비디오신호와 버스트 게이트펄스를 나타내는 도면.
제7도는 버스트 게이트펄스의 생성방법을 설명하기 위한 파형도.
Claims (4)
- 입력신호의 레벨의 평방치틀 산출하는 제1평방치 산출수단과, 소정의 클럭을 카운트하는 카운트수단과, 상기 카운트수단의 카운트치의 평방치를 산출하는 제2평방치 산출수단과, 상기 제2평방치 산출수단외 출력이 상기 제1평방치 산출수단의 출력을 넘었을때에 상기 입력신호의 레벨을 상기 카운트 수단의 카운트치로서 출력하는 레벨판정수단과를 가지는 것을 특징으로 하는 레벨검출회로.
- 입력신호의 레벨의 평방치를 산출하는 제1평방치 산출수단과, 소정의 클럭을 카운트하는 카운트수단과, 상기 카운트수단의 연속하는 2개의 카운트치의 평방치의 합의 2분의 1의 수치를 산출하는 제2평방치 산출수단과, 상기 제2평방치 산출수단의 출력이 상기 제1평방치 산출수단의 출력을 넘었을때에 상기 입력신호의 레벨을 상기 카운트수단의 카운트치로서 출력하는 레벨판정 수단과를 가지는 것을 특징으로 하는 레벨검출회로.
- 주과수 4fsc의 샘플링클럭으로 샘플링된 주파수 fsc의 버스트신호의 연속 하는 2개의 데이터의 평방치의 합을 산출하는 제1평방치 산출수단과, 버스트 게이트펄스기간내의 상기 제1평방치 산출수단의 출력의 최대치를 홀드하는 최대치 홀드수단과, 상기 샘플링클럭을 카운트하고 상기 버스트 게이트펄스에 의해 리세트 되는 카운트수단과, 상기 버스트 게이트펄스기간외에 상기 카운트 수단의 연속하는 2개의 카운트치의 평방치의 합의 2분의 1의 수치를 산출하는 제2평방치 산출수단과, 상기 제2평방치 산출수단의 출력이 상기 최대치 홀드수단의 출력보다 크게되었을때 상기 연속하는 2개의 카운트치중의 처음의 카운트치를 상기 버스트 신호의 레벨로서 출력하는 레벨파정수단과를 가지는 것을 특징으로 하는 레벨검출회로.
- 주파수 fsc의 버스트 신호를 포함하는 화상신호의 크로마레벨을 제어하는 AC7회로에 있어서, 상기 화상신호에 소정의 계수를 승산하는 승산수단과, 상기 승산수단의 출력을 주파수 4fsc의 샘플링클럭으로 샘플링하는 A/D 컨버터와, 상기 A/D 컨버터의 연속하는 2개의 출력데이터의 평방치의 힘을 산출하는 제1평방치 산춘수단과, 버스트 게이트펄스기간내의 상기 제1평방치 산출수단의 출력의 치대치를 홀드하는 최대치 홀드수단과, 상기 샘플리이클럭을 카운트하고 상기 버스트 게이트 펄스에 의해 리세트 되는 카운트수단과, 상기 버스트 게이트 펄스기간외에 상기 카운트수단의 연속하는 2개의 카운트치의 평방치의 합의 2분의 1의 수치를 산출하는 제2평방치 산출수단과, 상기 제2평방치 산출수단의 출력이 상기 최대치 홀드수단의 출력보다 크게되었을때 상기 연속하는 2개의 카운트치중의 처음의 카운트치를 상기 버스트신호의 레벨로서 출력하는 레벨판정수단과, 상기 레벨판정수단의 출력과 소정의 기준신호를 가산하는 가산수단과, 상기 가산수단의 출력을 적분하여 상기 소정의 계수를 생성하는 적분수단과를 가지는 것을 특징으로 하는 Acc회로※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP92-144347 | 1992-06-04 | ||
JP4144347A JPH05336534A (ja) | 1992-06-04 | 1992-06-04 | レベル検出回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR940001744A true KR940001744A (ko) | 1994-01-11 |
Family
ID=15359995
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930009109A KR940001744A (ko) | 1992-06-04 | 1993-05-25 | 레벨검출회로 및 자동색포화도 조정회로 |
Country Status (5)
Country | Link |
---|---|
US (1) | US5392074A (ko) |
EP (1) | EP0573295B1 (ko) |
JP (1) | JPH05336534A (ko) |
KR (1) | KR940001744A (ko) |
DE (1) | DE69310437T2 (ko) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06327028A (ja) * | 1993-03-17 | 1994-11-25 | Sanyo Electric Co Ltd | カラーバースト信号を利用する調整回路 |
JP2000333197A (ja) * | 1999-05-21 | 2000-11-30 | Matsushita Electric Ind Co Ltd | セカムacc回路 |
US6748038B1 (en) * | 1999-10-08 | 2004-06-08 | Stmicroelectronics, Inc. | Method and circuit for determining signal amplitude |
US6392713B1 (en) | 2000-03-06 | 2002-05-21 | Media 100 Inc. | Digital processing amplifier |
US6947099B2 (en) * | 2000-12-21 | 2005-09-20 | Thomson Licensing | Automatic chroma control circuit with controlled saturation reduction |
DE10303347B4 (de) * | 2003-01-29 | 2010-04-29 | Eads Deutschland Gmbh | Verfahren und Schaltung zur Wandlung eines analogen Istsignals in ein digitales Sollsignal |
JP4956140B2 (ja) * | 2006-10-30 | 2012-06-20 | 株式会社東芝 | オートカラーコントロール回路 |
US8487796B2 (en) * | 2010-02-23 | 2013-07-16 | William Marsh Rice University | Method and apparatus for automatic gain control for nonzero saturation rates |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS52128014A (en) * | 1976-04-20 | 1977-10-27 | Sony Corp | Color signal transmission circuit |
DE3015932A1 (de) * | 1980-04-25 | 1981-10-29 | Robert Bosch Gmbh, 7000 Stuttgart | Verfahren zur steuerung eines digitalen farbfernsehsignals und schaltungsanordnung zur durchfuehrung des verfahrens |
DE3123038A1 (de) * | 1981-06-10 | 1982-12-30 | Siemens AG, 1000 Berlin und 8000 München | Verfahren und anordnung zur regelung des digitalen chrominanzssignales eines farbfernsehempfaengers |
DE3136216A1 (de) * | 1981-09-12 | 1983-03-31 | Philips Patentverwaltung Gmbh, 2000 Hamburg | Schaltungsanordnung zum regeln der amplitude des farbsignals |
DE3266503D1 (en) * | 1982-05-27 | 1985-10-31 | Itt Ind Gmbh Deutsche | Integrated digital chrominance channel-circuit with controlled amplification |
US4673970A (en) * | 1984-06-08 | 1987-06-16 | Matsushita Electric Industrial Co., Ltd. | Chrominance signal processing system |
DE3438564A1 (de) * | 1984-10-20 | 1986-04-30 | Philips Patentverwaltung Gmbh, 2000 Hamburg | Abtastregelkreis |
US4635103A (en) * | 1984-12-03 | 1987-01-06 | Rca Corporation | Phase locked loop system incorporating automatic gain control |
JPH0657066B2 (ja) * | 1984-12-20 | 1994-07-27 | キヤノン株式会社 | カラ−調整装置 |
-
1992
- 1992-06-04 JP JP4144347A patent/JPH05336534A/ja not_active Withdrawn
-
1993
- 1993-05-21 US US08/065,155 patent/US5392074A/en not_active Expired - Fee Related
- 1993-05-25 KR KR1019930009109A patent/KR940001744A/ko not_active Application Discontinuation
- 1993-06-03 EP EP93304318A patent/EP0573295B1/en not_active Expired - Lifetime
- 1993-06-03 DE DE69310437T patent/DE69310437T2/de not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
EP0573295A3 (en) | 1993-12-22 |
DE69310437T2 (de) | 1997-08-21 |
EP0573295A2 (en) | 1993-12-08 |
DE69310437D1 (de) | 1997-06-12 |
US5392074A (en) | 1995-02-21 |
JPH05336534A (ja) | 1993-12-17 |
EP0573295B1 (en) | 1997-05-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960028392A (ko) | 엔티에스씨 간섭 검출기 | |
KR920000179A (ko) | 샘플링 레이트 변환장치 | |
KR940001744A (ko) | 레벨검출회로 및 자동색포화도 조정회로 | |
KR840000138A (ko) | 비디오 신호 분석기 | |
US4777385A (en) | Signal transient improvement circuit | |
US4623924A (en) | Video signal auto peaking circuitry | |
KR950001731A (ko) | 비디오 신호의 노이즈 성분결정 방법 및 그 방법을 실행하는 회로 | |
KR890011448A (ko) | 영상신호 분리장치 | |
KR920015934A (ko) | 색신호 경계면 보정장치 | |
EP0187540A1 (en) | Noise reduction circuit for video signal | |
JPS55120242A (en) | Waveform synthesizer | |
KR870004615A (ko) | 영상 전이 검출기 | |
KR870010692A (ko) | 주파수 체배회로 | |
KR860003740A (ko) | 색도 신호 진폭 제어장치 | |
KR860003739A (ko) | 색도 과부하 제어 시스템 | |
US4882626A (en) | Signal combining circuitry | |
US7031412B2 (en) | Digital signal processing apparatus | |
SU1166289A1 (ru) | Устройство дл селекции по длительности импульсов телевизионного сигнала | |
JPS57129079A (en) | Picture measuring device | |
JPS5718123A (en) | Analog-to-digital converter | |
SU1483670A1 (ru) | Устройство стабилизации амплитуды видеосигнала | |
KR940013257A (ko) | 색신호의 해상도 향상회로 | |
JPH0540469Y2 (ko) | ||
SU1182483A1 (ru) | Цифровой измеритель длительности импульсов | |
KR950002393A (ko) | 티브이의 노이즈 제거장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |