KR940001615Y1 - Vcr의 그룹지연 보정회로 - Google Patents

Vcr의 그룹지연 보정회로 Download PDF

Info

Publication number
KR940001615Y1
KR940001615Y1 KR2019880010368U KR880010368U KR940001615Y1 KR 940001615 Y1 KR940001615 Y1 KR 940001615Y1 KR 2019880010368 U KR2019880010368 U KR 2019880010368U KR 880010368 U KR880010368 U KR 880010368U KR 940001615 Y1 KR940001615 Y1 KR 940001615Y1
Authority
KR
South Korea
Prior art keywords
output
signal
gate
delay
comb filter
Prior art date
Application number
KR2019880010368U
Other languages
English (en)
Other versions
KR900001485U (ko
Inventor
홍성현
Original Assignee
주식회사 금성사
최근선
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 최근선 filed Critical 주식회사 금성사
Priority to KR2019880010368U priority Critical patent/KR940001615Y1/ko
Publication of KR900001485U publication Critical patent/KR900001485U/ko
Application granted granted Critical
Publication of KR940001615Y1 publication Critical patent/KR940001615Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/44Colour synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/77Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
    • H04N9/78Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase for separating the brightness signal or the chrominance signal from the colour television signal, e.g. using comb filter

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음.

Description

VCR의 그룹지연 보정회로
제1도는 본 고안에 따른 녹화계 블록도.
제2도는 본 고안에 따른 재생계 블록도.
제3도는 본 고안에 따른 각부 파형도.
* 도면의 주요부분에 대한 부호의 설명
1, 8, 22 : 가산기 2 : 버스트(Burst) 신호발생기
3 : 20T 웨이브 발생기 4 : 저역통과필터
5 : Y(휘도신호) 처리부 7 : C(색도신호) 처리부
6 : CCD(Charge Coupled Device) 9 : 녹화헤드
10 : 동기분리기 11 : 카운터
12, 16 : 단안정 멀티바이브레이터 13 : 수직동기 분리기
14 : 포락선 검출기 15 : 피크검출기
17 : 홀드부 18 : 재생헤드
19 : 프리앰프 20 : Y 복조기
21 : C 복조기 100 : 앤드게이트부
200 : 스위치부 300, 300' : 에러 전압검출부
SW1-SW3: 스위치 AG1, AG2: 앤드게이트
OG : 오아게이트 OP1: 비교기
본 고안은 VCR에 관한 것으로, 특히 그룹지연에 의한 휘도신호와 색신호의 시간차에 의해 나타나는 문제점을 해결하여 보다 선명한 화질을 얻을 수 있도록 한 그룹지연(Group Delay) 보정회로에 관한 것이다.
종래에는 테이프나 혹은 녹화, 재생의 반복 등에 의해 발생하는 휘도신호와 색신호간의 시간차(=그룹지연)에 의해 휘도와 색이 어긋나게 나타나 화질이 나빠지는 문제점이 있었다.
본 고안은 상기한 문제점을 해결하기 위한 것으로, 첨부된 도면을 참조하여 그의 기술내용을 설명하면 다음과 같다.
첨부도면 제1도는 본 고안을 적용한 녹화재의 구성을 보인 블록도로서, 버스트신호 발생기(2)와 20T 웨이브발생기(3)의 출력단은 가산기(1)를 거쳐 절환스위치 (SW1)의 일절환단자에 연결되고 비디오 신호가 인가되는절환스위치(SW1)의 타 절환단자에 연결되고, 절환스위치(SW1)의 공통단자는 저역통과필터(4)와 CCD 지연,콤필터 (6)의 입력단에 접속되며, Y 처리부(5)와 C 처리부(7)는 가산기 (8)를 거쳐 녹화헤드(9)에 연결된다.
저역통과필터(4)를 통과한 휘도신호와 CCD 지연 콤필터(6)를 거친 색신호를 구분하여 그들의 피크 레벨을검출하고 피크레벨에서 그들의 레벨을 비교하여서 그 차에 해당하는 에러 전압을 발생하여 CCD 지연, 콤필터(6)에 인가하기 위하여 제1에러전압 검출부(300)이 제공되어 있다.
제1에러전압 검출부(300)에서 카운터(11)와 수직동기분리기(13)는 상기 동기분리기(10)에 접속되며, 수직동기분리기 (13)의 출력에 의해 리세트되는 카운터(11)는 단안정 멀티바이브레이터 (12)를 거쳐 앤드게이트부(100)의 앤드게이트(AG1, AG2)에 인가됨과 동시에 상기 절환스위치(SW1)를 제어하도록 되고, 앤드게이트 (AG1, AG2)는 또한 저역통과필터 (4) 및 CCD 지연, 콤필터 (6)의 출력단에 각각 접속되며 앤드게이트(AG1)의출력은 오아게이트(OG1)와 스위치(SW2)에 접속되며, 앤드게이트(AG2)의 출력단은 포락선(Envelope) 검출기(14)를 거쳐 상기 오아게이트(OG1)와 스위치(SW3)에 접속되고, 오아게이트(OG1)의 출력단은 피크검출기 (15)와 단안정 멀티바이브레이터 (16)를 순차거쳐 스위치부(200)의 스위치 (SW2-SW3)를 제어하도록 되어 있으며,스위치(SW2,SW3)는 비교기(OP1)의 비반전 단자와 반전단자에 각각 접속되고, 비교기 (OP1)의 출력단은 수직동기 분리기 (13)에 리세트 신호를 받은 홀드부(17)를 거쳐 상기 CCD 지연, 콤필터 (6)에 접속되어 있다.
또한, 첨부도면 제2도는 본 고안을 적용한 재생계의 구성을 보인 블록도로서, 재생헤드(18)은 프리앰프(19)를 거쳐 Y(휘도) 복조기(20)와 C(색도) 복조기 (21)에 연결되고, Y 복조기 (20)는 가산기 (22)와 앤드게이트(AG1)의 한 입력에 접속되며, C 복조기 (21)는 CCD 지연, 콤필터 (6)를 거쳐 가산기 (22)와 앤드게이트(AG2)의 한 입력에 연결되는 한편, 동기분리기 (10)는 카운터 (11)와 수직동기 분리기 (13)에 접속되며, 수직동기 분리기 (13)의 출력에 의해 리세트되는 카운터 (11)는 단안정 멀티바이브레이터 (12)를 거쳐 상기 앤드게이트(AG1,AG2)의 타입력에 접속되고, 앤드게이트 (AG1)의 출력은 오아게이트(OG1)의 한 입력과 스위치 (SW2)에 접속되며, 앤드게이트 (AG2)의 출력단은 포락선(Envelope) 검출기 (14)를 거쳐 상기 오아게이트(OG1)의 출력단은 피크검출기 (15)와 타입력과 스위치 (SW3)에 접속되고, 오아게이트(OG1)의 출력단은 피크검출기 (15)와 단안정멀티바이브레이터 (16)를 순차 거쳐 상기 스위치 (SW2, SW3)를 제어하도록 되어 있으며, 스위치 (SW2, SW3)의출력은 비교기 (OP1)의 비반전단자와 반전단자에 각각 접속되고, 비교기 (OP1)와 출력단은 수직동기 분리기(13)의 리세트 신호를 받는 홀드부(17)를 거쳐 상기 CCD 지연, 콤필터(6)를 제어하도록 연결 구성된다.
상기한 바와 같이 구성된 본 고안의 동작 및 작용효과는 다음과 같다.
녹화시 그룹 지연방지는 첨부도면 제1도에 의해 이루어진다.
그룹 지연보정에 필요한 첨부도면 제3도 (a)와 같은 변조된 20T 펄스는 방송신호의 블랭킹(Blanking) 기간중에 포함된 VITS 신호에서 얻어지거나 혹은 첨부도면 (c)와 같은 버스트신호 발생기(2)의 출력과 첨부도면 제3도 (b)와 같은 20T 웨이브 발생기 (3)의 출력이 가산기 (1)에서 합해져서 얻어지며, 이 신호는 절환스위치(SW1)로 입력된다.
한편 복합동기신호는 동기분리기 (10)에서 분리되어 카운터 (11)로 입력되며 일정수의 수평동기신호가 입력되면 카운터 (11)은 하이펄스를 출력하여 단안정 멀티바이브레이터 (12)로 입력된다.
이 펄스에 의해 단안정 멀티바이브레이터 (12)로부터 일정한 폭을 갖고 출력되는 신호는 앤드게이트(AG1,AG2)와 상기 절환스위치 (SW1)로 공급되며, 이때 동기분리기 (10)의 출력을 받는 수직동기 분리기 (13)에 의해카운터 (11)가 리세트 된다.
스위치 (SW1)는 단안정 멀티바이브레이터 (12)의 출력이 하이일 때 즉, 수직블랭킹 기간의 한 수평주기 기간에 도달했을 때 가산기 (1)로 연결되어 20T 펄스가 저역통과필터(4)와 CCD 지연, 콤필터(6)로 인가된다.
20T 펄스중 휘도성분은 상기 저역통과필터(4)를 통과하여 앤드게이트(AG1)로 입력되며, 색도성분은 CCD지연, 콤필터 (6)를 통과하여 앤드게이트(AG2)로 입력된다.
앤드게이트(AG1)의 출력은 오아게이트(OG1)와 스위치 (SW2)에 전달되며, 앤드게이트(AG2)의 출력은 포락선 검출기(14)에 의해 피크치만 검출된 후 오아게이트 (AG1)와 스위치(SW2)로 전달된다.
오아게이트(OG1)에 의해 합쳐진 신호는 피크 검출기(15)에 의해 먼저 나타나는 피크점에서 펄스로 출력되며, 이 펄스는 단안정 멀티바이브레이터(16)에 의해 일정한 펄스 폭을 가진 후 스위치(SW2,SW3)로 인가되어 스위치(SW2,SW3)를 제어하게 된다.
즉, 피크치가 검출되면 스위치 (SW2,SW3)가 온이 되어 앤드게이트(AG1) 및 포락선 검출기 (14)의 출력이비교기(OP1)의 비반전 단자와 반전단자로 각각 인가되며, 비교기(OP)의 비반전 단자와 반전단자로 각각 인가되며, 비교기 (OP1)에 의해 두 입력신호의 차에 따른 신호가 홀드부(17)로 입력되어 다음 수직동기 신호가 입력될 때까지 유지된다.
이 홀드부(17)의 출력은 색신호와 휘도신호의 시간차에 대한 전압으로서, CCD 지연, 콤필터 (6)로 인가되어지연시간을 보정하게 된다.
이와 같이 그룹지연이 보정된 색신호는 C(색도) 처리부(7)를 거쳐 가산기(8)로 인가되어 Y(휘도) 처리부(5)를 거친 휘도신호와 합쳐져 녹화헤드(9)로 전달된다.
또한 재생기의 그룹 지연보정은 첨부도면 제2도의 회로에 의해 이루어진다.
즉, 재생헤드(18)에 의해 검출된 영상신호는 프리앰프(19)에 의해 증폭된 후 Y(휘도) 복조기 (20)와 C(색도)복조기(21)로 입력되고, C(색도) 복조기의 출력은 CCD 지연, 콤필터 (6')로 인가된다.
Y 복조기(20)를 통과한 휘도신호와 CCD 지연, 콤필터(6')를 거친 색신호를 구분하여 그들의 피크레벨을검출하고 피크레벨에서 그들의 레벨을 비교하여서 그차에 해당하는 에러전압을 발생하여 CCD 지연, 콤필터 (6')에 공급하기 위하여 제2에러전압 검출부(300')가 제공되어 있다.
제2에러전압 검출부(300')의 구성은 제1에러전압 검출부(300)의 구성과 동일하다.
이 색도신호는 상기한 녹화시 그룹지연 보정동작과 동일한 과정에 의해 그룹지연시간이 보정된 후 가산기(22)에서 Y(휘도) 복조기 (20)를 거친 휘도신호와 합쳐져 출력으로 나타나게 된다.
상기한 바와 같이 본 고안은 휘도신호와 색도신호의 시간차를 보정하여 재생화면의 색 번질 현상이나 화면이흐려지는 현상을 방지하며 녹화의 재생의 반복에 의한 그룹 지연의 점진적 증가를 방지하는 효과를 갖게 된다.

Claims (5)

  1. 저역통과필터 (4), 휘도처리부(5), 색신호처리부(7), 동기분리기 (10), 수직동기분리기 (13)로 된 비디오녹화계 및, 휘도복조기(20), 색신호복조기 (21), 재생앰프(18) 등으로 된 비디오 재생계를 갖춘 VCR에 있어서, 버스트 신호를 발생하는 버스트 신호발생기(2)와, 20T 웨이브 펄스를 발생하는 20T 웨이브 발생기 (3)와,상기 두 발생기 (2), (3)의 출력을 합산하는 가산기 (1)와, 상기 가산기 (1)의 출력 및 비디오 신호를 선택적으로출력하는 선택부(SW1)와, 이의 출력은 상기 저역통과필터(4)에 공급되고, 상기 선택부(SW1)의 출력을 받아색신호만을 추출하고 입력전압에 따라 지연량을 결정하는 제1CCD 지연, 콤필터 (6)와, 상기 저역통과필터 (4)의 출력신호와 제1 상기 CCD 지연, 콤필터 (6)의 출력신호를 받아 두 신호의 피크레벨을 검출하고 피크레벨에서 두 신호의 레벨을 비교하여서 그차에 해당하는 에러전압을 발생하여 제1CCD 지연, 콤필터(6)에 공급하는제1에러전압 검출부(300)를 포함하는 VCR의 그룹지연 보정회로.
  2. 제1항에 있어서, 휘도복조기 (20)의 출력신호와 제2CCD 지연, 콤필터 (6')의 출력신호를 받아 상기 제1에러전압 검출부(300)의 구성 및 기능과 동일한 구성 및 기능을 수행하는 제2에러전압 검출부(300')를 더 포함하는 VCR의 그룹지연 보정회로.
  3. 제1항에 있어서, 상기 제1에러전압 검출부(300)는 동기분리기 (10)의 출력이 일정수에 도달하면 하이레벨의 펄스를 발생하는 카운터 (11)와, 카운터(11)의 출력을 받아 일정한 폭을 갖는 신호를 출력하는 제1단안정멀티바이브레이터 (12)와, 상기 저역통과필터 (4)의 출력, 제1CCD 지연, 콤필터 (6)의 출력 및 상기 제1단안정멀티바이브레이터(12)의 출력을 받아 논리곱 동작을 행하는 수단(100)와, 상기 논리곱 수단(100)의 출력을 받아 논리할 동작을 취하는 OR 게이트(OG1)와, 상기 논리곱 수단(100)의 출력과 상기 OR 게이트(OG1)의 한입력 사이에 접속되어 피크치를 검출하는 포락선 검출기 (14)와, 상기 OR 게이트(OG1)의 출력의 피크점에서펄스를 발생하는 피크검출기 (15)와, 피크검출기 (15)의 출력을 받아 소정의 폭을 갖는 펄스를 발생하는 제2단안정 멀티바이브레이터 (16)와, 제2단안정 멀티바이브레이터 (16)의 출력에 따라 논리곱 수단(100)의 출력을 선택적으로 출력하는 스위치부(200)와, 스위치부(200)의 출력들을 받아 이를 비교하는 비교기 (OP1)와, 수직동기분리기 (13)로부터 다음 수직 동기신호가 입력될 때까지 비교기 (OP1)의 출력을 홀딩시키는 홀드부(17)를 포함하는 VCR의 그룹지연 보정회로.
  4. 제3항에 있어서, 상기 논리곱 수단(100)은 저역통과필터 (4)의 출력과 제1단안정 멀티바이브레이터 (12)의출력을 받아 논리곱 동작을 취하는 제2앤드게이트(AG1)와, 제1단안정 멀티바이브레이터 (12)의 출력과 제1CCD 지연, 콤필터 (6)의 출력을 받아 논리곱 동작을 취하는 제2앤드게이트(AG2)를 포함하는 VCR의 그룹지연 보정회로.
  5. 제3항에 있어서, 상기 스위칭부(200)는 비교기 (OP1)의 비반전(+)단자와 제1앤드게이트(AG1)의 출력 사이에 접속되는 제1스위치(SW2)와, 비교기(OP1)의 반전(-)단자와 제2앤드게이트(AG2)의 출력 사이에 접속되는 제2스위치 (SW3)를 포함하는 VCR의 그룹지연 보정회로.
KR2019880010368U 1988-06-30 1988-06-30 Vcr의 그룹지연 보정회로 KR940001615Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880010368U KR940001615Y1 (ko) 1988-06-30 1988-06-30 Vcr의 그룹지연 보정회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880010368U KR940001615Y1 (ko) 1988-06-30 1988-06-30 Vcr의 그룹지연 보정회로

Publications (2)

Publication Number Publication Date
KR900001485U KR900001485U (ko) 1990-01-18
KR940001615Y1 true KR940001615Y1 (ko) 1994-03-21

Family

ID=19276901

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880010368U KR940001615Y1 (ko) 1988-06-30 1988-06-30 Vcr의 그룹지연 보정회로

Country Status (1)

Country Link
KR (1) KR940001615Y1 (ko)

Also Published As

Publication number Publication date
KR900001485U (ko) 1990-01-18

Similar Documents

Publication Publication Date Title
JPH0620279B2 (ja) 自動利得制御装置
JPS583479A (ja) 合成ビデオ信号処理装置
KR940001615Y1 (ko) Vcr의 그룹지연 보정회로
US5341173A (en) Automatic gain control circuit
US5241370A (en) Methods and apparatus for reducing the color noise of a television signal using a limiter with transfer function
US4197556A (en) Hue correction circuit
US4422104A (en) Time base error correcting apparatus for video player
US4030120A (en) Processing arrangement and correcting device for color television signals
JP2531943B2 (ja) ハンギングドツト検出器
JPH06150685A (ja) サンプルホールド回路
KR940004511B1 (ko) 브이씨알의 재생 색신호 자동 보정 시스템
JPH04196688A (ja) 映像信号処理回路
KR950003030B1 (ko) 클램핑회로
JP2979556B2 (ja) 無信号検出装置
JP2908465B2 (ja) 磁気記録再生装置
KR900005604B1 (ko) 상관검출장치와 그것을 사용한 영상신호 기록재생장치
GB1459855A (en) Video transmitter stabilization system
JPH05316468A (ja) ノイズリデューサ
JPH04291590A (ja) 電子内視鏡装置用クランプ回路
JP2527471B2 (ja) 再生muse信号処理装置
KR900001590B1 (ko) 브이 씨 알의 자동모드 절환회로
JPS63157571A (ja) 同期信号抜取り回路
JPH0685585B2 (ja) 信号処理回路
JPH07203485A (ja) 映像信号用a/d変換装置
JPS62200892A (ja) 磁気記録再生装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19961230

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee