KR940001572A - 아날로그 신호 비교회로 - Google Patents

아날로그 신호 비교회로 Download PDF

Info

Publication number
KR940001572A
KR940001572A KR1019930011060A KR930011060A KR940001572A KR 940001572 A KR940001572 A KR 940001572A KR 1019930011060 A KR1019930011060 A KR 1019930011060A KR 930011060 A KR930011060 A KR 930011060A KR 940001572 A KR940001572 A KR 940001572A
Authority
KR
South Korea
Prior art keywords
current
analog signal
output currents
reference value
input
Prior art date
Application number
KR1019930011060A
Other languages
English (en)
Other versions
KR100291374B1 (ko
Inventor
요시히로 고사츠
Original Assignee
오오가 노리오
소니 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 오오가 노리오, 소니 가부시끼가이샤 filed Critical 오오가 노리오
Publication of KR940001572A publication Critical patent/KR940001572A/ko
Application granted granted Critical
Publication of KR100291374B1 publication Critical patent/KR100291374B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/20Increasing resolution using an n bit system to obtain n + m bits
    • H03M1/202Increasing resolution using an n bit system to obtain n + m bits by interpolation
    • H03M1/203Increasing resolution using an n bit system to obtain n + m bits by interpolation using an analogue interpolation circuit
    • H03M1/204Increasing resolution using an n bit system to obtain n + m bits by interpolation using an analogue interpolation circuit in which one or more virtual intermediate reference signals are generated between adjacent original reference signals, e.g. by connecting pre-amplifier outputs to multiple comparators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/36Analogue value compared with reference values simultaneously only, i.e. parallel type
    • H03M1/361Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

본 발명은 아날로그 신호 비교 회로에 있어서, 다단계이고 고속의 보간 처리에 의해 D-변환 회로의 비교기수를 삭감하는 것과 동시에, 미분 직선성 오차를 더욱 더 작게 한다.
입력 아날로그 신호의 제1및 제2의 기준치에 대한 제1 및 제2의 반선 출력 전류와 제1및 제2의 비반선 출력전류를 분류한 복수의 제1 및 제2의 분류 반선 출력 전류와, 제1 및 제2의 분류 비반선 출력 전류를 각각 조항시켜서 가산하고 제1의 기준치 및 제1의 기준치와 제2의 기준치를 등분할 하는 기준치에 대응하는 비교 출력을 출력시킨다. 이에 의해 비교기의 수를 필요한 기준치의 수에 대해서 적게할 수 있고, 소자수의 저감에 의해 입력용량이 적어지고, 미분 식선성의 오차를 적게한다.

Description

아날로그 신호 비교회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 아날로그 시호 비교 회로에 있어서 콜렉터 전류의 분류에 대한 설명에 제공하는 접속도,
제5도는 본 발명에 아날로그 신호 비교 회로의 기본 구성을 도시한 블럭도,
제6도는 본 발명의 일 실시예를 도시한 접속도,
제15도는 다른 실시예에 있어서 직병렬형 A-D 변환 회로의 설명에 제공하는 접속도.

Claims (5)

  1. 일측의 입력단에 제1의 기준치를 입력하고, 다른측의 입력단에 입력 아날로그 신호를 입력하고, 상기 입력 아날로그 신호에 따라서 제1의 반선 출력 전류 및 비반선 출력 전류를 출력하는 제1외 자동 입력단과, 일측의 입력단에 제2의 기준치를 입력하고, 다른측의 입력단에 상기 입력 아날로그 신호를 입력하고, 상기 입력 아날로그 신호에 따라서 제2의 반전 출력 전류 및 비반전 출력 전류를 출력하는 제2의 자동 입력단과, 상기 제1 및 제2의 반전 출력 전류와, 제1 및 제2의 비반전 출력 전류를 복수로 분류하여, 제1 및 제2의 분류 반선 출력 전류와, 제1 및 제2의 분류 비반전 출력 전류로서 출력하는 전류 분류 수단과, 상기 제1 및 제2의 반전 출력 전류를 각각 가산하여 복수의 합성 반전 출력 전류를 생산함과 동시에, 상기 제1 및 제2의 비반전 출력 전류를 각각 가산하여 복수의 합성 비반전 출력 전류를 생성하구 상기 합성 반전 출력 전류 및 합성 비반전 전류에 따라서 상기 입력 아날로그 신호의 상기 제1의 기준치에 대응하는 비교 출력과, 상기 제1 및 제2의 기준치률 등분할하는 가상 기준치에 대응하는 비교 출력을 출력하는 전류합성 수단을 구비하는 것을 특징으로 하는 아날로그 신호 비교 회로.
  2. 제1항에 있어서, 상기 전류 분류 수단은 상기 제1 및 제2의 자동 입력단을 구성하는 한쌍의 트랜지스터의 콜렉터에 각각의 복수외 트랜지스터를 캐스코드 접속하므로서 상기 제1 및 제2의 반전 출력 전류와 상기 제1 및 제2의 비반전 출력 전류를 복수로 분류하는 것율 륵징으로 하는 아날로그 신호의 비교 회로.
  3. 제2항에 있어서, 상기 전류 분류 수단은 상기 제1 및 제2의 가종 입력단을 구성하는 한쌍의 트랜지스터의 콜렉터에 캐스코드 접속되는 복수의 트랜지스터의 에미터에 부하저항을 접속하는 것을 특징으로 하는 아날로그 신호 비교 회로.
  4. 제1항에 있어서, 상기 전류 합성 수단은 상기 합성 반전 출력 전류 및 상기 합성 비반전 출력 전류를 상기 전류 분류 수단에 캐스코드 접속되는 트랜지스터를 통해서 부하저항에 공급하고, 상기 입력 아날로그 신호의 상기 제1외 기준치에 대응하는 비교출력과 상기 제1 및 제2외 기준치를 등분할하는 가상 기준치에 대공하는 비교 출력하는 것을 특징으로 하는 아날로그 신호 비교 회로.
  5. 제1항에 있어서, 상기 전류 합성수단은 상기 복수의 합성 반전 출력 전류 및 상기 복수의 합성 비반성 출력 전류와 각 전류치를 동일하게 설정하는 것을 특징으로 하는 아날로그 신호 비교 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930011060A 1992-06-30 1993-06-17 아날로그 신호 비교 회로 KR100291374B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP92-195995 1992-06-30
JP19599592A JP3216830B2 (ja) 1992-06-30 1992-06-30 アナログ信号比較回路

Publications (2)

Publication Number Publication Date
KR940001572A true KR940001572A (ko) 1994-01-11
KR100291374B1 KR100291374B1 (ko) 2001-06-01

Family

ID=16350476

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930011060A KR100291374B1 (ko) 1992-06-30 1993-06-17 아날로그 신호 비교 회로

Country Status (3)

Country Link
US (1) US5384569A (ko)
JP (1) JP3216830B2 (ko)
KR (1) KR100291374B1 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5598161A (en) * 1992-12-18 1997-01-28 Sony Corporation Analog-to-digital converter having reduced circuit area
US5736952A (en) * 1996-10-09 1998-04-07 International Business Machines Corporation Current boost for differential flash analog to digital converter driver
US5815106A (en) * 1996-10-09 1998-09-29 International Business Machines Corporation Split flash analog to digital converter differential driver
US6239733B1 (en) * 1999-05-28 2001-05-29 United Microelectronics Corp. Current interpolation circuit for use in an A/D converter
US6163290A (en) * 1999-07-13 2000-12-19 Analog Devices, Inc. Linearizing structures and methods for unity-gain folding amplifiers
US6246353B1 (en) * 1999-09-13 2001-06-12 Analog Devices, Inc. Integrated-circuit structures and methods for correction of temperature and process-induced parameter errors
US6373423B1 (en) 1999-12-14 2002-04-16 National Instruments Corporation Flash analog-to-digital conversion system and method with reduced comparators
JP2002271201A (ja) * 2001-03-09 2002-09-20 Fujitsu Ltd A/d変換器
KR102140691B1 (ko) * 2018-10-04 2020-08-04 한국생산기술연구원 변형 억제층이 삽입된 소프트 액추에이터 및 이를 적용한 그리퍼

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2268399B1 (ko) * 1974-04-22 1976-10-08 Adersa
US4285104A (en) * 1979-06-21 1981-08-25 Permclip Products Corporation Fastener device
NL8502510A (nl) * 1985-09-13 1987-04-01 Philips Nv Analoog-digitaalomzetschakeling.
DE4004546A1 (de) * 1990-02-14 1991-08-22 Siemens Ag Differentieller analog-digitalumsetzer
US5126742A (en) * 1990-11-06 1992-06-30 Signal Processing Technologies, Inc. Analog to digital converter with double folding interpolation circuitry

Also Published As

Publication number Publication date
US5384569A (en) 1995-01-24
JPH0621819A (ja) 1994-01-28
JP3216830B2 (ja) 2001-10-09
KR100291374B1 (ko) 2001-06-01

Similar Documents

Publication Publication Date Title
US4910518A (en) Comparator unit for a flash analog-to-digital converter
US4533903A (en) Analog-to-digital converter
KR940001572A (ko) 아날로그 신호 비교회로
US5633637A (en) Digital-to-analog converter circuit
US4336525A (en) Direct conversion analog to digital converter
EP0782790B1 (en) Analog-to-digital converter for generating a digital n-bit gray-code
US6239733B1 (en) Current interpolation circuit for use in an A/D converter
US3430071A (en) Logic circuit
US5629702A (en) Analog to digital converter
GB2082411A (en) Parallel comparator and analogue-to-digital converter
US4578668A (en) Decoder for a D/A converter
KR940008276A (ko) 아날로그/디지탈 변환 장치
US7088274B2 (en) Difference amplifier for digital-to-analog converter
KR950002247A (ko) 아날로그 디지탈 변환기
KR100282443B1 (ko) 디지탈/아날로그 컨버터
NL8502510A (nl) Analoog-digitaalomzetschakeling.
US4352093A (en) High-speed digital/analog converter
JP3219215B2 (ja) 比較回路
JPH0250621A (ja) 論理回路
EP0090104A1 (en) Dual polarity switchable operational amplifier circuit
SU750726A1 (ru) Аналого-цифровой преобразователь
JP2864826B2 (ja) 比較器回路
JPS616929A (ja) A/dコンバ−タ
JP2814910B2 (ja) アナログデイジタル変換器
JP3219214B2 (ja) 比較回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050302

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee