KR940001432B1 - Td-버스를 통한 주변장치 액세스 방법 및 장치 - Google Patents
Td-버스를 통한 주변장치 액세스 방법 및 장치 Download PDFInfo
- Publication number
- KR940001432B1 KR940001432B1 KR1019910007061A KR910007061A KR940001432B1 KR 940001432 B1 KR940001432 B1 KR 940001432B1 KR 1019910007061 A KR1019910007061 A KR 1019910007061A KR 910007061 A KR910007061 A KR 910007061A KR 940001432 B1 KR940001432 B1 KR 940001432B1
- Authority
- KR
- South Korea
- Prior art keywords
- processor
- signal
- mode
- bus
- peripheral device
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M3/00—Automatic or semi-automatic exchanges
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Information Transfer Systems (AREA)
Abstract
내용 없음.
Description
제1도는 프로세서와 주변장치의 구성을 나타낸 개략 블럭도.
제2도는 종래기술의 주변장치 액세스 타이밍도.
제3도는 본 발명을 나타내는 상세 블럭도.
제4도는 본 발명을 나타내는 흐름도.
제5도는 본 발명에 의한 주변장치 액세스 타이밍도.
* 도면의 주요부분에 대한 부호의 설명
1 : 프로세서 3 : 내부버스
3 : 메모리장치 4 : 입,출력장치
5 : TD(Telephony Device) -버스 인터페이스 로직
6 : TD-버스 7 : 주변장치
58 : 모드 발생부 59 : 어드레스 디코더
60 : 종료신호 발생부 61내지 63 : 시프트 레지스터
64 : 수신데이타 버퍼 65 : 상태신호 발생부
66 : 상태신호 버퍼 67 : 송신부
68 : 수신부
본 발명은 전전자 교환기에 있어서 TD-버스를 통하여 프로세서가 주변장치를 액세스할 때의 주변장치액세스 방법 및 장치에 관한 것이다.
일반적으로 전전자 교환기와 같은 높은 신뢰성과 속도를 요구하는 시스팀에서 여러 종류의 주변장치에 데이타를 읽고, 쓰고 처리하는 경우 주변장치를 액세스하는 방법을 개선하면 프로세서가 입,출력장치 및 주변장치의 부하를 처리하는 시간을 단축할 수 있다.
제1도 및 2도를 통하여 종래기술을 살펴본다.
제1도는 프로세서와 주변장치의 일반적인 구성을 나타낸 개략블럭도로서, 제1도는 프로세서(1)와 내부버스(2)로 연결되어 있는 메모리 장치(3)와 입,출력장치(4) 및 TD-버스 인터페이스 로직(5), 그리고 상기 TD-버스 인터페이스 로직(5)에 TD-버스(6)로 연결되어 있는 다수개의 주변장치(7)로 구성된다.
제2도는 종래기술의 주변장치 액세스 타이밍도를 나타낸다.
종래의 방법에서, 상기 프로세서(1)가 TD-버스(6)를 통하여 주변장치(7)를 액세스할때 클럭(9)과 동기신호(10) 및 모드/어드레스(11,12,13,14)를 주변장치(7)로 송신하고 선택된 주변장치(7)의 준비신호(15)가 입력되어 하이 레벨에서 로우 레벨로 되는 싯점(20)의 반클럭 후인 폴링 에지(falling edge)로 동기(21)된 데이타는 준비 신호(15)가 다시 하이 레벨로 올라가는 싯점(22)에서 반 클럭 후인 폴링 에지(23)까지 TD-버스 인터페이스 로직(5)에서 직렬로 송,수신된다(16.17), 이때 프로세서 사이클의 종료 신호(19)는 준비 신호(15)가 로우 레벨에서 하이 레벨로 되는 싯점(22)의 1클럭 후(24)에 로우 레벨로 1클럭동안 어서트(assert)되어 프로세서 사이클이 종료되므로(18) 프로세서(1)는 그 때까지 내부 버스(2)를 계속 점유하게 되어, 입,출력장치(4)나 주변장치(7)에서 발생하는 서비스 요구를 즉시 처리하지 못하게 되며 특히 TD-버스 주파수가 낮을 경우에는 많은 시간을 기다리게 되므로 프로세서의 신뢰성을 보장할 수 없는 문제점이 발생하게 된다.
따라서, 본 발명의 목적은 TD-버스를 통하여 주변장치를 액세스할때 선택된 주변장치의 준비신호가 입력됨을 기다리지 않고 동기신호가 하이 레벨에서 로우 레벨로 되는 싯점의 1클럭 후에 라이징 에지(risingedge)로 동기된 종료신호를 미리 발생시켜 진행중인 프로세서 사이클을 끝내게 하고 프로세서가 다음 사이클을 신속하게 시작케 함으로써 프로세서의 속도를 향상시킬 수 있고 프로세서가 소프트웨어로 정해진 일정한 시간내에 주변장치를 액세스할 때의 상태를 읽어 봄으로써 오류 상태를 판단 가능하게 하여 프로세서의 성능을 향상시키는 TD-버스를 통한 주변장치 액세스 방법 및 장치를 제공함에 있다.
본 발명은 상기 목적을 달성하기 위하여 주변장치 액세스 장치에 있어서, 주변장치를 액세스하기 위한 프로세서, 상기 프로세서에 연결되어 모드를 제공하는 모드 발생수단, 상기 프로세서와 모드 발생수단에 연결된 제1시프트 레지스터수단, 상기 프로세서에 연결되어 종료신호를 발생하는 종료신호발생수단, 상기 프로세서와 종료신호발생수단에 연결되어 선택신호를 송출하는 어드레스 디코딩 수단, 상기 프로세서에 연결된 제2시프트 레지스터 수단, 상기 프로세서와 어드레스 디로딩 수단에 연결된 수신데이타 버퍼수단, 상기 프로세서와 어드레스 디코딩 수단에 연결된 상태신호 버퍼수단, 상기 제1 및 2시프트 레지스터에 연결되며 TD-버스와 인터페이스되기 위한 송신수단, 상기 송신수단에 연결된 수신수단, 상기 수신수단과 수신데이타 버퍼수단에 연결된 제3시프트 레지스터수단, 상기 상태신호 버퍼수단에 연결되며 상태를 분석하는 상태신호 발생수단으로 구성된다.
이하, 첨부된 도면을 참조하여 본 발명을 상세히 설명한다.
제3도는 본 발명을 나타내는 상세블럭도이다.
도면에서 1은 프로세서, 58은 모드 발생부, 59는 어드레스 디코더, 60은 종료신호 발생부, 61 내지 63은 시프트 레지스터, 64는 수신데이타 버퍼, 65는 상태신호 발생부, 66은 상태신호버퍼, 67은 송신부, 68은 수신부를 나타낸다.
본 발명은 프로세서(1)에 연결되며 쓰기와 읽기 모드를 제공하는 모드 발생부(58), 상기 프로세서(1)와 모드 발생부(58)에 연결되며 모드와 어드레스를 병렬에서 직렬로 변환하는 시프트 레지스터(61), 상기 프로세서(1)에 연결되며 주변장치(7)의 상태에 관계없이 종료신호를 발생시키는 종료신호 발생부(60), 상기 프로세서와 종료신호 발생부(60)에 연결되며 선택신호를 송출하는 어드레스 디코더(59), 상기 프로세서(1)에 연결되며 상기 프로세서(1)가 주변장치(7)로 송신하는 데이타를 병렬에서 직렬로 변환하는 시프트 레지스터(62), 상기 프로세서(1)와 어드레스 디코더(59)에 연결되며 프로세서(1)가 변환된 데이타를 읽을 때까지 그값을 계속유지하는 수신데이타 버퍼(64)와, 상기 프로세서(1)와 어드레스 디코더(59)에 연결되며 프로세서(1)가 상태신호를 읽을 때까지 상태신호를 계속유지하는 상태신호 버퍼(66), 상기 시프트 레지스터(61,62)에 연결되며 TD-버스와 인터페이스 되기 위한 송신부(67), 상기 송신부(67)에 연결된 수신부(68), 상기 수신부(68)와 수신데이타버퍼(64)에 연결되며 주변장치(7)가 프로세서(1)로 송신한 데이타를 직렬에서 병렬로 변환하는 시프트 레지스터(63), 상기 상태신호 버퍼(66)에 연결되며 주변장치(7)를 액세스 할때의 상태를 분석하는 상태신호 발생부(65)로 구성된다.
제4도는 본 발명을 나타내는 흐름도이고 제5도는 이에 따른 액세스 타이밍도이다.
프로세서(1)가 TD-버스를 통하여 주변장치(7)를 액세스할때 모드 발생부(58)에 세트한 모드가 발생, 설정되고(39) 프로세서(1)가 설정된 모드를 판단한다(40). 상기 설정된 모드가 쓰기 모드인 경우 모드 발생부(58)에서 발생시킨 모드와 액세스할려는 주변장치(7)의 어드레스를 해당 시프트 레지스터(61)에 입력시키고(41) 어드레스가 디코드되면(59) 종료신호 발생부(60)에서는 동기 신호(26)가 하이 레벨에서 로우 레벨로된 싯점(36)에서의 1클럭 후에 라이징 에지로 동기된(37) 종료 신호(35)를 미리 발생하여 (42) 프로세서 사이클을 종료시켜(34,43) 프로세서(1)가 신속하게 다음 사이클을 시작하게 한다. 상기 시프트 레지스터(61)에서는 모드와 어드레스를 병렬 상태에서 직렬로 변환하여(27,28,29,30) 클럭(25)과 동기신호(26)와 함께 항상 인에이블되어 있는 송신부(67)를 거쳐 RS-422 방식의 TD-버스를 통하여 주변장치(7)로 전송한다. 그리고 프로세서(1)가 내보낸 데이타는 시프트 레지스터(62)에 로드되어 그 값을 계속 유지하고 있다가 선택된 주변장치(7)에서 데이타를 수신하겠다는 준비신호(31)가 수신부(68)를 통하여 입력되면(44) 데이타는 병렬 상태에서 직렬로 변환되어 (32) 주변장치(7)로 송신되며 액세스를 종료한다(47).
준비신호(31)가 수신부(68)를 통하여 인가되지 않으면 상태신호버퍼(66)에서는 소프트웨어로 정해진 일정한 시간내에 준비신호(31)가 인가되는지를 계속 체크하여(45) 일정시간내에 준비신호(31)가 인가되지 않으면 오류를 발생한후(46) 액세스를 종료한다(47).
상기 40과정에서 설정된 모드가 읽기 모드이면 모드 발생부(58)에서 발생시킨 모드와 액세시스할려는 주변장치(7)의 어드레스를 해당 레지스터(61)에 입력시키고(48) 종료신호 발생부(60)에서는 동기신호(26)가 하이 레벨에서 로우 레벨로 되는 싯점(36)에서의 1클럭 후에 종료신호(35)를 발생한다(49). 이때 프로세서(1)는 주변장치(7)를 선택해서 데이타를 읽기 위해 읽기 사이클을 진행중에 있지만 주변장치(7)가 송신할려는 데이타가 현 싯점에서 아직 유효하지 않으므로 일단, 더미(dummy) 데이타를 읽은 다음(50) 프로세서사이클을 종료시키고(51) 프로세서(1)가 신속하게 다음 사이클을 시작하게 한다. 모드 발생부(58)에서 발생시킨 모드와 어드레스를 시프트 레지스터(51)에서 병렬 상태에서 직렬로 변환하여(27,28,29,30) 클럭(25)과 동기신호(26)와 함께 송신부(67)를 거쳐 TD-버스를 통하여 주변장치(7)로 전송한다. 주변장치(7)가 프로세서(1)로 수신부(68)를 통해 준비신호(31) 및 데이타(33)를 직렬로 보내주면(52) 프로세서(1)는 주변장치(7)가 송신한 데이타(33)를 병렬로 읽은 후(53) 액세스를 종료한다(56). 만약 준비신호(31)가 수신부(68)를 통하여 인가되지 않으면 상태신호버퍼(66)에서는 소프트웨어로 정해진 일정시간내에 준비신호(31)가 인가되는지를 계속 체크하며(45) 일정시간내에 준비신호(31)가 인가되지 않으면 오류를 발생하여 액세스를 종료한다(56).
상기와 같이 구성되어 동작하는 본 발명은 전전자 교환기에 적용되어 프로세서가 TD-버스를 통하여 주변장치를 액세스할 때 프로세서의 불필요한 대기(wait) 상태 즉, 최소한 16클럭 이상을 단축하여 프로세서사이클을 종료시키고 일정한 시간내에 상태 신호버퍼를 검사하여 간단한 방법으로 주변장치의 액세스 이상유무를 판단하여 주변장치의 장애 처리를 쉽게 할 수 있으므로 주변 프로세서의 속도 및 신뢰성을 향상시킬수 있는 효과가 있다.
Claims (4)
- 주변장치 액세스 장치에 있어서, 주변장치를 액세스하기 위한 프로세서(1), 상기 프로세서(I)에 연결되어 모드를 제공하는 모드 발생수단(58), 상기 프로세서(1)와 모드 발생수단(58)에 연결된 제1시프트 레지스터수단(61), 상기 프로세서(1)에 연결되어 종료신호를 발생하는 종료신호발생수단(60), 상기 프로세서(1)와 종료신호 발생수단(61)에 연결되어 선택신호를 송출하는 어드레스 디코딩 수단(59), 상기 프로세서(1)에 연결된 제2시프트 레지스터수단(62), 상기 프로세서(1)와 어드레스 디코딩 수단(59)에 연결된 수신데이타 버퍼수단(64), 상기 프로세서(1)와 어드레스 디코딩 수단(59)에 연결된 상태신호 버퍼수단(66), 상기 제1 및 2시프트 레지스터(61,62)에 연결되며 TD-버스와 인터페이스되기 위한 송신수단(67), 상기 송신수단(67)에 연결된 수신수단(68), 상기 수신수단(68)과 수신데이타 버퍼수단(64)에 연결된 제3시프트 레지스터수단(63), 상기 상태신호 버퍼수단(66)에 연결되며 상태를 분석하는 상태신호 발생수단(65)으로 구성됨을 특징으로 하는 TD-버스를 통한 주변장치 액세스 장치.
- 주변장치를 액세스하기 위한 프로세서(1), 상기 프로세서(1)에 연결되어 모드를 제공하는 모드 발생수단(58), 상기 프로세서(1)와 모드 발생수단(58)에 연결된 제1시프트 레지스터수단(61), 상기 프로세서(1)에 연결되어 종료신호를 발생하는 종료신호발생수단(60), 상기 프로세서(1)와 종료신호 발생수단(61)에 연결되어 선택신호를 송출하는 어드레스 디코딩 수단(59), 상기 프로세서(1)에 연결된 제2시프트 레지스터수단(62), 상기 프로세서 (1)와 어드레스 디코딩 수단(59)에 연결된 수신데이타 버스수단(64), 상기 프로세서(1)와 어드레스 디코딩 수단(59)에 연결된 상태신호 버퍼수단(66), 상기 제1 및 2시프트 레지스터(61,62)에 연결되며 TD-버스와 인터페이스되기 위한 송신수단(67), 상기 송신수단(67)에 연결된 수신수단(68), 상기 수신수단(68)과 수신데이타 버퍼수단(64)에 연결된 제3시프트 레지스터수단(63), 상기 상태신호 버퍼수단(66)에 연결되며 상태를 분석하는 상태신호 발생수단(65)으로 구성된 주변장치 액세스 장치의 TD-버스를 통한 주변장치 액세스 방법에 있어서, 모드설정후 설정된 모드가 읽기인지 쓰기인지 판단하는 제1단계, 설정된 모드가 쓰기 모드이면 모드를 쓰기로 세트하고 모드와 어드레스를 입력한 후 동기신호에 맞춰 종료신호를 발생하여 사이클을 종료하는 제2단계, 상기 2단계후 준비신호 입력 여부에 따라 액세스를 종료하는 제3단계, 상기 제1단계에서 읽기 모드로 판단되면 모드를 읽기로 세트하고 모드와 어드레스를 입력한 후 동기신호에 맞춰 종료신호를 발생하고 더미 데이타를 읽은 다음 사이클을 종료하는 제4단계, 상기 제4단계후 준비신호 입력 여부에 따라 수신데이타를 읽은 후 액세스를 종료하는 제5단계로 이루어짐을 특징으로하는 TD-버스를 통한 주변장치 액세스 방법.
- 제2항에 있어서, 상기 제3단계는 정해진 시간내에 준비신호가 입력되면 액세스를 종료하는 단계, 정해진 시간내에 준비신호가 입력되지 않으면 오류 신호를 발생시킨 후 액세스를 종료하는 단계로 이루어짐을 특징으로 하는 TD-버스를 통한 주변장치 액세스 방법.
- 제2항에 있어서, 상기 제5단계는 정해진 일정시간내에 준비신호가 입력되면 수신데이타를 읽은 후 액세스를 종료하는 단계, 정해진 시간내에 준비신호가 입력되지 않으면 오류신호 발생후 액세스를 종료하는 단계로 이루어짐을 특징으로 하는 TD-버스를 통한 주변장치 액세스 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910007061A KR940001432B1 (ko) | 1991-05-01 | 1991-05-01 | Td-버스를 통한 주변장치 액세스 방법 및 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910007061A KR940001432B1 (ko) | 1991-05-01 | 1991-05-01 | Td-버스를 통한 주변장치 액세스 방법 및 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR920022750A KR920022750A (ko) | 1992-12-19 |
KR940001432B1 true KR940001432B1 (ko) | 1994-02-23 |
Family
ID=19313968
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910007061A KR940001432B1 (ko) | 1991-05-01 | 1991-05-01 | Td-버스를 통한 주변장치 액세스 방법 및 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR940001432B1 (ko) |
-
1991
- 1991-05-01 KR KR1019910007061A patent/KR940001432B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR920022750A (ko) | 1992-12-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3856696B2 (ja) | 2倍データ速度同期式動的ランダムアクセスメモリのための構成可能同期装置 | |
US5109490A (en) | Data transfer using bus address lines | |
CN100489824C (zh) | 用于检测通信信道上时域的方法和装置 | |
US4756006A (en) | Bus transceiver | |
US4630041A (en) | Enhanced reliability interrupt control apparatus | |
US4835728A (en) | Deterministic clock control apparatus for a data processing system | |
JP2000029828A (ja) | バスのスキュ―を補償するための方法および装置 | |
US6782486B1 (en) | Apparatus for stopping and starting a clock in a clock forwarded I/O system depending on the presence of valid data in a receive buffer | |
JPH0784863A (ja) | 情報処理装置およびそれに適した半導体記憶装置 | |
US5079696A (en) | Apparatus for read handshake in high-speed asynchronous bus interface | |
KR100291409B1 (ko) | 컴퓨터 시스템내의 동일 버스상에 두 개의 부 디코드 에이전트를 지원하는 방법 및 장치 | |
US5898895A (en) | System and method for controlling data transmission rates between circuits in different clock domains via selectable acknowledge signal timing | |
KR940001432B1 (ko) | Td-버스를 통한 주변장치 액세스 방법 및 장치 | |
GB2060961A (en) | Data processing system having memory modules with distributed address information | |
US7054971B2 (en) | Interface between a host and a slave device having a latency greater than the latency of the host | |
US6553434B1 (en) | Pseudo master/slave decoupling of high speed bus communications timing | |
US6463551B1 (en) | Debug circuit and microcomputer incorporating debug circuit | |
KR100266963B1 (ko) | 전송되는 패킷을 오버래핑하여 인터페이스의 대기시간을 감소시키는 방법 및 장치 | |
JP2001522501A (ja) | スレーブ群インターフェース装置を介して周辺機器をバスにインターフェースする方法 | |
JPH07146842A (ja) | バスインターフェース回路 | |
JP2994906B2 (ja) | データ受信回路 | |
GB2234372A (en) | Mass memory device | |
KR0154470B1 (ko) | 보조제어장치와 외부장치간 정합회로 | |
JPH0512185A (ja) | バーストサイクルデータ読み出しのためのアドレス予測および検証回路 | |
KR970004889B1 (ko) | 전전자교환기 하위 프로세서의 외부장치 제어용 정합회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19990201 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |