KR930020273A - 호우스트 장치와 주변기기의 인터페이스장치 및 인터페이스 제어방법 - Google Patents
호우스트 장치와 주변기기의 인터페이스장치 및 인터페이스 제어방법 Download PDFInfo
- Publication number
- KR930020273A KR930020273A KR1019920005239A KR920005239A KR930020273A KR 930020273 A KR930020273 A KR 930020273A KR 1019920005239 A KR1019920005239 A KR 1019920005239A KR 920005239 A KR920005239 A KR 920005239A KR 930020273 A KR930020273 A KR 930020273A
- Authority
- KR
- South Korea
- Prior art keywords
- busy
- signal
- timing
- interface
- data
- Prior art date
Links
Landscapes
- Debugging And Monitoring (AREA)
Abstract
본 발명은 호우스트 장치와 주변기기 사이의 데이타 전송시에 필요한 비지신호(BUSY)와 인식신호(ACK)의 타이밍을 호우스트 장치에서 종류별로 지원가능한 다양한 형태의 타이밍에 적응할수 있도록 인터페이스시켜 주는 장치와 그 인터페이스 제어방법에 관한 것으로 종래에 인터페이스 불량이 발생되어 데이타 처리에러가 발생되고 이에 따른 기기의 품질과 성능저하가 초래되며 장치 사용자에게 불편을 주게되는 등의 문제점을 해결하기 위한 것이다.
본 발명은 호우스트 컴퓨터에서 지원가능한 비지 및 인식신호를 그 타이밍 관계로부터 다수의 타이밍 모드로 분류해놓고 사용자의 선택에 의하여 정해진 신호전송 타이밍 관계로부터 다수의 타이밍 모드로 분류해놓고 사용자의 선택에 의하여 정해진 신호전송 타이밍으로 비지신호와 인식신호를 전송 제어하므로서 다양한 형태(모드)의 타이밍 지원이 가능하도록 하고, 이에따른 인터페이스 불량방지와 기기동작의 신뢰성 확보를 도모할 수 있도록한 것으로 인터페이스 장치에 적용한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명 인터페이스 장치 회로도.
제5도는 본 발명 인터페이스 제어방법에서 초기화 과정의 플로우챠트.
제6도는 본 발명 인터페이스 제어방법에서 타이밍 제어 과정의 플로우챠트.
Claims (2)
- 호우스트 장치로부터 주변기기의 데이타 전송을 담당하는 데이타 래치(8)와, 스트로브신호(STB*)로 부터 비지신호(HW-BUSY)를 출력하는 비지발생기(9)및 오아게이트(10)와, 상기 비지발생기(9)의 출력으로부터 인터러트신호(PINT*)를 발생시키는 인터럽트 제어기(11)와, 어드레스 해독결과로 인터페이스 선택 제어신호를 출력하는 어드레스 디코더(12)와, 비지 및 인식신호타이밍 모드를 선택하는 타이밍 선택부(13)와, 선택된 타이밍모드의 데이타를 출력하기 위한 선택데이타 버퍼(14)와, 타이밍 모드의 선택데이타 출력으로부터 비지신호(SW-BUSY)및 인식신호(ACK*)를 발생시키는 제어신호 래치(15)와, 상기 비지발생기(9)와, 선택데이타 버퍼(14)및 제어신호 래치(15)의 동작 타이밍을 제어하는 게이트 회로부(16)로 구성된 호우스트 장치와 주변기기의 인터페이스 장치.
- 전원 온시에 초기화를 수행하면서 호우스트 장치에서 지원가능한 비지 및 인식신호(BUSY)(ACK*)의 타이밍 관계로부터 미리 정의해둔 타이밍 모드를 선택하는 과정과, 호우스트 장치로부터 데이타 전송에 의한 인터럽트 요구를 받게되면 비지신호(BUSY)를 하이로 유지시킴과 함께 전송된 데이타를 리드해오고 인터럽트를 해제시키는 과정과, 이어서 기 선택된 타이밍 모드를 판단하여 해당모드에 맞는 타이밍 관계로 비지신호와 인식신호를 하이 또는 로우로 출력 제어하는 과정으로 이루어진 호우스트 장치와 주변기기의 인터페이스 제어방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920005239A KR930020273A (ko) | 1992-03-30 | 1992-03-30 | 호우스트 장치와 주변기기의 인터페이스장치 및 인터페이스 제어방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920005239A KR930020273A (ko) | 1992-03-30 | 1992-03-30 | 호우스트 장치와 주변기기의 인터페이스장치 및 인터페이스 제어방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR930020273A true KR930020273A (ko) | 1993-10-19 |
Family
ID=67257390
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920005239A KR930020273A (ko) | 1992-03-30 | 1992-03-30 | 호우스트 장치와 주변기기의 인터페이스장치 및 인터페이스 제어방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR930020273A (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100395382B1 (ko) * | 1998-11-09 | 2003-08-21 | 세이코 엡슨 가부시키가이샤 | 인터페이스 장치, 인터페이스 장치 제어 방법, 및 정보 기록 매체 |
-
1992
- 1992-03-30 KR KR1019920005239A patent/KR930020273A/ko not_active Application Discontinuation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100395382B1 (ko) * | 1998-11-09 | 2003-08-21 | 세이코 엡슨 가부시키가이샤 | 인터페이스 장치, 인터페이스 장치 제어 방법, 및 정보 기록 매체 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6904506B2 (en) | Method and motherboard for automatically determining memory type | |
KR970007655A (ko) | 콘트롤러에서의 데이터 전송 방법 및 장치 | |
KR850007129A (ko) | 버스제어수단을 갖춘 마이크로 컴퓨터 시스템 | |
US5666522A (en) | Variable speed controller | |
CA1290069C (en) | Mode conversion of computer commands | |
KR960042321A (ko) | 버스팅 직접 기억 접근 방식의 디스플레이 제어 장치를 가지는 데이타 처리 시스템 | |
KR930020273A (ko) | 호우스트 장치와 주변기기의 인터페이스장치 및 인터페이스 제어방법 | |
JP2007141255A (ja) | プロセッサの介入あり又はなしでのハードウェアの初期化 | |
KR19980065464A (ko) | 직접 메모리 억세스 전송방법에 따른 타이밍 모드 선택장치 | |
KR890005225B1 (ko) | 지역망(lan)통신의 콘트롤 회로 | |
JPH0364894B2 (ko) | ||
JPS62125458A (ja) | デ−タ転送制御回路 | |
KR970007157Y1 (ko) | 시스템버스와 다수 병렬포트 사이의 인터페이스 장치 | |
JP2704135B2 (ja) | 制御装置 | |
KR19990017574A (ko) | 교환기에 있어서 하위레벨프로세서와 디바이스간 정합장치 | |
JPS6186860A (ja) | デ−タ送信方法 | |
KR960024861A (ko) | 프린터의 병렬 인터페이스 제어장치 및 방법 | |
JPH0346048A (ja) | データ処理システム | |
KR920008604A (ko) | 피씨와 주변기기간의 인터페이스회로 | |
KR940022239A (ko) | 고속 디스크 컨트롤용 입출력 처리기 | |
JPS644839A (en) | Input/output processor for information data | |
KR19980069502A (ko) | 디엠에이 인터페이스 회로 | |
KR970062920A (ko) | Cpu의 주변장치로의 데이타전송 제어방법 및 제어장치 | |
KR970032346A (ko) | 메인보더와 모터제어보더간의 컴맨드전송방법 | |
KR970049590A (ko) | 메모리의 읽기 및 쓰기제어장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |