KR930015445A - 프레임 프로세싱 모듈 - Google Patents

프레임 프로세싱 모듈 Download PDF

Info

Publication number
KR930015445A
KR930015445A KR1019910026035A KR910026035A KR930015445A KR 930015445 A KR930015445 A KR 930015445A KR 1019910026035 A KR1019910026035 A KR 1019910026035A KR 910026035 A KR910026035 A KR 910026035A KR 930015445 A KR930015445 A KR 930015445A
Authority
KR
South Korea
Prior art keywords
interface
bus
codec
serial communication
demux
Prior art date
Application number
KR1019910026035A
Other languages
English (en)
Other versions
KR950001510B1 (ko
Inventor
이상진
Original Assignee
경상현
재단법인 한국전자통신연구소
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 경상현, 재단법인 한국전자통신연구소 filed Critical 경상현
Priority to KR1019910026035A priority Critical patent/KR950001510B1/ko
Publication of KR930015445A publication Critical patent/KR930015445A/ko
Application granted granted Critical
Publication of KR950001510B1 publication Critical patent/KR950001510B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Communication Control (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

내용 없음

Description

프레임 프로세싱 모듈
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 프레임 프로세싱 모듈의 구성도.
제2도는 본 발명에 의한 프레임 프로세싱 모듈과 ISDN T.A사이의 신호 파형도.
* 도면의 주요부분에 대한 부호의 설명
1, 3 : MUX 2, 4 : DEMUX
5 : MFP 6 : CPU
7 : 어드레스 디코더 및 중앙 타이밍부
8 : ROM 9 : RAM
10 : DMAC 11, 12 : 버퍼
13 : PC 카드 14 : PC 버스 I/F
15 : PC 병렬 I/F 16 : LED디스플레이부
17 : 상태 레지스터 18 : 직렬 통신 I/F
19, 20, 31 : RS-232 I/F 21, 22 : V.35 I/F
23 : RS-449 I/F 24 : 루프백 제어부
25 : T.A 26, 27 : SDSU
28 : 오디오 코덱 I/F 29 : 스틸 픽쳐 코덱 I/F
30 : 모션 비디오 코덱 I/F 32 : OSC

Claims (4)

  1. 음성,영상, 및 데이타 통신 서비스를 디지틀 가입자 망을 통해 적용할 수 있는 프레임 프로세싱 모듈(FrameProcessing Module)에 있어서; 망 인터페이스와 시리얼 통신 제어 인터페이스, 및 시리얼 통신 인터페이스 간의 스위칭 및 루프백 제어 기능을 수행하는 인터페이스 수단, 상기 인터페이스 수단에 연결되고 소스 코덱으로부터 전송된 모든 데이타를 H.221프레임 구조로 다중화하여 망에 접속시키는 제1 및 제2 MUX(1,3), 및 DEMUX(2,4), 상기 제1 및 제2 MUX 및 DEMUX(2,4)에 연결된 어드레스 버스 및 데이타 버스, 상기 어드레스 버스 및 데이타 버스에 연결된 MEP(Multi Frame Peripheral)(5), 상기 어드레스 버스 및 데이타 버스에 연결된 CPU(6), 상기 어드레스 버스 및 데이타 버스에 연결된 DMAC(Direct Memory Access Controller)(10), 상기 어드레스 버스 및 데이타 버스에 연결된 제1 및 제2 버퍼(11,12), 상기 어드레스 버스 및 데이타 버스에 연결된 PC 병렬 인터페이스(15), 상기 PC 병렬 인터페이스(15)에 연결된 PC카드(13), 및 상기 PC카드(13)에 연결된 PC버스 인터페이스(14)로 구성되는 것을 특징으로 하는 프레임 프로세싱 모듈.
  2. 제1항에 있어서, 상기 어드레스 버스 및 데이타 버스에 연결되어 모듈의 동작상태를 시각적으로 알려주는 LED디스플레이 수단(16)을 더 포함하여 구성되는 것을 특징으로 하는 프레임 프로세싱 모듈.
  3. 제1항에 있어서, 상기 어드레스 버스 및 데이타 데이타 버스에 연결되어 버스 에러와 상기 제1 및 제2 MUX(1,3) 및 DEMUX(2,4)의 인터럽트 상태를 폴링하는 상태 레지스터 수단(17)을 더 포함하여 구성되는 것을 특징으로 하는 프레임 프로세싱 모듈.
  4. 제1항에 내지 제3항 중 어느 한 항에 있어서, 상기 인터페이스 수단은 상기 제1 및 제2 MUX 및 DEMUX(1,2,3,4)에 연결된 직렬 통신 인터페이스(18), 상기 제1 및 제2 MUX 및 DEMUX(1,2,3,4)에 연결된 오디오 코덱 인터페이스(28), 상기 제1 및 제2 MUX 및 DEMUX(1,2,3,4)에 연결된 스틸 픽쳐 코덱 인터페이스(29), 상기 제1 및 제2 MUX 및 DEMUX(1,2,3,4)에 연결된 모션 비디오 코덱 인터페이스(30), 상기 직렬 통신 인터페이스(18)와 오디오 코덱 인터페이스(28)와 스틸 픽쳐 코덱 인터페이스(29)와 모션 비디오 코덱 인터페이스(30)에 연결된 제1 및 제2 RS-232 인터페이스(19,20), 상기 직렬 통신 인터페이스(18)와 오디오 코덱 인터페이스(28)와 스틸 픽쳐 코덱 인터페이스(29)와 모션 오디오 코덱 인터페이스(30)에 연결된 제1 및 제2 V.35인터페이스(21,22), 상기 직렬통신 인터페이스(18)와 오디오 코덱 인터페이스(28)와 스틸 픽쳐 코덱 인터페이스(29)와 모션 비디오 코덱 인터페이스(30)에 연결된 RS-449인터페이스(23), 및 상기 직렬 통신 인터페이스(18)와 오디오 코덱 인터페이스(28)와 스틸 픽쳐 코덱 인터페이스(29)와 모션 오디오 코덱 인터페이스(30)에 연결된 루프백 제어수단(24)으로 구성되는 것을 특징으로 하는 프레임 프로세싱 모듈.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910026035A 1991-12-30 1991-12-30 프레임 프로세싱 모듈 KR950001510B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910026035A KR950001510B1 (ko) 1991-12-30 1991-12-30 프레임 프로세싱 모듈

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910026035A KR950001510B1 (ko) 1991-12-30 1991-12-30 프레임 프로세싱 모듈

Publications (2)

Publication Number Publication Date
KR930015445A true KR930015445A (ko) 1993-07-24
KR950001510B1 KR950001510B1 (ko) 1995-02-25

Family

ID=19327451

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910026035A KR950001510B1 (ko) 1991-12-30 1991-12-30 프레임 프로세싱 모듈

Country Status (1)

Country Link
KR (1) KR950001510B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100438693B1 (ko) * 1997-06-04 2005-08-17 삼성전자주식회사 음성및영상다중전송시스템

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100438693B1 (ko) * 1997-06-04 2005-08-17 삼성전자주식회사 음성및영상다중전송시스템

Also Published As

Publication number Publication date
KR950001510B1 (ko) 1995-02-25

Similar Documents

Publication Publication Date Title
KR900019447A (ko) 비디오폰 시스템
KR930015445A (ko) 프레임 프로세싱 모듈
JPH06189031A (ja) 伝送装置および受信機
KR920702117A (ko) 통신 시스템
KR100281084B1 (ko) 통합 서비스 시스템에서의 내부 회선 용량 증가방법
KR910010286A (ko) 비디오 디스플레이 어뎁터
KR900019448A (ko) U-인터페이스 카드
KR100238468B1 (ko) 영상전화기에있어서데이타채널제어방법및회로
KR920020884A (ko) 버스 점유 중재장치
KR960028664A (ko) 64×64 비트 스위치회로
KR930015933A (ko) 프라이머리 라인 터미네이션 보드
KR920005558A (ko) 전전자 교환기에서의 종합정보통신망 사용자부기능의 구현방법
KR930015868A (ko) 화상 회의용 비디오 코덱 시스템에서의 전송버퍼 회로
KR930015587A (ko) Isdn 기본접속 가입자 보드
KR960030604A (ko) 송버스를 가지는 시스템 및 그에 따른 프로토콜 방법
KR980007357A (ko) 전전자 교환기의 정합 장치 송신기
KR940017418A (ko) 아이에스디엔(isdn) 데이타 다중화장치
KR970022724A (ko) 다중화면 표시를 하나의 시스템에서 제어하는 장치 및 방법
KR920014089A (ko) 전용프로세서를 이용한 가입자 모듈 콘트롤 방법
JPH09269890A (ja) エンディアン変換方式
KR920005662A (ko) 디지탈 전자 교환기의 피시엠 데이타 접속 장치 회로
JPH09321751A (ja) 通信端末装置
KR960030600A (ko) 퍼스날 컴퓨터와 종합정보통신망간의 인터페이싱회로
KR960036411A (ko) 텔레비젼-오디오와 스테레오 데이타 통합 제어 시스템
JPH07177120A (ja) 信号多重化装置

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19971211

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee