KR930014236A - 평판형 표시 판넬의 구동회로 - Google Patents

평판형 표시 판넬의 구동회로 Download PDF

Info

Publication number
KR930014236A
KR930014236A KR1019910023388A KR910023388A KR930014236A KR 930014236 A KR930014236 A KR 930014236A KR 1019910023388 A KR1019910023388 A KR 1019910023388A KR 910023388 A KR910023388 A KR 910023388A KR 930014236 A KR930014236 A KR 930014236A
Authority
KR
South Korea
Prior art keywords
electrode
flat panel
panel display
driving
data
Prior art date
Application number
KR1019910023388A
Other languages
English (en)
Other versions
KR940004135B1 (ko
Inventor
김정혜
Original Assignee
김정배
삼성전관 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김정배, 삼성전관 주식회사 filed Critical 김정배
Priority to KR1019910023388A priority Critical patent/KR940004135B1/ko
Priority to TW081107441A priority patent/TW207577B/zh
Priority to DE4231847A priority patent/DE4231847A1/de
Priority to JP4280648A priority patent/JPH06324639A/ja
Priority to GB9220402A priority patent/GB2262643B/en
Publication of KR930014236A publication Critical patent/KR930014236A/ko
Application granted granted Critical
Publication of KR940004135B1 publication Critical patent/KR940004135B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/04Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions
    • G09G3/16Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions by control of light from an independent source
    • G09G3/18Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

내용 없음

Description

평판형 표시 판넬의 구동회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 종래의 평판형 표시 판넬의 구성을 나타내는 것이다.
제2도는 종래의 평판형 표시 판넬의 각부에 인가되는 파형을 나타내는 것이다.
제3도는 본 발명에 따른 평판형 표시 판넬의 구성을 나타내는 것이다.
제4도는 본 발명에 따른 평판형 표시 판넬의 각부에 인가되는 파형을 나타내는 것이다.
제5도는 본 발명에 따른 일실시예의 평판형 표시 판넬의 구동회로를 나타내는 것이다.
제6도는 제5도에 나타낸 회로의 동작을 설명하기 위한 타이밍도 이다.

Claims (8)

  1. 제1전극과 제2전극을 가지며 제1부분과 제2부분으로 나누어진 평판형 표시 판넬을 구비한 평판형 표시 장치에 있어서, 상기 제1부분과 제1전극을 구분하기 위한 제1구동회로가 상기 제2구동회로와 상기 제1부분과 제2부분의 각 대응하는 제2전극을 동시에 구동 하기 위한 제3구동회로를 구비한 것을 특징으로 하는 평판형 표시 판넬의 구동회로.
  2. 제1항에 있어서, 상기 제1구동회로가 제1라이트 인에이블 신호에 응답하여 제1화면의 상측 데이타를 저장하고 제1리드신호에 응답하여 상기 제1화면의 하측 데이타를 저장하고 상기 제1리드 신호에 응답하여 출력하기 위한 제1메모리 및 제2라이트 인에이블 신호에 응답하여 출력하기 위한 제2메모리를 구비하여 된 것을 특징으로 하는 평판형 표시 판넬의 구동회로.
  3. 제2항에 있어서, 상기 제1리드신호는 상기 제1 및 제2라이트 인에이블 신호의 2배의 듀티비를 가지는 것을 특징으로 하는 평판형 표시 판넬의 구동회로.
  4. 제3항에 있어서, 상기 제2구동회로가 제3라이트 인에이블 신호에 응답하여 제2화면의 상측 데이타를 저장하고 제2리드신호에 응답하여 출력하기 위한 제3메모리 및 제4라이트 인에이블 신호에 응답하여 상기 제2화면의 하측 데이타를 저장하고 상기 제2리드 신호에 응답하여 출력하기 위한 제4메모리를 구비하여 된 것을 특징으로 하는 평판형 표시 판넬의 구동회로.
  5. 제4항에 있어서, 상기 제2리드 신호는 상기 제3 및 제4라이트 인에이블 신호의 2배의 듀티비를 가지는 것을 특징으로 하는 평판형 표시 판넬의 구동회로.
  6. 제1전극과 제2전극을 가지며 제1부분과 제2부분으로 나누어진 평판형 표시 판넬을 구비한 평판형 표시 장치의 구동 방법에 있어서, 상기 제1부분과 제2부분의 제2전극을 동시에 구동하는 단계와 상기 제1부분과 제2부분의 제2전극에 해당하는 상기 제1전극의 데이타를 동시에 전달하는 단계로 이루어진 것을 특징으로 하는 평판형 표시 판넬의 구동회로.
  7. 제1전극과 제2전극을 가지며 N개의 부분으로 나누어진 평판형 표시 판넬을 구비한 평판형 표시 장치에 있어서, 상기 N개의 부분의 제1전극들을 구동 하기 위한 N개의 제1구동회로들과 상기 N개의 부분의 각 대응하는 제2전극을 동시에 구동 하기 위한 제2구동회로를 구비한 것을 특징으로 하는 평판형 표시 판넬의 구동회로
  8. 제1전극과 제2전극을 가지며 N부분으로 나누어진 평판형 표시 판넬을 구비한 평판형 표시 판넬의 구동 방법에 있어서, 상기 N개의 부분의 제2전극을 동시에 구동하는 단계와, 상기 N개의 부분의 제2전극에 해당하는 상기 제1전극의 데이타를 동시에 전달하는 단계로 이루어진 것을 특징으로 하는 평판형 표시 판넬의 구동 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910023388A 1991-12-18 1991-12-18 평판형 표시 판넬의 구동회로 KR940004135B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1019910023388A KR940004135B1 (ko) 1991-12-18 1991-12-18 평판형 표시 판넬의 구동회로
TW081107441A TW207577B (ko) 1991-12-18 1992-09-21
DE4231847A DE4231847A1 (de) 1991-12-18 1992-09-23 Schaltungsanordnung und verfahren zum betreiben eines flachanzeigefeldes
JP4280648A JPH06324639A (ja) 1991-12-18 1992-09-24 平板形表示パネルの駆動回路及び駆動方法
GB9220402A GB2262643B (en) 1991-12-18 1992-09-28 Planar display panel driving circuit and driving method therefor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910023388A KR940004135B1 (ko) 1991-12-18 1991-12-18 평판형 표시 판넬의 구동회로

Publications (2)

Publication Number Publication Date
KR930014236A true KR930014236A (ko) 1993-07-22
KR940004135B1 KR940004135B1 (ko) 1994-05-13

Family

ID=19325160

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910023388A KR940004135B1 (ko) 1991-12-18 1991-12-18 평판형 표시 판넬의 구동회로

Country Status (5)

Country Link
JP (1) JPH06324639A (ko)
KR (1) KR940004135B1 (ko)
DE (1) DE4231847A1 (ko)
GB (1) GB2262643B (ko)
TW (1) TW207577B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8537170B2 (en) 2004-08-30 2013-09-17 Samsung Display Co., Ltd. Organic light emitting display with reduced driving frequency and method of driving the same

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2371910A (en) * 2001-01-31 2002-08-07 Seiko Epson Corp Display devices

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5219960B2 (ko) * 1972-07-28 1977-05-31
US4297695A (en) * 1978-12-28 1981-10-27 Xerox Corporation Electrochromic display device
JPS5941921A (ja) * 1982-09-01 1984-03-08 Matsushita Electric Ind Co Ltd 選局制御回路
US4574280A (en) * 1983-01-28 1986-03-04 The Board Of Trustees Of The University Of Illinois Gas discharge logic device for use with AC plasma panels
US4533913A (en) * 1983-04-06 1985-08-06 Burroughs Corporation Gas-filled dot matrix display panel and operating system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8537170B2 (en) 2004-08-30 2013-09-17 Samsung Display Co., Ltd. Organic light emitting display with reduced driving frequency and method of driving the same

Also Published As

Publication number Publication date
GB2262643A (en) 1993-06-23
TW207577B (ko) 1993-06-11
JPH06324639A (ja) 1994-11-25
DE4231847A1 (de) 1993-06-24
KR940004135B1 (ko) 1994-05-13
GB2262643B (en) 1995-11-01
GB9220402D0 (en) 1992-11-11

Similar Documents

Publication Publication Date Title
KR890004196A (ko) 액정 표시 장치
KR920008768A (ko) 반도체기억장치
KR920008662A (ko) 액정 표시 장치
KR930001121A (ko) 표시 장치의 구동 회로
KR880010423A (ko) 반도체 기억장치
KR890008836A (ko) 메모리 장치
KR930008701A (ko) 액티브매트릭스형 액정표시장치의 구동 장치 및 방법
KR860003551A (ko) 기 억 회 로
KR860004410A (ko) 반도체 메모리
KR930014236A (ko) 평판형 표시 판넬의 구동회로
KR840002985A (ko) 박막 트랜지스터로 구성되는 전기변색 표시장치
KR910013035A (ko) 액정 디스플레이 디바이스
JP2000122611A (ja) マトリクス型表示装置
KR880000969A (ko) 스타틱ram
JPS60158110U (ja) レンジ切換付レベル表示装置
KR850008722A (ko) 액정 표시 장치
JPS60145483U (ja) 表示制御装置
JPS59160187A (ja) 液晶表示装置
JPS60125685U (ja) 液晶表示装置
JPS58128488U (ja) 液晶駆動装置
KR970048725A (ko) 액정 표시 장치 및 그 구동 방법
KR930001122A (ko) 전광판의 기본모듈 구성회로
KR950029965A (ko) 반도체 기억소자의 출력회로
KR970050059A (ko) 액정표시장치(LCD)의 화면(Display) 구동회로 및 구동방법
JPS60242496A (ja) 液晶表示装置の駆動方法

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100428

Year of fee payment: 17

LAPS Lapse due to unpaid annual fee