KR930013987A - 데이타 소오스 수단의 데이타 취급비율을 능동 재어하는 피이드백 수단을 포함하는 장치 - Google Patents

데이타 소오스 수단의 데이타 취급비율을 능동 재어하는 피이드백 수단을 포함하는 장치 Download PDF

Info

Publication number
KR930013987A
KR930013987A KR1019920024886A KR920024886A KR930013987A KR 930013987 A KR930013987 A KR 930013987A KR 1019920024886 A KR1019920024886 A KR 1019920024886A KR 920024886 A KR920024886 A KR 920024886A KR 930013987 A KR930013987 A KR 930013987A
Authority
KR
South Korea
Prior art keywords
data
feedback
actively controlling
controlling
handling rate
Prior art date
Application number
KR1019920024886A
Other languages
English (en)
Other versions
KR100251434B1 (ko
Inventor
니에쎈 코르넬리스
헤르마누스 반 베르켈 코르넬리스
Original Assignee
프레데릭 얀 스미트
엔.브이.필립스 글로아이람펜파브리켄
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 프레데릭 얀 스미트, 엔.브이.필립스 글로아이람펜파브리켄 filed Critical 프레데릭 얀 스미트
Publication of KR930013987A publication Critical patent/KR930013987A/ko
Application granted granted Critical
Publication of KR100251434B1 publication Critical patent/KR100251434B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F5/00Methods or arrangements for data conversion without changing the order or content of the data handled
    • G06F5/06Methods or arrangements for data conversion without changing the order or content of the data handled for changing the speed of data flow, i.e. speed regularising or timing, e.g. delay lines, FIFO buffers; over- or underrun control therefor
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2205/00Indexing scheme relating to group G06F5/00; Methods or arrangements for data conversion without changing the order or content of the data handled
    • G06F2205/06Indexing scheme relating to groups G06F5/06 - G06F5/16
    • G06F2205/061Adapt frequency, i.e. clock frequency at one side is adapted to clock frequency, or average clock frequency, at the other side; Not pulse stuffing only

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)
  • Information Transfer Systems (AREA)

Abstract

장치는 지체 타임된 소자를 근거로 디지탈 데이타를 처리하는 전자 회로를 포함한다. 더구나, 이것은 상기 회로의 입력 또는 출력에 연결된 버퍼를 포함한다. 버퍼로부터의 충진 등급 신호는 파워링 전압 컨트롤러의 제어 입력으로 재공급된다. 이 방법으로 파워링 전압은 버퍼가 채워지지 않게 되는 경향이 있고 비어있지 않게 되는 그러한 방법으로 적응된다.

Description

데이타 소오스 수단의 데이타 취급비율을 능동 제어하는 피이드백 수단을 포함하는 장치.
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명에 따른 장치에 사용하기 위한 에러 정정 디바이스의 블럭도,
제5A도 및 제5B도는 본 발명에 따른 장치에 대한 에너지-소모 도시도.

Claims (5)

  1. 데이타의 중간 저장을 위한 버퍼 수단을 공급하고 그것을 연속적으로 출력하는 데이타 소오스 수단을 포함하고, 상기 버퍼수단의 충진 등급 신호의 제어하에서 상기 데이타 소오스 수단의 데이타 취급 비율을 능동적으로 제어하는 피이드백 수단을 포함하는 장치에 있어서, 상기 데이타 소오스 수단은 자체 타임된 소자를 포함하는 집적된 디지탈 데이타 처리 전자 회로를 포함하고, 상기 피이드백 수단은 상기 회로의 실제 파워링 전압을 제어하고, 그것의 파워링 전압이 상기 전자 회로의 동작 전압을 직접 제어하는 것을 특징으로하는 데이타 소오스 수단의 데이타 취급 비율을 능동제어하는 피이드백 수단을 포함하는 장치.
  2. 데이타를 수신하고 중간 저장하며 그것을 데이타 처리수단에 연속적으로 출력하기 위한 버퍼 수단을 포함하고 상기 버퍼 수단의 충진 등급 신호의 제어하에서 상기 데이타 처리수단의 데이타 취급 비율을 능동적으로 제어하기 위한 피이드백 수단을 포함하고, 상기 데이타 처리 수단이 자체 타입된 소자를 포함하는 전자 집적 회로를 포함하고 상기 피이드백 수단이 상기 회로의 실제 파워링 전압을 제어하며, 그것의 파워링 전압이 상기 전자 회로의 동작 속도를 직접 제어하는 데이타 소오스 수단의 데이타 취급 비율을 능동 제어하는 피이드백 수단을 포함하는 장치.
  3. 제1항 또는 제2항에 있어서, 상기 자체 타임된 소자는 지면-무감지 소자인 것을 특징으로 하는 데이타 소오스 수단의 데이타 취급 비율을 능동제어하는 피이드백 수단을 포함하는 장치.
  4. 제3항에 있어서, 상기 지연-무감지 소자는 핸드세이트 수단에 의해 인터페이스 하는 연결 소자(interelement)를 갖는 것을 특징으로 하는 데이타 소오스 수단의 데이타 취급 비율을 능동제어하는 피이드백 수단을 포함하는 장치.
  5. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920024886A 1991-12-23 1992-12-21 비동기전자회로의전력전압제어장치 KR100251434B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP91203381.8 1991-12-23
EP91203381 1991-12-23

Publications (2)

Publication Number Publication Date
KR930013987A true KR930013987A (ko) 1993-07-22
KR100251434B1 KR100251434B1 (ko) 2000-04-15

Family

ID=8208097

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920024886A KR100251434B1 (ko) 1991-12-23 1992-12-21 비동기전자회로의전력전압제어장치

Country Status (6)

Country Link
US (1) US5367638A (ko)
EP (1) EP0549052B1 (ko)
JP (1) JP3397819B2 (ko)
KR (1) KR100251434B1 (ko)
DE (1) DE69209031T2 (ko)
TW (1) TW226057B (ko)

Families Citing this family (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3866781B2 (ja) * 1994-05-26 2007-01-10 セイコーエプソン株式会社 消費電力を効率化した情報処理装置
US5752011A (en) 1994-06-20 1998-05-12 Thomas; C. Douglas Method and system for controlling a processor's clock frequency in accordance with the processor's temperature
US7167993B1 (en) * 1994-06-20 2007-01-23 Thomas C Douglass Thermal and power management for computer systems
JP3046529B2 (ja) * 1995-09-07 2000-05-29 株式会社東芝 磁気記録装置
US5940785A (en) * 1996-04-29 1999-08-17 International Business Machines Corporation Performance-temperature optimization by cooperatively varying the voltage and frequency of a circuit
US5798918A (en) * 1996-04-29 1998-08-25 International Business Machines Corporation Performance-temperature optimization by modulating the switching factor of a circuit
US6757913B2 (en) 1996-07-15 2004-06-29 Gregory D. Knox Wireless music and data transceiver system
FR2752312B1 (fr) * 1996-08-07 1998-10-30 Motorola Semiconducteurs Procede et circuit permettant d'ajuster dynamiquement la tension d'alimentation et, ou bien, la frequence du signal d'horloge dans un circuit numerique
KR100492048B1 (ko) * 1996-11-15 2005-08-31 코닌클리케 필립스 일렉트로닉스 엔.브이. 자체-타이밍명령실행유닛을갖춘데이터처리회로
US6928559B1 (en) * 1997-06-27 2005-08-09 Broadcom Corporation Battery powered device with dynamic power and performance management
US6055620A (en) * 1997-09-18 2000-04-25 Lg Semicon Co., Ltd. Apparatus and method for system control using a self-timed asynchronous control structure
US6044453A (en) * 1997-09-18 2000-03-28 Lg Semicon Co., Ltd. User programmable circuit and method for data processing apparatus using a self-timed asynchronous control structure
US6049882A (en) * 1997-12-23 2000-04-11 Lg Semicon Co., Ltd. Apparatus and method for reducing power consumption in a self-timed system
DE69935924T2 (de) 1998-07-22 2008-01-10 California Institute Of Technology, Pasadena Umgeordnete kommunikationsprozesse in asynchronen schaltkreisen mit pipelines
US6415388B1 (en) * 1998-10-30 2002-07-02 Intel Corporation Method and apparatus for power throttling in a microprocessor using a closed loop feedback system
US6647502B1 (en) * 1999-07-13 2003-11-11 Sony Corporation Method and apparatus for providing power based on the amount of data stored in buffers
EP1098174B1 (de) 1999-11-05 2007-06-13 Micronas GmbH Programmierbare Gebereinrichtung
DE19956790A1 (de) * 1999-11-25 2001-06-07 Micronas Gmbh Schaltungsanordnung und Betriebsverfahren für ein netzunabhängiges Gerät zur Wiedergabe und/oder Aufnahme mit langer Spieldauer
DE10128573A1 (de) * 2001-06-13 2003-01-02 Infineon Technologies Ag Verhindern der unerwünschten externen Erfassung von Operationen in integrierten Digitalschaltungen
US7283557B2 (en) * 2002-01-25 2007-10-16 Fulcrum Microsystems, Inc. Asynchronous crossbar with deterministic or arbitrated control
US7698535B2 (en) 2002-09-16 2010-04-13 Fulcrum Microsystems, Inc. Asynchronous multiple-order issue system architecture
US7774627B2 (en) * 2002-10-03 2010-08-10 Via Technologies, Inc. Microprocessor capable of dynamically increasing its performance in response to varying operating temperature
US7698583B2 (en) * 2002-10-03 2010-04-13 Via Technologies, Inc. Microprocessor capable of dynamically reducing its power consumption in response to varying operating temperature
US7770042B2 (en) * 2002-10-03 2010-08-03 Via Technologies, Inc. Microprocessor with improved performance during P-state transitions
US7814350B2 (en) * 2002-10-03 2010-10-12 Via Technologies, Inc. Microprocessor with improved thermal monitoring and protection mechanism
US7260753B2 (en) * 2003-07-14 2007-08-21 Fulcrum Microsystems, Inc. Methods and apparatus for providing test access to asynchronous circuits and systems
CN1839369A (zh) * 2003-08-20 2006-09-27 皇家飞利浦电子股份有限公司 动态存储缓冲器
US7584449B2 (en) 2004-11-22 2009-09-01 Fulcrum Microsystems, Inc. Logic synthesis of multi-level domino asynchronous pipelines
US7814280B2 (en) * 2005-01-12 2010-10-12 Fulcrum Microsystems Inc. Shared-memory switch fabric architecture
US7437582B1 (en) 2005-08-10 2008-10-14 Xilinx, Inc. Power control in a data flow processing architecture
US7996689B2 (en) * 2006-06-12 2011-08-09 Semiconductor Manufacturing International (Shanghai) Corporation System and method for power control for ASIC device
CN100483305C (zh) * 2006-06-12 2009-04-29 中芯国际集成电路制造(上海)有限公司 用于asic器件功率控制的系统和方法
DE102006048379B4 (de) * 2006-10-12 2008-11-06 Infineon Technologies Ag Verfahren zur Durchsatzsteuerung einer elektronischen Schaltung sowie entsprechende Durchsatzsteuerung und zugehörige Halbleiterschaltung
US7916718B2 (en) * 2007-04-19 2011-03-29 Fulcrum Microsystems, Inc. Flow and congestion control in switch architectures for multi-hop, memory efficient fabrics
WO2009025664A1 (en) * 2007-08-20 2009-02-26 Agere Systems Inc. Data storage drive with reduced power consumption
US8458497B2 (en) * 2007-10-11 2013-06-04 Qualcomm Incorporated Demand based power control in a graphics processing unit
US8836372B1 (en) 2013-03-01 2014-09-16 Raytheon Company Minimizing power consumption in asynchronous dataflow architectures
US9281820B2 (en) 2013-03-01 2016-03-08 Raytheon Company Minimizing power consumption in asynchronous dataflow architectures

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4490796A (en) * 1981-10-16 1984-12-25 International Business Machines Corporation Print head motor control system using analog and digital feedback
EP0172522B1 (en) * 1981-10-22 1991-01-02 Nec Corporation Data processing machine suitable for high-speed processing
DE3213345C2 (de) * 1982-04-08 1984-11-22 Siemens Ag, 1000 Berlin Und 8000 Muenchen Datenübertragungseinrichtung zwischen zwei asynchron gesteuerten Datenverarbeitungssystemen
US4571702A (en) * 1982-08-09 1986-02-18 Hand-Held Products, Inc. Powerless remote program reservoir
US4596026A (en) * 1983-05-09 1986-06-17 Raytheon Company Asynchronous data clock generator
US4829421A (en) * 1984-11-05 1989-05-09 S. C. Yuter, J.S.D. Data transfer regulating system for recording data at a varying recording
US4777609A (en) * 1985-12-11 1988-10-11 International Business Machines Corporation Print head motor control system having steady state velocity compensation
US4860193A (en) * 1986-05-22 1989-08-22 International Business Machines Corporation System for efficiently transferring data between a high speed channel and a low speed I/O device
US5005136A (en) * 1988-02-16 1991-04-02 U.S. Philips Corporation Silicon-compiler method and arrangement
DE3815480A1 (de) * 1988-05-06 1989-11-16 Boehringer Ingelheim Kg Synergistische kombinationen und ihre verwendung als therapeutika
US5142684A (en) * 1989-06-23 1992-08-25 Hand Held Products, Inc. Power conservation in microprocessor controlled devices
US5167024A (en) * 1989-09-08 1992-11-24 Apple Computer, Inc. Power management for a laptop computer with slow and sleep modes
US5121000A (en) * 1991-03-07 1992-06-09 Advanced Micro Devices, Inc. Edge-rate feedback CMOS output buffer circuits

Also Published As

Publication number Publication date
EP0549052A3 (en) 1993-09-01
US5367638A (en) 1994-11-22
TW226057B (ko) 1994-07-01
EP0549052A2 (en) 1993-06-30
JP3397819B2 (ja) 2003-04-21
DE69209031T2 (de) 1996-10-02
JPH05265607A (ja) 1993-10-15
DE69209031D1 (de) 1996-04-18
EP0549052B1 (en) 1996-03-13
KR100251434B1 (ko) 2000-04-15

Similar Documents

Publication Publication Date Title
KR930013987A (ko) 데이타 소오스 수단의 데이타 취급비율을 능동 재어하는 피이드백 수단을 포함하는 장치
KR940015956A (ko) 액정 장치 구동 회로
NO922541L (no) Elektronisk telefonkatalog
KR840004805A (ko) 정보출력 시스템
KR930009054A (ko) 전자장치
GB2281421B (en) Integrated circuit
KR880012081A (ko) 영상신호 제어장치
JPS6420143A (en) Data input/output device controlled by processor
KR920015736A (ko) 반도체 집적회로
KR950004823A (ko) 가입자 라인을 구동하기 위한 인터페이스 집적회로
TW357351B (en) Semiconductor memory data input buffer
KR950009464A (ko) 직렬 통신 포트와 광 통신 포트의 절환 제어장치 및 그의 구동방법
KR930011547A (ko) 메모리를 이용한 dtmf신호 발생기
JPS64806A (en) Power amplifier circuit device
KR970023354A (ko) 내부 전압 레벨 보상회로
GB2238890A (en) Circuit for stabilizing a reference voltage
JPS54152936A (en) Output buffer circuit
KR960043756A (ko) 전압 발생 방법, 전압 발생 회로 및 모니터 장치
TW259868B (en) Delay circuit
GB1532364A (en) Data terminal devices
KR950035397A (ko) 적외선 발광 장치 및 전자 기기의 동작 설정 시스템
KR890016737A (ko) 직류 전원 장치
KR930020440A (ko) 메모리 디바이스의 입력버퍼
EP0334240A3 (en) Semiconductor integrated circuit device having a microprogramm
KR940022988A (ko) 자동전압 조정기

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20041231

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee