KR930010175B1 - Image and characters display method using video memory device - Google Patents

Image and characters display method using video memory device Download PDF

Info

Publication number
KR930010175B1
KR930010175B1 KR1019910000699A KR910000699A KR930010175B1 KR 930010175 B1 KR930010175 B1 KR 930010175B1 KR 1019910000699 A KR1019910000699 A KR 1019910000699A KR 910000699 A KR910000699 A KR 910000699A KR 930010175 B1 KR930010175 B1 KR 930010175B1
Authority
KR
South Korea
Prior art keywords
output
signal
microcomputer
image
data
Prior art date
Application number
KR1019910000699A
Other languages
Korean (ko)
Other versions
KR920015887A (en
Inventor
문용순
Original Assignee
삼성전자 주식회사
정용문
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 정용문 filed Critical 삼성전자 주식회사
Priority to KR1019910000699A priority Critical patent/KR930010175B1/en
Publication of KR920015887A publication Critical patent/KR920015887A/en
Application granted granted Critical
Publication of KR930010175B1 publication Critical patent/KR930010175B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information

Abstract

This invention concerns an indication circuit that indicates letters on the present screen. This invention specially concerns an indicating circuit that uses a video memory system to merge the letter data and the picture data and project the image on the displaying system. The objective of this system is to simply indicate the desired characters without damaging the clarity of the picture. This system is made of a micom (109), a door phone (30), a video camera (116), a pattern data read/write horizontal counter (122) and a vertical counter (126), an A/D converter (110), a D/A converter (113), a two-way buffer (115), a derivative circuit (120) and an analog switch (119).

Description

비디오 메모리 장치를 이용한 화상 및 문자 동시 표시회로Image and Character Simultaneous Display Circuit Using Video Memory Device

제 1 도는 본 발명에 따른 회로도.1 is a circuit diagram according to the present invention.

제 2 도는 본 발명에 따른 화상데이타 기록예를 설명하기 위한 도면.2 is a diagram for explaining an example of image data recording according to the present invention.

제 3 도는 본 발명에 따른 문자 삽입을 설명하기 위한 도면.3 is a view for explaining the character insertion according to the present invention.

제 4 도는 본 발명에 따른 문자삽입처리에서 모니터(116)에 표시할시의 미분하여 화상신호와 합성되는 예를 나타내는 도면.4 is a diagram showing an example of combining with an image signal by differentiating when displaying on the monitor 116 in the character insertion process according to the present invention.

본 발명은 화상표시장치에 있어서 현재화상에 문자를 삽입하여 표시하는 회로에 관한 것으로, 특히 기 저장되어 있는 화상데이타에 문자데이타를 삽입시켜 디스플레이장치에서 화상과 문자를 동시에 표시할 수 있는 비디오 메모리 장치를 이용한 화상 및 문자 동시 표시회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a circuit for inserting and displaying characters on a current image in an image display apparatus. In particular, a video memory apparatus capable of simultaneously displaying images and characters on a display apparatus by inserting character data into previously stored image data. An image and character simultaneous display circuit using the same.

TV 수상기나 모니터는 현재 디스플레이되고 있는 화상에 채널 번호 및 시간 표시용 문자를 삽입하여 표시 시킬 수 있다. 이때 많이 적용되는 방법은 OSD(on screen display)전용칩을 이용하는 것이다. 이 방법에 의한 실시예의 구성은 본건특허의 동일출원인에 의해 출원된 출원번호 제 90-12741 호를 보면 더 상세히 이해 되어질 것이다.The TV set or monitor can insert and display channel number and time display characters in the image currently being displayed. At this time, a widely applied method is to use an OSD (on screen display) dedicated chip. The configuration of the embodiment by this method will be understood in more detail by looking at the application No. 90-12741 filed by the same applicant of the present patent.

그리고 또다른 방법으로 문자 발생롬과 CRTC칩을 결합하여 사용하기도 한다. 이 방법은 비디오 램으로부터 제공되는 문자정보에 의해 상기 문자발생롬에서 문자를 발생시켜 상기 CRTC에서 발생하는 수직/수평 동기신호에 맞추어 기존의 화상 신호에 삽입되면 모니터상에 문자와 화상이 동시에 표시된다. 이와같은 구성은 미국 "모토롤라"사의 "MC 6845"의 일반적인 CRT 콘트롤러 응용회로도에 상세히 도시되어 있다.Another method is to combine character generation ROM with CRTC chip. This method generates characters in the character generation ROM by character information provided from the video RAM, and displays characters and images on the monitor at the same time when they are inserted into existing image signals in accordance with the vertical / horizontal synchronization signals generated by the CRTC. . Such a configuration is shown in detail in the general CRT controller application diagram of the "MC 6845" by Motorola.

상기와 같은 종래 방식의 경우 고가의 OSD 및 CRTC칩을 사용하므로 시스템의 원가승상이 뒤따른다. 예를 들어, 비디오폰의 흑백 모니터에 직접 적용할 경우 저가의 시스템을 구성할 수 없는 결점이 있었다.In the conventional method as described above, expensive OSD and CRTC chips are used, resulting in cost increase of the system. For example, applying it directly to a black and white monitor of a videophone has the disadvantage of not being able to construct a low-cost system.

따라서 본 발명의 목적은 화상 메모리데이타의 한바이트중 하나의 비트를 읽어 문자패턴을 위해 다른값으로 변환하여 상기 화상메모리에 다시 기록하고 상기 변환된 값이 포함된 화상데이타를 읽어 상기 문자 처리된 변환값만을 미분하여 화이트 레벨로한 후 상기 읽은 화상데이타를 D/A변환한 후 더하여 원래 화상을 손상 시키지 않으면서 모니터상에 원하는 문자를 간단히 표시시킬 수 있는 회로를 제공함에 있다.Accordingly, an object of the present invention is to read one bit of one byte of image memory data, convert it into another value for a character pattern, write it back to the image memory, and read the image data including the converted value to perform the character-processed conversion. The present invention provides a circuit that can easily display a desired character on a monitor without degrading the original image by performing D / A conversion of the read image data after differentiating only the value to white level.

이하 본 발명을 첨부된 도면을 참조하여 상세히 설명한다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

제 1 도는 본 발명에 따른 회로도로써, 도어폰(130)에 비디오 카메라(101), 모니터(116), 마이콤(109)이 연결되고, 동기신호발생회로(106)의 발생 수직/수평 동기신호(H/Vsync)가 클럭발생회로(121), 리드/라이트 인에이블 신호발생회로(128, 129)에 입력되도록 연결되며, 상기 마이콤(109)의 디스플레이인에이블단(DSPEN)의 출력이 아나로그 스위치(107), (118)의 스위칭을 제어함과 동시에 인버터(105, 132)를 통해 아나로그 스위치(102, 112)의 스위칭을 제어하도록 연결되어 있다. 상기 비디오 카메라(10)의 출력이 아나로그 스위치(102)를 통해 동기분리회로(103)에 입력되도록 연결되고, 상기 동기분리회로(103)에서 분리된 수직, 수평동기신호(Vsync, Hsync)를 필드 판별회로(104)에 입력하여 상기 입력 화상의 필드가 판별된다. 상기 판별된 필드 신호는 마이콤(109)에 입력토록 구성되어 있다.1 is a circuit diagram according to an embodiment of the present invention, in which a video camera 101, a monitor 116, and a microcomputer 109 are connected to a door phone 130, and a vertical / horizontal sync signal generated by the synchronization signal generating circuit 106 is shown in FIG. H / Vsync is connected to the clock generation circuit 121 and the read / write enable signal generation circuits 128 and 129, and the output of the display enable stage DSPEN of the microcomputer 109 is an analog switch. It is connected to control the switching of analog switches 102 and 112 via inverters 105 and 132 while controlling the switching of 107 and 118. The output of the video camera 10 is connected to be input to the synchronous separation circuit 103 through the analog switch 102, and the vertical and horizontal synchronization signals (Vsync, Hsync) separated from the synchronous separation circuit 103 Input to the field discrimination circuit 104 determines the field of the input image. The determined field signal is configured to be input to the microcomputer 109.

상기 비디오 카메라(101)의 출력이 A/D 변환기(110)에 입력되고, 상기 A/D 변환기(110)에서 변환된 디지탈 데이타가 제 1 버퍼(111)에 입력된다. 상기 제 1 버퍼(111)에서 입력단(D0)은 최하위 신호비트(LSB)가 제로(0)로 처리되고 입력단(D1-D7)의 디지탈 화상 데이타는 마이콤(109)의 제어에 의해 메모리부(125)에 기록토록 구성되어 있다.The output of the video camera 101 is input to the A / D converter 110, and the digital data converted by the A / D converter 110 is input to the first buffer 111. In the first buffer 111, the input terminal D0 is processed with the lowest signal bit LSB as zero (0), and the digital image data of the input terminals D1-D7 is controlled by the microcomputer 109 under the control of the memory unit 125. ) To record.

상기 마이콤(109)의 제어에 의해 메모리부(125)에서 리드된 데이타는 제 2 버퍼(114)에 입력된다. 상기 제 2 버퍼(114)은 최하위 신호비트(LSB)를 분리한 후 그의 데이타는 D/A 변환기(113)에 입력되고, 상기 D/A 변환기(113)의 출력은 아나로그 스위치(119)를 통과한 출력과 합하여 아나로그 스위치(118)을 통해 제 3 버퍼(117)에 입력되며, 상기 제 3 버퍼(117)의 출력은 모니터(116)에 입력토록 구성되어 있다. 상기 제 2 버퍼(114)의 출력중 최하위 신호 비트(LSB)(Q0)는 저항(R1), 캐패시터(C1)로 구성된 미분회로(120)에서 미분하여 아나로그 스위치(119)를 지나 상기 D/A 변환기(113)의 출력과 합성하도록 구성되어 있다. 상기 아나로그 스위치(119)는 마이콤(109)의 문자처리 인에이블단(EN)의 출력신호에 따라 스위칭된다. 상기 마이콤(109) 필드 출력단(F0)의 출력에 따라 리드/라이트 인에이블 신호발생회로(128, 129)를 제어하고, 이는 상기 클럭발생회로(121)의 출력을 카운트하여 메모리부(125)의 리드/라이트 인에이블 신호단

Figure kpo00001
의 신호를 발생한다. 상기 클럭발생 회(121)의 발생클럭을 패턴 데이타 리드/라이트 수평카운터(122)에서 카운트하여 상기 메모리부(125)에서 문자 삽입 처리를 위한 화상 데이타를 리드/라이트 하기 위한 어드레스 신호를 발생한다. 상기 동기신호발생회로(106)에서 발생되는 수직동기신호(Vsync)에 따라 상기 수평동기신호(Hsync)를 분주기(123)에서 2분주하여 수직카운터(126)의 클럭으로 제공하여 카운팅에 의해 상기 메모리부(125)의 수직 지정용 어드레스 신호를 발생한다. 상기 제 1, 2 버퍼(111, 114)의 구성과 미분회로(120), 아나로그 스위치(119)를 제외한 구성은 본건특허동일 출원인에 의해 출원된 출원번호 제 90-21498 호(1983년 5월 8일 공고됨)에서 그 해당 기능과 동작관계를 더욱 상세히 살펴볼 수 있음을 밝힌다.Data read from the memory unit 125 by the control of the microcomputer 109 is input to the second buffer 114. After the second buffer 114 separates the least significant signal bit (LSB), its data is input to the D / A converter 113, and the output of the D / A converter 113 is connected to the analog switch 119. The output of the third buffer 117 is configured to be input to the monitor 116 through the analog switch 118. The least significant signal bit (LSB) Q0 of the output of the second buffer 114 is differentiated in the differential circuit 120 composed of the resistor R1 and the capacitor C1 and passes through the analog switch 119 to the D / D. It is configured to combine with the output of the A converter 113. The analog switch 119 is switched according to the output signal of the character processing enable end EN of the microcomputer 109. The read / write enable signal generation circuits 128 and 129 are controlled according to the output of the microcomputer 109 field output terminal F0, which counts the output of the clock generation circuit 121 to generate the memory unit 125. Lead / Write Enable Signal Stage
Figure kpo00001
Will generate a signal. The generation clock of the clock generation cycle 121 is counted by the pattern data read / write horizontal counter 122 to generate an address signal for reading / writing image data for character insertion processing in the memory unit 125. According to the vertical synchronization signal (Vsync) generated by the synchronization signal generation circuit 106, the horizontal synchronization signal (Hsync) is divided into two divided by the divider 123 to provide a clock of the vertical counter 126 by the counting An address signal for vertical designation of the memory unit 125 is generated. The configuration of the first and second buffers 111 and 114, except for the differential circuit 120 and the analog switch 119, is the application No. 90-21498 filed by the same applicant (May 1983) Noticed on the 8th) that the function and its operation relationship can be examined in more detail.

상기 패턴 데이타 리드/라이트 수평카운터(122), 수직 카운터(126), 리드/라이트인에이블신호발생회로(128, 129)의 출력은 선택제어회로(131)의 출력에 의해 제 1, 2 멀티플렉서(124, 127)에서 선택되어 메모리부(125)에 제공토록 구성되고, SW입력부(108)를 통해 제 1~4 기능이 지정되고, 키입력부(180)는 명령어 및 숫자 및 문자를 입력할 수 있다.The outputs of the pattern data read / write horizontal counter 122, the vertical counter 126, and the read / write enable signal generating circuits 128 and 129 are output by the first and second multiplexers by the output of the selection control circuit 131. 124 and 127 are configured to be provided to the memory unit 125, the first to fourth functions are designated through the SW input unit 108, and the key input unit 180 may input a command, a number and a letter. .

제 2 도는 제 1 도의 메모리(125)의 화상데이타 기록상태를 보여주는 도면으로서(2a)은 메모리맵도이고, (2b)은 기록 상태를 도시한 것이다.FIG. 2 is a diagram showing an image data recording state of the memory 125 of FIG. 1, where 2a is a memory map diagram and 2b shows a recording state.

제 3 도는 제 1 도의 메모리부(125)의 문자 삽입 처리 예시도로서, (3a)는 메모리 맵도이고, (3b)는 "1"자에 대한 처리예를 도시한 것이다.3 shows an example of the character insertion process of the memory unit 125 of FIG. 1, where 3a is a memory map diagram and 3b shows an example of processing for the character "1".

제 4 도는 제 3 도의 LSB 데이터로부터 미분회로(120)에서 미분하여 모니터(116)에 표시시키는 신호로 변환시키는 예시도이다.FIG. 4 is an exemplary diagram of converting the LSB data of FIG. 3 into a signal which is differentiated by the differential circuit 120 and displayed on the monitor 116.

도어폰(130)에서 방문자의 키입력이 있으면 비디오카메라(101)에서 구동하여 방문자의 모습을 취득하도록 제어하고, 상기 비디오카메라(101)에서 취득된 화상이 모니터(116)에 표시토록 제어한다. 또한 상기 도어폰(130)에서 방문자의 키입력이 있으면, 이를 마이콤(109)으로 입력하여 마이콤(109)이 이를 인식하여 지정에 따른 제반처리를 수행한다. 따라서 도어폰(130)에서 방문자의 키입력이 있으면 도어폰(130)에서 발생하는 제어신호에 의해 비디오카메라(101)에서 방문자의 모습을 취득하도록 제어하고, 모니터(116)를 구동하여 처리되는 화상이 표시되도록 제어한다.If there is a key input by the visitor in the door phone 130, the video camera 101 is controlled to acquire the visitor's appearance, and the image acquired by the video camera 101 is controlled to be displayed on the monitor 116. In addition, if there is a key input of the visitor in the door phone 130, the input to the microcomputer 109, the microcomputer 109 recognizes this and performs the overall process according to the designation. Therefore, when the door phone 130 receives a visitor's key input, the video camera 101 controls to acquire the visitor's appearance by the control signal generated by the door phone 130, and drives the monitor 116 to process the image. Control it to be displayed.

상기 마이콤(109)은 SW(스위치) 입력부(108)로부터 입력되는 기능선택 신호에 따라 방문자를 모니터(116)를 통해 직접확인 하고자하는 기능(이하 "제 1 기능"이라 칭함)과, 상기 모니터(116)를 통해 방문자의 모습을 확인한 후 기록 하고자하는 기능(이하 "제 2 기능"이라 칭함)과, 상기 모니터(116)에 표시되는 방문자의 모습을 기록할시 방문자의 방문시간등과 같은 필요한 문자정보를 같이 보관하고자 하는 기능(이하 "제 3 기능"기능이라 칭함)과, 상기 제 2, 3 기능에서 처리된 기록된 화상데이타를 재생 하고자 하는 기능(이하"제 4 기능"이라 칭함)이 지정된다. 상기 제 1~4 기능의 선택에 따라 마이콤(109)은 후술되는 제 1 도의 회로각부를 제어하여 해당기능을 처리하도록 되어 있다. 상기 지정되는 제 1-4 기능에 의해 마이콤(109)에서 발생되는 디스플레이인에이블단(DSPEN)의 상태에 따라 비디오카메라(101)에서 취득된 화상이 모니터(116)로 직접출력토록 제어한다.The microcomputer 109 has a function (hereinafter referred to as "first function") for directly checking a visitor through the monitor 116 according to a function selection signal input from a SW (switch) input unit 108, and the monitor ( 116) necessary characters such as the visitor's visit time and the like when recording the visitor's function (hereinafter referred to as "second function") and the visitor's appearance displayed on the monitor 116 after checking the visitor's appearance A function for storing information together (hereinafter referred to as "third function" function) and a function for reproducing recorded image data processed in the second and third functions (hereinafter referred to as "fourth function") are designated. do. According to the selection of the first to fourth functions, the microcomputer 109 controls the circuit parts of FIG. 1 to be described later to process the corresponding functions. The image acquired from the video camera 101 is controlled to be directly output to the monitor 116 in accordance with the state of the display enable stage DSPEN generated in the microcomputer 109 by the above specified 1-4 functions.

예를들어, 디스플레이 인에이블단(DSPEN)이 "로우"이면 인버터(105)의 출력이 "하이"가 되어 아나로스 스위치(102)는 온(ON)되고, 아나로그스위치(107)는 오프되며, 또한 인버터(132)에서 출력이 "하이"가 되어 아나로그스위치(112)를 온하며, 동시에 아나로그스위치(118)는 오프된다. 상기 동기분리회로(103)는 아나로그스위치(102)를 통해 비디오 카메라(101)에서 취득된 화상신호로 부터 수직/수평 동기 신호(Hsync/Vsync)를 분리하고, 이로부터 필드 판별회로(104)에서 상기 화상의 필드를 판별한다. 상기 판별된 필드정보는 마이콤(109)에 입력되어 메모리부(125)에서 화상데이타를 필드별로 기록시킬 제어신호 발생에 따른 영향을 미친다. 그리고 상기 비디오 카메라(101)에서 취득된 아나로그 화상신호는 아나로그스위치(112)를 통하고 제 3 버퍼(117)를 지나 모니터(116)로 출력되어 방문자의 모습을 확인할 수 있으며, 동시에 이 화상 신호는 아나로그/디지탈(A/D) 변환기(110)에서 클럭발생회로(121)에서 발생하는 샘플링신호에 의해 디지탈 데이타로 변환하여 제 1 버퍼(111)에서 입력단(D0)은 LSB가 "0"가 되고 입력단(D1-D7)은 완충된다. 상기 제 1 버퍼(111)에서 완충되어 출력되는 디지탈화된 화상 신호는 양방향 버퍼(115)를 통해 마이콤(109)에 입력되거나 메모리부(125)에 기록되어질 수 있는데, 제 1 기능에서는 마이콤(109)이 상기 화상데이타를 입력하거나 메모리부(125)에 기록하지 않을 수도 있다. 즉 이 기능은 외부 대문에서 방문자가 도어폰(130)에서 초인종을 눌렸을 때 댁내의 사람이 대문밖의 방문자를 단지 확인하기 위한 것일 뿐 다른 목적은 없기 때문에 화상을 기록할 필요가 없게된다.For example, if the display enable stage DSPEN is " low ", the output of the inverter 105 is " high " so that the analog switch 102 is ON and the analog switch 107 is OFF. In addition, the output from the inverter 132 is " high " to turn on the analog switch 112, and at the same time the analog switch 118 is turned off. The synchronizing separation circuit 103 separates the vertical / horizontal synchronizing signal (Hsync / Vsync) from the image signal acquired by the video camera 101 through the analog switch 102, and from this, the field discrimination circuit 104. The field of the image is determined at. The determined field information is input to the microcomputer 109 to influence the generation of the control signal for recording the image data for each field in the memory unit 125. The analog image signal acquired by the video camera 101 is output to the monitor 116 through the analog switch 112 and through the third buffer 117 to confirm the visitor's appearance. The signal is converted into digital data by the sampling signal generated by the clock generation circuit 121 in the analog-to-digital (A / D) converter 110, so that the input terminal D0 of the first buffer 111 is " 0 " "And the input terminals D1-D7 are buffered. The digitalized image signal buffered and output from the first buffer 111 may be input to the microcomputer 109 or recorded in the memory unit 125 through the bidirectional buffer 115. In the first function, the microcomputer 109 may be used. The image data may not be input or recorded in the memory unit 125. In other words, when the visitor presses the doorbell on the door phone 130 from the outside door, the person in the house merely checks the visitor outside the door, and there is no other purpose, and thus there is no need to record the image.

제 2 기능은 상기 제 1 기능에서 사용자가 확인한 방문자 모습에 대한 화상을 마이콤(109)에서 처리하여 메모리부(125)에서 기록하고자 하는 기능으로 SW입력부(108)의 선택에 의해 지정된다. 상기 SW입력부(108)의 제 2 기능의 지정이 있으면 마이콤(109)은 상기 필드판별회로(104)의 출력에 의해 하나의 필드씩을 기록 처리하기 위해 필드출력단(F0)을 "하이"로 하열 선택제어회로(131)와 라이트인에이블신호 발생회로(129)를 구동한다. 상기 라이트인에이블신호발생회로(129)는 상기 클럭발생회로(121)의 출력 신호를 받아 라이트인에이블신호를 발생하여 제 2 멀티플렉셔(127)에 제공된다. 상기 제 2 멀티플렉서(127)는 선택제어회로(131)의 출력에 의해 상기 라이트 인에이블신호 발생회로(129)의 출력을 선택하여 메모리부(125)의 라이트제어단

Figure kpo00002
에 제공하여 메모리부(125)를 라이트 모드로 지정한다. 또한 제 1 멀티플렉셔(124)를 제어하여 패턴데이타리드/라이트수평카운터(122)의 라이트카운팅 출력을 선택하여 메모리부(125)의 어드레스신호(ADDR)로 제공된다. 이에 따라 상기 제 1 버퍼(111)의 출력이 메모리부(125)의 지정된 장소에 기록된다. 그런데 상기 제 1 버퍼(111)의 출력의 최하위신호비트(LSB ; Least Sign Bit)는 항상 "0"이 된다. 그 이유는 상기 버퍼(111)의 하나의 입력단(D0) 즉, LSB의 부분을 접지시켰으므로 이 부분은 제 2 도와 같이 "0"로 기록된다.The second function is a function to be processed by the microcomputer 109 to record the image of the visitor's appearance confirmed by the user in the first function and to be recorded in the memory unit 125 by the selection of the SW input unit 108. If the second function of the SW input unit 108 is designated, the microcomputer 109 selects the field output terminal F0 as "high" in order to record one field by the output of the field discrimination circuit 104. The control circuit 131 and the write enable signal generation circuit 129 are driven. The write enable signal generation circuit 129 receives the output signal of the clock generation circuit 121 to generate a write enable signal and is provided to the second multiplexer 127. The second multiplexer 127 selects the output of the write enable signal generation circuit 129 by the output of the selection control circuit 131 and writes to the write control stage of the memory unit 125.
Figure kpo00002
The memory unit 125 is assigned to the write mode. In addition, the first multiplexer 124 is controlled to select the light counting output of the pattern data read / right horizontal counter 122 to be provided as an address signal ADDR of the memory unit 125. Accordingly, the output of the first buffer 111 is recorded in the designated place of the memory unit 125. However, the least significant signal bit (LSB) of the output of the first buffer 111 is always "0". The reason for this is that one input terminal D0 of the buffer 111, that is, a portion of the LSB is grounded, and this portion is written as " 0 " as the second degree.

상기 패턴데이타리드/라이트 수평카운터(122)의 라이트 어드레스 신호발생은 상기 동기발생회로(106)에서 발생되는 수평동기신호(Hsync)에 동기되어 클럭발생회로(121)의 발생클럭을 카운트하여 제 1 멀티플렉셔(124)에 제공한다. 따라서 상기 패턴 데이타 리드/라이트 수평카운터(122)에서 발생된 어드렛신호에 따라 메모리부(125)의 지정 위치에 상기 제 1 버퍼(111)로부터 출력되는 화상데이타가 저장된다.The write address signal generation of the pattern data read / write horizontal counter 122 is performed by counting the generation clock of the clock generation circuit 121 in synchronization with the horizontal synchronization signal Hsync generated by the synchronization generation circuit 106. To the multiplexer 124. Therefore, the image data output from the first buffer 111 is stored in the designated position of the memory unit 125 according to the address signal generated by the pattern data read / write horizontal counter 122.

그리고 상기 메모리부(125)에서 화상데이타를 기록하는데 있어 상기 패턴 데이타 리드/라이트 데이타 수평카운터(122)는 수평측을 지정하지만 상기 메모리부(125)의 수직측을 지정하기 위한 수직 어드레싱 신호발생수단이 요구된다. 상기 수직 어드레싱 발생수단이 수직카운터(126)이다. 상기 수직카운터(126)는 동기신호발생회로(106)에서 발생되는 수직동기신호(Vsync)에 동기되어 상기 수평동기신호(Hsync)를 분주기(123)에서 2분주한 클럭신호를 카운트하여 상기 제 2 멀티플렉셔(127)를 통해 메모리부(125)의 수직측지정 어드레스신호(ADDR)를 발생한다. 그러나 상기 메모리부(125)로부터 이미 기록된 화상데이타를 읽을 때에는 마이콤(109)의 제어에 의해 리드 인에이블 신호발생회로(128)에서 발생하는 리드제너신호를 제 2 멀티플렉셔(127)를 통해 메모리부(125)의 리드제어단

Figure kpo00003
에 인가되고 패턴데이타리드/라이트수평카운터(122)의 리드카운팅어드레신호와 수직카운터(126)의 수직측 어드레스신호를 제 1, 2 멀티플렉셔(124, 127)에서 선택되어 메모리부(125)에 인가됨으로써 이루어진다. 따라서 마이콤(109)에 의해 선택제어회로(131)에서 상기 제 1, 2 멀티플렉셔(124, 127)의 B단의 입력을 선택할시 메모리부(125)의 데이타를 억세스 하는데 있어 마이콤(109)에 의해 직접제어하는 것이 아니라 패턴데이타리드/라이트 수평카운터(122), 수직카운터(126), 리드/라이트 인에이블신호 발생회로(128, 129)의 출력신호의 제어를 받는다. 그리고 마이콤(109)이 상기 메모리부(125)를 직접 억세스할시는 선택제어회로(131)의 출력에 의해 제 1, 2 멀티플렉셔(124, 127)의 B단의 입력을 선택한다. 상기 B단의 입력은 마이콤(109)에서 발생하는 리드/라이트제어단
Figure kpo00004
의 신호와 어드레스단(ADDR)의 신호가 된다. 따라서 마이콤부(109)도 메모리부(125)를 직접 억세스 할 수 있음을 알 수 있다.In the recording of image data in the memory unit 125, the pattern data read / write data horizontal counter 122 designates a horizontal side, but vertical addressing signal generating means for designating a vertical side of the memory unit 125. Is required. The vertical addressing generating means is a vertical counter 126. The vertical counter 126 counts a clock signal obtained by dividing the horizontal synchronous signal Hsync by two frequency dividers 123 in synchronization with the vertical synchronous signal Vsync generated by the synchronous signal generating circuit 106. The vertical side designation address signal ADDR of the memory unit 125 is generated through the multiplexer 127. However, when reading image data already recorded from the memory unit 125, the read zener signal generated by the read enable signal generation circuit 128 under the control of the microcomputer 109 is stored through the second multiplexer 127. Lead control stage of the unit 125
Figure kpo00003
The read counting address signal of the pattern data read / right horizontal counter 122 and the vertical address signal of the vertical counter 126 are selected by the first and second multiplexers 124 and 127 to be applied to the memory unit 125. By application. Accordingly, when the microcomputer 109 selects the input of the B stages of the first and second multiplexers 124 and 127 in the selection control circuit 131, the microcomputer 109 accesses the data of the memory unit 125. Instead of direct control, the output signals of the pattern data read / write horizontal counter 122, the vertical counter 126, and the read / write enable signal generating circuits 128 and 129 are controlled. When the microcomputer 109 directly accesses the memory unit 125, the input of the B stages of the first and second multiplexers 124 and 127 is selected by the output of the selection control circuit 131. The input of the B stage is a read / write control stage generated by the microcomputer 109.
Figure kpo00004
Signal and the address terminal ADDR. Therefore, it can be seen that the microcomputer unit 109 can directly access the memory unit 125.

그러나 본 발명은 메모리부(125)의 제어를 위한 것이 아니고 기존의 화상데이타에 문자정보를 삽입하여 모니터(116)에 동시에 표시하기 위한 것을 요지로 하고 있다. 본 발명의 구체적인 실시를 위해서는 마이콤(109)의 제어를 받는다.However, the present invention is not intended for the control of the memory unit 125, but rather for inserting character information into existing image data and displaying them on the monitor 116 simultaneously. In order to implement the present invention, the microcomputer 109 is controlled.

SW입력부(108)에서 제 3 기능은 상기 메모리부(125)에 제 2 도와 같은 화상데이타에 문자를 삽입하고자 하는 기능이다. 이를 위해서는 사용자가 지금 표시되는 모니터(116)의 화상데이타에 삽입시킬 문자정보를 키입력부(180)를 통해 입력하여 처리하거나 마이콤(109)의 내부타이머에 의해 현지시간데이타를 자동으로 화상데이타에 삽입처리토록 한 것이다. 예를들어, 지금 초인종을 누르고 있는 방문자의 모습과 방문시간을 같이 메모리부(125)에 기록할려면 먼저 방문시간에 대한 문자정보를 키입력부(180)를 통해 입력하고, 마이콤(109)은 메모리부(125)로부터 화상데이타를 읽어 문자정보를 삽입처리하게 된다. 일정시간동안 키입력부(180)의 키입력이 없을 경우 댁내에는 사람이 없는 경우로 마이콤(109)은 이를 인식하여 자동으로 내부 타이머의 데이타를 읽어 상기 현재 화상데이타에 시간문자에 대한 삽입처리를 하게된다.The third function of the SW input unit 108 is to insert characters into the image data of the second degree in the memory unit 125. To this end, the user inputs the character information to be inserted into the image data of the monitor 116 displayed through the key input unit 180 for processing or automatically inserts local time data into the image data by the internal timer of the microcomputer 109. It is for processing. For example, to record the visitor pressing the doorbell and the visit time together in the memory unit 125, first, character information about the visit time is input through the key input unit 180, and the microcomputer 109 stores the memory unit. Image data is read from 125, and character information is inserted. If there is no key input by the key input unit 180 for a certain time, there is no person in the home. The microcomputer 109 recognizes this and automatically reads the internal timer data to insert the time character into the current image data. do.

상기 문자삽입처리예를 구체적으로 살펴보면, 메모리부(125)로부터 화상데이타를 읽기 위해서는 마이콤(109)의 제어에 의해 필드출력단(F0)을 "로우"로하여 선택제어회로(131)의 출력으로 제 1, 2 멀터플렉셔(124, 127)는 A단의 입력을 선택한다. 이에 따라 마이콤(109)에서 발생하는 어드레스(ADDR) 및 리드제어단(

Figure kpo00005
)의 제 1, 2 멀티플렉셔(124, 127)를 통해 메모리부(125)에 인가되어 제 2 도와 같이 기록된 화상데이타를 메모리부(125)에서 읽어 양방향버퍼(115)를 통해 마이콤(109)으로 입력한다. 상기 마이콤(109)은 상기 메모리부(125)로부터 읽은 화상데이타에서 문자정보를 삽입처리하기 위해 화상데이타의 최하위신호비트(LSB)의 "0"의 자리에 상기 키입력부(180)에서 입력된 문자정보나 내부 타이머로부터 읽은 문자 및 숫자 데이타가 화상 데이타의 최하위신호비트(LSB)에 제 3 도(3a), (3b)와 같이 처리되도록 한다. 예를들어, 키입력부(180)를 통해 "1"가 입력되었을 경우 수직 및 수평으로 128×128 크기에서 "1"를 나타낼 수 있는 도트부분(Vn×Hn)에서 제 3 도(3a)의 302와 같이 최하위신호비트(LSB)는 "하이"이고, 이외 부분의 도트부분에 대해서는 상기 최하위신호비트(LSB)부분을 제 3 도의 301와 같이 그대로 두게 된다. 이러한 방법으로 제 3 도(3b)와 같이 기존에 기록되어 있는 화상데이타에 문자를 삽입처리한다.Referring to the example of the character insertion processing in detail, in order to read image data from the memory unit 125, the field output terminal F0 is set to "low" under the control of the microcomputer 109, and the output of the selection control circuit 131 is output. The first and second multerplexers 124 and 127 select an input of the A stage. Accordingly, the address ADDR and the read control stage generated in the microcomputer 109 (
Figure kpo00005
Read the image data applied to the memory unit 125 through the first and second multiplexers 124 and 127 and recorded with the second degree from the memory unit 125, and then through the bidirectional buffer 115. Enter The microcomputer 109 inputs the character input from the key input unit 180 in place of "0" of the least significant signal bit LSB of the image data to insert character information from the image data read from the memory unit 125. The information or character and numeric data read from the internal timer are processed in the least significant signal bit (LSB) of the image data as shown in Figs. 3A and 3B. For example, when " 1 " is input through the key input unit 180, 302 of FIG. 3A in the dot portion Vn × Hn that can represent " 1 " As shown in FIG. 3, the least significant signal bit LSB is " high ", and the least significant signal bit LSB portion is left as shown in 301 of FIG. In this way, a character is inserted into image data previously recorded as shown in FIG. 3B.

상기와 같이 처리된 데이타는 다시 메모리부(125)에 옮기게되는데, 이를 위해 마이콤(109)의 라이트제어단(

Figure kpo00006
)을 "로우"로 하여 이를 제 2 멀티플렉셔(127)를 통해 메모리부(125)의 라이트제어단
Figure kpo00007
에 입력한다. 이때 메모리부(125)는 라이트모드로되고 마이콤(109)의 어드레스버스(ADDR)에서 발생하는 어드레스 신호가 제 1, 2 멀티플렉셔(124, 127)를 통해 마이콤(109)에 인가돤다. 그리고 상기 어드레스신호에 의해 지정된 메모리부(125)의 소정영역에 상기 제 3 도(3b)와 같이 마이콤(109)에서 처리된 문자가 삽입된 화상데이타를 양방향 버퍼(115)를 통해 메모리부(125)에 기록한다. 상기 마이콤(109)과 메모리부(125)와의 양방향버퍼(115)를 통해 메모리부(125)의 데이타를 억세스할 시는 마이콤(109)의 디스플레이 인에이블단(DSPEN)이 "로우"가 되어 아나로그스위치(118)가 오프되어지므로 전송되는 화상데이타는 모니터(116)에 표시되지 않는다.The data processed as described above is transferred to the memory unit 125 again. For this purpose, the write control stage of the microcomputer 109 (
Figure kpo00006
) To "low" and the write control stage of the memory unit 125 through the second multiplexer 127.
Figure kpo00007
Type in At this time, the memory unit 125 enters the write mode and an address signal generated from the address bus ADDR of the microcomputer 109 is applied to the microcomputer 109 through the first and second multiplexers 124 and 127. The memory unit 125 stores image data in which characters processed by the microcomputer 109 are inserted into the predetermined region of the memory unit 125 designated by the address signal through the bidirectional buffer 115 as shown in FIG. 3B. ). When the data of the memory unit 125 is accessed through the bidirectional buffer 115 between the microcomputer 109 and the memory unit 125, the display enable stage DSPEN of the microcomputer 109 becomes “low”. Since the log switch 118 is turned off, the transferred image data is not displayed on the monitor 116.

제 4 기능은 문자가 삽입된 화상데이타를 모니터(116)를 통해 재생하고자 하는 기능으로 상기 메모리부(125)에 기록되어 있는 데이타를 모니터(116)를 통해 표시시키기 위해서는 SW입력부(180)에서 제 4 기능이 선택된다. 이때 마이콤(109)은 디스플레이인에이블단(DSPEN)을 "하일"로 하여 아나로그스위치(107, 108)를 온하고, 인버터(105, 132)를 통해 아나로그스위치(102, 112)를 오프하며, 모니터(116)를 온시킴과 동시에 선택제어회로(131)를 제어하여 제 1, 2 멀티플렉셔(124, 127)에서 A단의 입력을 선택토록 제어한다. 그리고 마이콤(109)의 문자삽입처리 인에이블단(EN)을 "하이"로하여 아나로그스위치(119)를 온한다.The fourth function is a function for reproducing image data inserted with characters through the monitor 116. In order to display the data recorded in the memory unit 125 through the monitor 116, the SW input unit 180 may provide the data. 4 The function is selected. At this time, the microcomputer 109 turns on the analog switches 107 and 108 with the display enable stage DSPEN "high", and turns off the analog switches 102 and 112 through the inverters 105 and 132. In addition, the monitor 116 is turned on and the selection control circuit 131 is controlled to select the input of the A stage from the first and second multiplexers 124 and 127. The analog switch 119 is turned on with the character insertion processing enable end EN of the microcomputer 109 set to "high".

다음 마이콤(109)에서 메모리부(125)의 문자처리된 화상데이타를 읽기위한 리드제어단(

Figure kpo00008
)의 신호와 어드레스버스(ADDR)의 신호를 메모리부(125)에 인가하면 메모리부(125)에서는 해당 화상데이타를 읽어 제 2 버퍼(114)에 인가하면 회로의 구성상 최하위비트(LSB)(Q0)는 미분회로(120)이 제공되고, 그 이외의 데이타는 상기 버퍼(114)를 통해 D/A변환기(113)에 입력된다. 상기 미분회로(12)에서는 상기 최하위비트(LSB)(Q) 즉, 제 3 도의 302와 같이 "아이"가 발생할시 제 4 도의 (4a)와 같은 신호는 캐패시터(C1) 및 저항(R1)으로 구성되는 미분회로(120)의 출력은 제 4 도의 (4b)와 같이 (4a)신호에 대해 미분된 신호가 발생한다. 상기 미분된 신호는 아나로그스위치(120)를 통해 출력되고, 상기 LSB와 다른 화상 데이타는 제 2 버퍼(114)에서 완충되어 D/A변환기(113)에서 아나로그신호로 변환되어(4c)와 같이 발생되어 상기 미분회로(120)의 출력과 합성되며, (4d)와 같이 (4c)의 복합 화상신호에 화이트(white) 레벨(401)이 더해진다. 이를 제 3 버퍼(117)를 통해 모니터(116)에 인가하면 상기 화이트 레벨에서 모니터(116)상에 흰색으로 나타나므로, 제 3 도의 (3d)와 같이 기본화상에 문자를 동시에 표시시킬 수 있다.Next, the read control stage for reading the characterized image data of the memory unit 125 in the microcomputer 109 (
Figure kpo00008
) And a signal of the address bus ADDR are applied to the memory unit 125, and the memory unit 125 reads out the corresponding image data and applies it to the second buffer 114. Q0) is provided with a differential circuit 120, and other data is input to the D / A converter 113 through the buffer 114. In the differential circuit 12, when the child is generated as shown in the least significant bit (LSB) Q, that is, as shown in 302 of FIG. 3, a signal such as 4a in FIG. 4 is transferred to the capacitor C1 and the resistor R1. As for the output of the differential circuit 120, the differential signal is generated with respect to the signal (4a) as shown in (4b) of FIG. The differential signal is output through the analog switch 120, and the image data different from the LSB is buffered in the second buffer 114 and converted into an analog signal by the D / A converter 113 (4c). This is generated and synthesized with the output of the differential circuit 120, and the white level 401 is added to the composite image signal of (4c) as shown in (4d). When this is applied to the monitor 116 through the third buffer 117, it appears white on the monitor 116 at the white level, so that characters can be simultaneously displayed on the basic image as shown in (d) of FIG.

상술한 바와 같이 모니터에 원하는 문자를 표시할 때 메모리의 하나의 비트를 이용하여 나타내므로 별도의 문자 발생 집적회로를 쓰지 않고도 원하는 기능을 값싸게 구현할 수 있으며, 또한 원래의 화상을 손상시키지 않을 수 있는 이점이 있다.As described above, when a desired character is displayed on the monitor by using one bit of memory, the desired function can be implemented at low cost without using a separate character generation integrated circuit, and the original image may not be damaged. There is an advantage.

Claims (1)

화상처리를 제어하기 위한 마이콤(109)과, 대문자 댁내간에 연결된 방문자와 통화를 하는 도어폰(130)과, 상기 방문자 모습을 취득할 수 있는 비디오 카메라(116)와, 수직/수평동기신호(Vsync/Hsync)를 발생하는 동기신호 발생회로(106)와, 표시용 모니터(116)와, 화상데이타 저장용 메모리부(125)와, 상기 메모리부(125)의 수직, 수평측 어드레스 신호를 발생하는 패턴 데이타 리드/라이트 수평카운터(122) 및 수직카운터(126)와, 상기 메모리부(125)의 리드/라이트 어드레스 신호를 발생하는 리드/라이트 인에이블 신호 발생회로(128, 129)와, 상기 동기신호발생회로(106)의 제어에 의해 클럭을 발생하는 클럭발생회로(121)와, 상기 클럭발생회로(121)의 출력에 의해 A/D 변환기(110)와, 상기 모니터(116)로 출력키 위해 디지탈 화상데이타를 상기 클럭발생회로(121)의 출력에 의해 아나로그 신호로 변환하는 D/A 변환기(113)와, 상기 마이콤(109)의 필드 출력단(F0)의 출력에 의해 선택제어회로(131)의 출력으로부터 상기 패턴 데이타 리드/라이트 수평카운터(122), 수직카운터(126), 리드/라이트인에이블 신호 발생회로(128, 129)의 출력을 선택하여 상기 메모리부(125)의 수직, 수평측 지정 어드레스 신호(ADDR) 및 리드/ 라이트 제어신호
Figure kpo00009
을 선택하는 제 1, 2 멀티플렉셔(124, 127)와, 상기 메모리부(125)와 마이콤(109)간 연결되어 상기 마이콤(109)에서 문자 삽입용 처리 데이타를 완충하는 양방향 버퍼(115)를 구비한 화상표시 장치에 있어서, 상기 A/D 변환기(110)의 출력 데이타를 입력단(D1-D7)으로 입력하고 입력단(D0)를 접지시켜 최하위신호비트(LSB)로 하여 같이 완충한 후 상기 메모리부(125)에 입력하는 제 1 버퍼(111)와, 상기 메모리부(125)에서 문자데이타가 포함된 화상데이타를 입력하여 완충한 후 최하위신호비트(LSB)를 분리하고 이외의 데이타를 상기 D/A 변환기(113)로 입력하는 제 2 버퍼(114)와, 상기 제 2 버퍼(114)의 최하위 비트 출력단(Q0)의 데이타를 캐패시터(C1)와 저장(R1)을 통해 미분하여 화이트 레벨로하는 미분회로(120)와, 상기 마이콤(109)의 문자삽입처리 인에이블단(EN)의 신호에 따라 상기 D/A변환기(113)의 출력과 합성토록 상기 미분회로(120)의 출력을 전달토록 스위칭하는 아나로그 스위치(119)로 구성됨을 특징으로 하는 비디오 메모리 장치를 이용한 화상 및 문자 동시 표시회로.
A microcomputer 109 for controlling image processing, a door phone 130 for making a call with a visitor connected between capital letters, a video camera 116 for acquiring the visitor image, and a vertical / horizontal synchronization signal (Vsync). / Hsync) generating the synchronization signal generating circuit 106, the display monitor 116, the image data storage memory section 125, and the vertical and horizontal side address signals of the memory section 125 The pattern data read / write horizontal counter 122 and the vertical counter 126, the read / write enable signal generating circuits 128 and 129 for generating the read / write address signal of the memory unit 125, and the synchronization An output key to the clock generation circuit 121 for generating a clock under the control of the signal generation circuit 106, the A / D converter 110, and the monitor 116 by the output of the clock generation circuit 121; The digital image data is stored by the output of the clock generation circuit 121. The pattern data read / write horizontal counter 122 from the output of the selection control circuit 131 by the D / A converter 113 for converting into a log signal and the output of the field output terminal F0 of the microcomputer 109, The vertical and horizontal enable address signals ADDR and read / write control signals of the memory unit 125 are selected by selecting the outputs of the vertical counter 126 and the read / write enable signal generating circuits 128 and 129.
Figure kpo00009
A first and second multiplexers 124 and 127 for selecting a second bidirectional buffer 115 connected between the memory unit 125 and the microcomputer 109 to buffer processing data for character insertion in the microcomputer 109; In the image display device provided, the output data of the A / D converter 110 is input to the input terminals D1 to D7, and the input terminals D0 are grounded to be buffered together with the least significant signal bit LSB. The first buffer 111 input to the unit 125 and the image data including the character data are inputted and buffered in the memory unit 125, and then the lowest signal bits LSB are separated and other data is stored in the D. The second buffer 114 input to the / A converter 113 and the data of the least significant bit output terminal Q0 of the second buffer 114 are differentiated through the capacitor C1 and the storage R1 to the white level. The differential circuit 120 and the signal of the character insertion processing enable end EN of the microcomputer 109 D / A converter 113 output and the ever synthesized the differential circuit 120, a video memory device, characterized by consisting of a analog switch 119 to switch ever transmit an output image and a character display circuit using the same time of the.
KR1019910000699A 1991-01-17 1991-01-17 Image and characters display method using video memory device KR930010175B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910000699A KR930010175B1 (en) 1991-01-17 1991-01-17 Image and characters display method using video memory device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910000699A KR930010175B1 (en) 1991-01-17 1991-01-17 Image and characters display method using video memory device

Publications (2)

Publication Number Publication Date
KR920015887A KR920015887A (en) 1992-08-27
KR930010175B1 true KR930010175B1 (en) 1993-10-15

Family

ID=19309932

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910000699A KR930010175B1 (en) 1991-01-17 1991-01-17 Image and characters display method using video memory device

Country Status (1)

Country Link
KR (1) KR930010175B1 (en)

Also Published As

Publication number Publication date
KR920015887A (en) 1992-08-27

Similar Documents

Publication Publication Date Title
JP3107888B2 (en) Screen editing device for electronic camera system
JPH04104684A (en) Method and device for automatic visual field adjustment
KR880012090A (en) Picture-in-picture video signal generator
KR880001155A (en) TV image display
KR100275188B1 (en) Character display apparatus
KR100221742B1 (en) Image display apparatus
US5392069A (en) Image processing apparatus which can process a plurality of kinds of images having different aspect ratios
KR930010175B1 (en) Image and characters display method using video memory device
JPH0617370Y2 (en) Digital VCR sync signal sharing circuit
JPH03192392A (en) Video signal output device
JPS5846459A (en) Storage system for picture signal
US5729247A (en) Screen display device
KR940007677A (en) Image storage device
KR930006184B1 (en) Multi-scene regenerating circuit and method
KR910001168B1 (en) Television mirror screen circuit using frame memory
KR970003177A (en) Video processing unit
JP2900958B2 (en) Caption moving circuit
KR950005694Y1 (en) Device which switch image signal synchronously in a security system
KR920006064B1 (en) Discretion information seeing and hearing possibility tv
JP2598778B2 (en) TV display device for endoscope
JPH04286275A (en) Reproducer for still picture
JPH0832874A (en) Four-pattern display device
JPS6355111B2 (en)
JP3075425B2 (en) Digital oscilloscope
JP3264942B2 (en) Image display control method and apparatus

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070910

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee