KR930009246A - 전원 온(on) 검출회로 - Google Patents
전원 온(on) 검출회로 Download PDFInfo
- Publication number
- KR930009246A KR930009246A KR1019910017331A KR910017331A KR930009246A KR 930009246 A KR930009246 A KR 930009246A KR 1019910017331 A KR1019910017331 A KR 1019910017331A KR 910017331 A KR910017331 A KR 910017331A KR 930009246 A KR930009246 A KR 930009246A
- Authority
- KR
- South Korea
- Prior art keywords
- transistor
- power
- inverter
- terminal
- detection circuit
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Dram (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
본 발명은 다이내믹 램(DRAM)의 칩 내에서 전압 발생기를 통한기판 전압을 공급하는 경우에 전원이 온(on)된 이후의 안정 상태를 검출하는 전원 온(power on) 검출 회로에 관한 것으로서, 항시 온 상태에 있는 PMOS 트랜지스터의 게이트단에 귀환 신호가 인가되도록 하여 안정 상태로 접어든 이후에는 기판 공급 전압으로의 누설 전류가 없도록 하는 전원 온 검출 회로를 제공함에 그 목적이 있다. 본 발명은 상기 목적을 달성하기 위하여 전원 온 검출 회로에 있어서, 소오스 단에 전원 전압(Vcc)이 인가되는 제1트랜지스터(1), 상기 제1트랜지스터(1)와 기판(도면에 도시하지 않았음)에 연결되어 기판 공급 전압(Vbb)을 인가하는 제2트랜지스터(2), 상기 제2트랜지스터(2)의 드레인단에 입력단이 연결되고 상기 제1트랜지스터(1)의 게이트단에 출력단이 연결된 제1인버터(3), 상기 제1인버터(3)의 출력단에 입력단이 연결된 제2인버터(4), 상기 제1인버터(3)의 출력단에 일단이 연결되고 타단은 접지 전위(Vss)에 연결된 컨덴서(6)로 구성한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 일실시예를 나타내는 상세 회로도
제3도는 상기 제2도에 따른 동작 파형을 나타내는 시뮬레이션 결과도
Claims (1)
- 전원 온 검출 회로에 있어서, 소오스 단에 전원 전압(Vcc)이 인가되는 제1트랜지스터(1), 상기 제1트랜지스터(1)와 기판(도면에 도시하지 않았음)에 연결되어 기판 공급 전압(Vbb)을 인가하는 제2트랜지스터(2), 상기 제2트랜지스터(2)의 드레인단에 입력단이 연결되고 상기 제1트랜지스터(1)의 게이트단에 출력단이 연결된 제1인버터(3), 상기 제1인버터(3)의 출력단에 입력단이 연결된 제2인버터(4), 상기 제1인버터(3)의 출력단에 일단이 연결되고 타단은 접지 전위(Vss)에 연결된 컨덴서(6)로 구성됨을 특징으로 하는 전원 온 검출 회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910017331A KR940003398B1 (ko) | 1991-10-02 | 1991-10-02 | 전원 온(on) 검출회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910017331A KR940003398B1 (ko) | 1991-10-02 | 1991-10-02 | 전원 온(on) 검출회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930009246A true KR930009246A (ko) | 1993-05-22 |
KR940003398B1 KR940003398B1 (ko) | 1994-04-21 |
Family
ID=19320728
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910017331A KR940003398B1 (ko) | 1991-10-02 | 1991-10-02 | 전원 온(on) 검출회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR940003398B1 (ko) |
-
1991
- 1991-10-02 KR KR1019910017331A patent/KR940003398B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR940003398B1 (ko) | 1994-04-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR970029757A (ko) | 반도체장치 및 비교회로 | |
KR940010104A (ko) | 기준전압 발생회로 및 내부강압 변환기 | |
KR950024339A (ko) | 반도체 집적회로장치 | |
KR880012008A (ko) | 전원절환회로 | |
KR950004272A (ko) | 반도체 메모리 장치의 칩 초기화 신호 발생장치 | |
KR920022293A (ko) | 비정기적인 리프레쉬 동작을 실행하는 반도체 메모리 장치 | |
KR920018758A (ko) | 집적 반도체 회로 | |
KR900011152A (ko) | 전원전압 강하검파 및 초기화회로 재설정 회로 | |
KR950001766A (ko) | 반도체 기억회로 | |
KR860004380A (ko) | 반도체 메모리 장치 | |
KR940003011A (ko) | 출력전압에 있어 전계효과트랜지스터의 한계치전압의 손실이 생기지 않는 전압발생회로 | |
KR970029739A (ko) | 반도체 전위 공급 장치 및 이를 이용한 반도체 기억 장치 | |
KR850006902A (ko) | 전압레벨 검출회로 | |
KR930020847A (ko) | 기준전류 발생회로 | |
KR970007378A (ko) | 반도체 메모리 장치의 전원 전압 검출 회로 | |
KR930009246A (ko) | 전원 온(on) 검출회로 | |
KR970017589A (ko) | 반도체 메모리 장치의 내부전원전압 발생회로 | |
KR950012459A (ko) | 다(多)비트 출력 메모리 회로용 출력 회로 | |
KR930011274A (ko) | 입력회로 | |
KR890004495A (ko) | 리셋트신호 발생회로 | |
KR950015748A (ko) | 반도체메모리장치의 승압레벨 감지회로 | |
KR970053974A (ko) | 전압 발생 회로 및 반도체 장치 | |
KR940019073A (ko) | 플로우팅 감지 회로 | |
KR970003193A (ko) | 외부 전원 전압 레벨 감지기에서의 기준 전압 발생 회로 | |
KR980004936A (ko) | 반도체 메모리 장치의 내부 전압 발생기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20050318 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |