KR930006186B1 - 관면표시회로 - Google Patents

관면표시회로 Download PDF

Info

Publication number
KR930006186B1
KR930006186B1 KR1019910004325A KR910004325A KR930006186B1 KR 930006186 B1 KR930006186 B1 KR 930006186B1 KR 1019910004325 A KR1019910004325 A KR 1019910004325A KR 910004325 A KR910004325 A KR 910004325A KR 930006186 B1 KR930006186 B1 KR 930006186B1
Authority
KR
South Korea
Prior art keywords
display
character
control
memory
code
Prior art date
Application number
KR1019910004325A
Other languages
English (en)
Other versions
KR910017862A (ko
Inventor
가즈아키 우치다
아츠시 고바야시
Original Assignee
가부시키가이샤 도시바
아오이 죠이치
도시바 마이크로 일렉트로닉스 가부시키가이샤
다케다이 마사다카
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 도시바, 아오이 죠이치, 도시바 마이크로 일렉트로닉스 가부시키가이샤, 다케다이 마사다카 filed Critical 가부시키가이샤 도시바
Publication of KR910017862A publication Critical patent/KR910017862A/ko
Application granted granted Critical
Publication of KR930006186B1 publication Critical patent/KR930006186B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/22Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory
    • G09G5/222Control of the character-code memory
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/22Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory
    • G09G5/30Control of display attribute

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)
  • Studio Circuits (AREA)

Abstract

내용 없음.

Description

관면표시회로
제1도는 본 발명에 따른 관면표시회로외 개략구성을 나타낸 블럭도.
제2도는 제1도에 나타낸 표시메모리내의 데이터격납상태를 나타낸 설명도.
제3도는 표시메모리에 격납되는 데이터의 배분상황을 나타낸 설명도.
제4도는 종래의 관면표시회로의 개략구성을 나타낸 블럭도.
제5도는 종래의 표시메모리내의 테이터격납상태를 나타낸 설명도이다.
* 도면의 주요부분에 대한 부호의 설명
1,11 : 수평위치카운터/디코더 2,12 : 수직위치카운터/디코더
3,13 : 발진회로 4,14 : 제어/타이밍발생회로
5,15 : 표시메모리 6,16 : 캐릭터ROM
7,17 : 표시제어부 18 : 코드판별제어회로
[산업상의 이용분야]
본 발명은 관면표시회로에 관한 것으로, 특히 텔레비젼수상기등에 조립되어 수신채널번호나 음석출력의 크기등을 관면에 표시할 수 있도록 된 관면표시회로에 관한 것이다.
[종래의 기술 및 그 문제점]
텔레비젼수상기등에 있어서, 수신중의 챈널이나 음성의 크기를 수상관면상에 표시시키는 것이 실시되고 있는 바, 이는 특히 리모콘콘트롤장치의 보급에 따라 일반적으로 되고 있다.
제4도는 종래에 이용되고 있는 관면표시회로의 일례를 나타낸 블럭도로서, 외부로부터 인가되는 수평등기신호가 수평위치카운터/디코더(1) 및 수직위치카운터/디코더(2)로 인가되고, 수직등기신호가 수직위치카운터/디코더(2)에 인가되어 있다. 상기 수평위치카운터/디로더(1)에는 발진회로(3)에 의해 생성된 소정의 주파수(통상 수 MHz)를 갖춘 신호가 공급되고, 상기 수평위치카운터/디코더(1) 및 수직위치카운터/디코더(2) (2)로부터의 출력은 제어/타이임발생회로(4)로 인가되며, 여기서 생성된 제어/타이밍신호는 표시메모리(5)에 인가되는 바, 여기서 상기 제어/타이밍신호는 표시메모리(5)의 어드레스를 지정하는 것이다.
제5도는 종래의 표시메모리의 기억내용을 나타낸 것으로, 문자 1로부터 문자 n의 각 문자에 대해 7비트의 캐릭터ROM어드레스와 색지정을 위한 3비트의 색지정비트 및 1비트의 브링크대상비트에 의해 구성되어 있는 바, 이 브링크대상비트는 지정된 문자가 브링크의 대상으로 되는가의 여부, 즉 그 문자의 표시허가/금지를 나타내는 것이다. 이와 같이 종래에는 1표시문자당 합계 11비트가 필요하였다.
한편, 제어/타이밍발생회로(4)로부터 인가되는 제어/타이밍신호에 의해 표시메모리(5)의 어드레스가 지정되면, 표시메모리(5)로부터는 캐릭터ROM어드레스가 취출되어 캐릭터ROM(6)에 인가되고, 또 3비트의 색 비트와 1비트의 브링크대상비트가 표시출력제어부(7)에 인가된다.
또, 캐릭터ROM(6)으로부터는 캐릭터ROM어드레스에 의해 지정된 어드레스에 도트매트릭스의 형태로 격납된 문자표시데이터가 독출되어 표시 출력제어부(7)에 인가되고, 이 표시출력제어부(7)로부터는 배경신호 출력과 휘도신호출력 및 색신호출력 등이 표시관에 대해 출력된다.
그러나, 이와 같은 방식에서는 표시문자 1문자마다 색지정비트 및 표시허가/금지비트를 구비하고 있기 때문에 표시메모리의 사이즈가 크게될수 밖에 없다.
또, 표시문자의 색을 다수 변경시킬 경우, 대상문자의 색지정비트를 데이터에 세트할 필요가 있기 때문에 표시메모리에 대한 기록시간이 중대된다고 하는 문제가 있다.
[발명의 목적]
본 발명은 상기한 점을 해결하기 위해 발명된 것으로, 표시메모리의 사이즈를 축소함과 더불어 표시메모리의 사용효율을 향상시킬 수 있는 관면표시회로를 제공함에 그 목적이 있다.
[발명의 구성]
상기 목적을 달성하기 위한 본 발명은, 수평/수직동기신호로부터 제어신호를 소정의 타이밍으로 발생시키는 제어/타이밍발생회로와, 이 제어/타이밍발생회로로부터 출력된 신호에 의해 어드레스가지정되어 지정어드레스에 표시문자의 격납어드레스 및 제어코드로서의 색지정데이터 및 표시허가/금지테이터를 기억시킬 표 시메모리, 표시메모리의 문자표시데이터를 어드레스마다 기억시킨 캐릭터메모리, 이 캐릭터메모리로부터 출력된 문자표시데이터 및 제어코드로부터 표시를 위한 출력을 발생시키는 표시출력제어부 및 상기 표시메모리와 상기 캐릭터메모리 사이에서서 상기 표시메모리의 출력내용을 판별해서 표시문자의 격납어드레스일때에는 출력내용을 상기 캐릭터메모리로 송출하고, 제어코드일 때에는 직접 상기 표시제어출력부로 송출하는 판별회로를 구비하여 구성된 것을 특징으로 한다.
여기서, 상기 표시메모리는 격납어드레스와 제어코드가 각각 최상위 비트에 의해 구별되는 상이한 데이터이면 된다.
또, 상기 제어코드가 표시색코드 또는 표시허가/금지코드이면 된다.
(작용)
상기와 같이 구성된 본 발명은, 종래 표시문자마다 구비하고 있던 색지정비트나 표시허가/금지비트등을 문자의 격납어드레스를 지정하는 데이터라는 별도의 데이터를 제어코드로서 표시메모리에 기억하고 있고, 이 표시메모리의 출력은 코드판별제어회로에 의해 문자격납어드레스가 표시제어코드인가를 구별하여 각각에 따른 전송을 실시하도록 하고 있다. 따라서 표시메모리의 사이즈를 축소화할 수가 있게 되며, 또 표시문자에 대한 제어의 융통성이 확대되게 된다.
[실시예]
이하, 예시도면을 참조하여 본 발명에 따른 1실시예를 상세히 설명한다. 제 1도는 본 발명에 따른 관면표시회로의 1실시예를 나타낸 블럭도로서, 수평위치카운터/디코더(11)와, 수직위치카운터/디코더(12), 발진회로(13), 제어/타이밍발생회로(14), 표시메모리(15), 캐릭터ROM(16) 및 표시출력제어부(17)에 대해서는 제4도에 나타낸 종래의 장치와 동일하므로 이에 대한 상세한 설명은 생략한다. 여기서 제4도에 나타낸 종래의 장치와 다른점은 표시메모리의 내용자체와 표시메모리(15)와 캐릭터ROM(16)간에 코드판별제어회로(18)가 설치되어 있다는 점이다. 이 코드판별제어회로(18)는 후술하는 바와 같이 표시메모리의 내용에 따라 문자격납어드레스 또는 표시를 위한 제어코드를 선택적으로 출력하는 것이다.
제2도는 표시메모리의 내용을 나타낸 설명도로서, 1개의 어드레스에 대해 1개의 문자용 데이터(본 실시예의 경우에는 8비트데이터)가 격납되어 있음을 알 수 있다.
제3도는 표시메모리에 격납되는 8비트데이터의 배분상황을 나타낸 설명도이고, 여기서는 상위 4비트와 하위 4비트를 조합시켜 각종 코드가 어떻게 배분되는가를 나타내고 있다.
동도로부터 알 수 있는 바와 같이, 상위 4비트가 0=0000부터 7=0111까지, 즉 MSB가 0일 때에는 16진수의 00으로부터 7F까지의 128종류의 캐릭터ROM어드레스(캐릭디코드)를 배분하고 있고, 상위 4비트가 8=10000으로부터 F=1111까지, 즉 MSB가 1일 때에는 캐릭터ㆍ코드 이외의 정보를 배분하고 있다.
예컨대, CO=11000000에는 브링크ㆍ온코드가 배분되어 있는 바, 이 코드가 발생되면 다음의 문자로부터 표시문자가 점멸의 대상(즉, 표시대상)으로 되며, 마찬가지로 Cl=11000000에서는 브링크ㆍ오프코드가 배분되어 있는 바, 이 코드가 발생되면 다음의 문자로부터 표시문자가 점멸의 대상에서 제외되도록 된다. 또,DO~DF는 브랭크(공백문자)를 표시하기 위한 지정코드로서, DO는 1자리의 브랭크, DF는 16자리의 브랭크를 나타내고 있다. 또한, FO부터 F7까지는 색지정코드로 되어 있는 바, 예컨대 FO는 흑, Fl은 청, F2는 녹, F4는 적등과 같이 최대 8색이 배분된다.
실제의 표시에 있어서는, 먼저 최초의 독출사이클인 문자의 캐릭터ㆍ코드를 표시메모리(I5)로부터 독출하고, 이어 이 문자에 대한 표시제어코드를 독출하며, 표시내용이 변경되었을 경우에는 변경된 내용에 상당하는 정보만을 독출한다. 따라서, 표시색이 동일하고 표시문자만이 변경되었을 때에는 그 변화후의 캐릭터ㆍ코드만을 출력하도록 된다.
이와 같이 표시메모리(15)로부터 독출된 정보가 코드판별회로(18)에서 판별되고, 이 코드판별회로(18)는 표시메모리(15)로부터 인가된 정보의 MSB를 점검하여 MSB=0일 때에는 캐릭터로드, MSB=1일 때에는 표시제어코드임을 인식함으로써 데이터의 전송장소를 변화시킨다. 즉, 캐릭터코드의 경우에는 캐릭터ROM(16)으로, 표시제어의 경우에는 표시제어출력부(17)로 인가 한다. 이 결과, 캐릭터ROM(16)으로부터 독출된 문자표시테이터(케릭터데이터)는 표시메모리로부터 표시제어출력부(17)로 직접 인가된 표시제어코드에 의해 지정된 표시상태로 문자표시가 실행되게 된다. 즉, 이 표시출력제어부(17)로부터는 배경신호출력, 휘도신호출력, 색신호출력 등이 지정된 표시상태로 표시관에 대해 출력되도록 된다.
이와 같은 구성에 의하면, 종래 관면표시방식에서는 1문자당 11비트의 지정코드를 표시메모리중에 구비하고 있지 않으면 안되었던 것에 반해, 본 발명의 방식에서는 8비트로 완료되도록 된다. 실제의 제품으로는 100종류 이상의 문자가 사용되는 일이 많기 때문에 메모리용량을 상당히 감소시킬 수 있게 된다.
또한, 본 발명에 있어서는 문자표시데이터를 취출하는 독출사이클과 제어코드를 취출하는 독출사이클이 별도의 사이클로 이루어져 있기 때문에 빈번하게 표시상태가 변화되지 않는 관면표시에 특히 적합하다.
이상의 실시예에서는 표시제어코드로서 색데이터나 브링크의 온ㆍ오프데이터를 예시하고 있지만, 이들에 한정되는 것이 아니며 모든 표시제어데이터를 포함할 수가 있다.
또, 표시메모리의 구성을 본 실시예에서는 8비트로 하였으나, 임의의 비트수의 메모리로 할 수도 있다.
[발명의 효과]
상기와 같이 본 발명에 따르면, 문자격납어드레스와 표시제어코드를 별도의 데이터로 격납한 표시메모리와, 이 관면표시회로로부터 독출된 출력데이터가 문자격납어드레스인지 표시제어코드인지를 구별하는 코드 판별제어회로를 구비하고, 표시메모리의 출력데이터가 문자격납어드레스인지 표시제어코드인지에 따라 전송 장소를 변화시키도록 되어 있기 때문에 표시메모리의 사이즈를 축소화 할 수 있게 된다.
또, 메모리의 비트수를 문제로 하지 않고 각종의 표시제어코드를 결정할 수 있다는 점 이외에 변경도 용이하므로 표시문자에 대한 제어 및 설계의 융통성이 확대된다.

Claims (3)

  1. 수평/수직동기신호로부터 제어신호로 소정의 타이밍으로 발생시키는 제어/타이밍발생회로(14)와, 이 제어/타이밍발생회로(14)로부터 출력된 신호에 의해 어드레스가 지정되어 지정어드레스에 표시문자의 격납 어드레스 및 제어코드로서의 색지정데이터 및 표시허가/금지데이터를 기억시킨 표시매모리(15), 표시문자의문자표시데이터를 어드레스마다 기억시킨 캐릭터메모리(16), 이 캐릭터메모리(16)로부터 출력된 문자표시데이터 및 제어코드로부터 표시를 위한 출력을 발생시키는 표시출력제어부(17) 및, 상기 표시메모리(15)와 상기 캐릭터메모리(16) 사이에서 상기 표시메모리(15)의 출력내용을 판별해서 표시문자의 격납어드레스일 때에는 출력내용을 상기 캐릭터메모리(16)로 송출하고, 제어코드일 때에는 직접 상기 표시제어출력부(17)로 송출하는 판별회로(18)를 구비하여 구성된 것을 특징으로 하는 관면표시회로.
  2. 제1항에 있어서, 상기 표시메모리(15)는 격납어드레스와 제어코드가 각각 최상위비트에 의해 구별되는 상이한 데이터로서 격납되도록 된 것을 특징으로 하는 관면표시회로.
  3. 제1항에 있어서, 상기 제어코드가 표시색코드 또는 표시허가/금지코드인 것을 특징으로 하는 관면표시회로.
KR1019910004325A 1990-03-23 1991-03-19 관면표시회로 KR930006186B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP?2-73642 1990-03-23
JP2073642A JPH03273292A (ja) 1990-03-23 1990-03-23 管面表示回路
JP02-073642 1990-03-23

Publications (2)

Publication Number Publication Date
KR910017862A KR910017862A (ko) 1991-11-05
KR930006186B1 true KR930006186B1 (ko) 1993-07-08

Family

ID=13524150

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910004325A KR930006186B1 (ko) 1990-03-23 1991-03-19 관면표시회로

Country Status (3)

Country Link
EP (1) EP0450446A3 (ko)
JP (1) JPH03273292A (ko)
KR (1) KR930006186B1 (ko)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5399826A (en) * 1977-02-14 1978-08-31 Hitachi Ltd Controller for data display
US4435776A (en) * 1981-01-27 1984-03-06 Syntrex Incorporated Word processing system
GB2146208B (en) * 1983-09-01 1987-10-14 Philips Electronic Associated Character display arrangement with stack-coded-to-explicit attribute conversion
JPH07113823B2 (ja) * 1987-03-05 1995-12-06 インターナショナル・ビジネス・マシーンズ・コーポレーション 表示装置

Also Published As

Publication number Publication date
KR910017862A (ko) 1991-11-05
EP0450446A3 (en) 1993-01-07
JPH03273292A (ja) 1991-12-04
EP0450446A2 (en) 1991-10-09

Similar Documents

Publication Publication Date Title
US4213124A (en) System for digitally transmitting and displaying texts on television screen
US4544922A (en) Smoothing circuit for display apparatus
GB2231245A (en) Apparatus for selecting mode of output in a computer system
US4814756A (en) Video display control system having improved storage of alphanumeric and graphic display data
US5396297A (en) Character display device for displaying characters on a television screen
US5225819A (en) Screen display device
KR930006186B1 (ko) 관면표시회로
JPS56114488A (en) Character information receiver
US5339160A (en) Character display device for synchronizing operation of video ram to operation of CPU
JP2588431B2 (ja) グラフィック・メモリ装置
CA2013615C (en) Window priority encoder
JP3836132B2 (ja) テレテキストのページを伝送する方法
US5467109A (en) Circuit for generating data of a letter to be displayed on a screen
JP2562727B2 (ja) 表示用マイクロコンピュータ
JP3828017B2 (ja) オンスクリーンディスプレイ装置
JPS61133983A (ja) 画像表示装置
EP0112056A3 (en) Colour video system using data compression and decompression
JPH05241559A (ja) キャラクタジェネレータ及び映像表示装置
GB2083325A (en) Display system
JPS5896463A (ja) デイスプレイ装置
GB1598344A (en) Display systems
JP2885573B2 (ja) 画像処理装置
US6795073B1 (en) Character reading circuit
JPH10240222A (ja) キャラクタ表示制御回路
JP3373993B2 (ja) キャラクタ読み出し制御回路

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19960704

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee