KR930004591Y1 - 자동 리셋회로 - Google Patents

자동 리셋회로 Download PDF

Info

Publication number
KR930004591Y1
KR930004591Y1 KR2019910001209U KR910001209U KR930004591Y1 KR 930004591 Y1 KR930004591 Y1 KR 930004591Y1 KR 2019910001209 U KR2019910001209 U KR 2019910001209U KR 910001209 U KR910001209 U KR 910001209U KR 930004591 Y1 KR930004591 Y1 KR 930004591Y1
Authority
KR
South Korea
Prior art keywords
frequency
microcomputer
comparator
latch
4mhz
Prior art date
Application number
KR2019910001209U
Other languages
English (en)
Other versions
KR920015849U (ko
Inventor
황용기
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR2019910001209U priority Critical patent/KR930004591Y1/ko
Publication of KR920015849U publication Critical patent/KR920015849U/ko
Application granted granted Critical
Publication of KR930004591Y1 publication Critical patent/KR930004591Y1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/22Modifications for ensuring a predetermined initial state when the supply voltage has been applied

Landscapes

  • Electronic Switches (AREA)

Abstract

내용 없음.

Description

자동 리셋회로
제1도는 이 고안에 따른 자동 리셋회로도이다.
* 도면의 주요부분에 대한 부호의 설명
1 : 고정발진 단자 3 : 정전압 입력단자
2,4 : B+입력단자 5 : 리셋단자
10 : 마이콤 11 : 4MHZ 크리스탈 발진기
20 : 주파수 비교부 21 : 주파수 카운터
22 : 4MHZ 기준 발진기 30 : 전압 비교부
40 : 리셋 펄스 발생부 R1~R3 : 저항
comp1,comp2 : 비교기 C1,C2 : 콘덴서
D1 : 다이오드
이 고안은 마이콤을 이용하는 전기, 전자기기에 관한 것으로서, 더욱 상세하게는 마이콤의 래치-업(Latch-up) 발생시 주파수 비교 또는 정전압(VDD)비교로 자동 리셋용 트리거 펄스를 발생시켜 마이콤의 래치-업을 해제시키는 자동 리셋 회로에 관한 것이다.
일반적으로 마이콤에 래치-업 현상이 발생되면, 마이콤의 정전압(VDD)단자를 순간적으로 쇼트시켜 강제 리셋시키거나 파워 코드를 빼서 강제 리셋을 시켜 마이콤의 래치-업 현상을 제거하여야만 했기 때문에 래치-업 현상 제거시 수동조작등의 불편함이 따른다는 문제점이 있었다.
이 고안은 이러한 문제점을 해결하기 위한 것으로 이 고안의 목적은 마이콤 래치-업 발생시 주파수 비교 또는 정전압 비교로 자동 리셋용 트리거 펄스를 발생시켜 마이콤의 래치-업 현상을 자동으로 제거할 수 있도록 한 자동 리셋 회로를 제공하고자 함에 있다.
이러한 목적을 달성하기 위한 이 고안의 특징은, 마이콤의 래치-업 발생시 이를 해제시켜 주는 리셋회로에 있어서, 4MHZ크리스탈 발진기로 부터 발진주파수를 공급받는 상기 마이콤의 고정 발진단자에 연결되어 상기 마이콤의 래치-업 발생시 상기 4MHZ 크리스탈 발진기의 주파수를 카운트하여 기준 주파수와 비교하는 주파수 비교부와, B+ 입력단자 및 상기 마이콤의 정전압 입력단자에 연결되어 상기 정전압 입력단자로 부터의 정전압과 기준전압을 비교하는 전압 비교부와, 상기 주파수 비교부 및 전압 비교부에 연결되어 상기 마이콤에 래치-업이 발생되면 로직 “하이”신호를 출력하는 오아 게이트와, 상기 오아 게이트에 연결되어 상기 마이콤의 래치-업 발생시 상기 오아 게이트로 부터 인가된 신호에 의해 리셋용 트리거 펄스를 발생시켜 상기 마이콤의 래치-업을 해제시켜 주는 리셋 펄스 발생부와, 로 구성되는 자동 리셋 회로에 있다.
이하, 이 고안의 바람직한 일실시예를 첨부도면을 참조로 하연 상세히 설명한다.
제1도는 이 고안에 따른 자동 리셋 회로를 나타낸 것으로 4MHZ 발진 주파수를 공급하는 4MHZ 크리스탈 발진기(11)로 부터 발진 주파수를 공급받는 마이콤(10)의 고정 발진 단자(1)에 상기 마이콤(10)의 래치-업 발생시 상기 4MZ 크리스탈 발진기(11)의 주파수를 카운트하여 기준 주파수(Vf)와 비교하는 주파수 비교부(20)를 연결시킨다.
상기 주파수 비교부(20)의 상기 4MHZ 크리스탈 발진기(11)의 주파수를 카운트하는 주파수 카운터(21)와, 4MHZ의 기준 주파수를 공급하는 4MHZ 기준 주파수 발진기(22)와, 상기 주파수 카운터(21) 및 4MHZ 기준 주파수 발진기(22)로 부터의 주파수를 비교하는 비교기(comp1)로 구성된다.
한편, B+ 입력단자(2) 및 상기 마이콤(10)의 정전압 입력단자(3)에는 상기 정전압 입력단자(3)로 부터의 정전압(VDD)과 기준전압(Vref)을 비교하는 전압 비교부(30)를 연결시킨다.
상기 전압 비교부(30)는 B+ 입력단자(4)에 연결된 정류용 다이오드(D1)를 통하여 연결된 기준 전압 설정용 저항(R1), (R2)과 상기 저항(R1), (R2) 사이에 비반전 입력단자(+)가 연결되고, 상기 B+입력단자(2) 및 마이콤(10)의 정전압 입력단자(3)에 반전 입력단자(-)가 연결된 비교기(comp2)로 구성된다.
또한, 상기 주파수 비교부(20) 및 전압 비교부(30)에는 상기 마이콤(10)에 래치-업이 발생되면 로직 “하이”신호를 출력하는 오아 게이트(OR1)를 연결시킨다.
그리고, 상기 오아 게이트(OR1)에는 상기 오아 게이트(OR1)로부터 인가된 신호에 의해 리셋용 트리거 펄스를 발생시켜 상기 마이콤(10)의 래치-업을 해제시켜 주는 리셋 펄스 발생부(40)를 연결시킨다.
상기 리셋 펄스 발생부(40)는 미분펄스를 발생시키는 콘덴서(C2) 및 저항(R3)과, 상기 콘덴서(C2)에 베이스 측이 연결되어 상기 오아 게이트(OR1)로 부터 로직 “하이”신호가 인가되면 턴온되는 스위칭용 트랜지스터(Q1)로 구성된다.
상기와 같이 구성된 이 고안에 있어서, 이상 전원 발생시나 기타 노이즈에 의해 마이콤(10)에 래치-업 현상이 발생되면 마이콤(10)에 입력되는 주파수가 변하게 된다. 이때 주파수 카운터(21)에서는 4MHZ 크리스탈 발진기(11)의 주파수를 카운트하고 4MHZ 기준 발진기(22)의 기준 주파수(Vf)와 상기 주파수 카운터(21)에서 카운트된 주파수와 비교기(comp1)에서 비교된다.
상기 주파수 카운터(21)의 주파수가 낮아지면 상기 비교기(comp1)의 출력이 로직 “하이”가 되어 오아 게이트(PR1)의 일측에 가해지게 된다.
또한, 마이콤(10) 래치-업 발생시 순간적으로 전류가 많이 흐르게 되어 마이콤(10)의 정전압 입력단자(3)의 전압이 순간적으로 떨어지게 된다.
이때, 전압 비교부(30)의 비교기(comp2)에서는 정전압(VDD)과 기준전압(Vref)을 비교하여 정전압(VDD)이 기준전압(Vref)보다 낮아지면 상기 비교기(comp2)의 출력이 로직 “하이”가 되어 상기 오아 게이트의 또다른 단자에 가해진다.
따라서, 마이콤(10) 래치-업이 발생되면 마이콤(10)의 4MHZ 크리스탈 발진기(11)의 주파수가 변하거나 정전압(VDD)이 떨어지게 되어 트리거용 로직 “하이”전압이 오아 게이트(OR1)에서 발생되며, 저항(R3)과 콘덴서(C2)에 의해 미분된 후 트랜지스터(Q1)를 “턴온”시켜 마이콤(10)의 리셋 단자(5)를 순간적으로 접지형태로 만들어 줌으로써 자동으로 리셋시켜 마이콤(10)을 강제로 리셋시켜 래치-업을 해제시킨다.
이상에서 살펴본 바와같이 이 고안은 마이콤 래치-업 현상이 발생될 경우 주파수 비교부 및 전압 비교부를 통하여 오아 게이트에서 로직 “하이”신호를 출력하여 리셋 펄스 발생부에서 자동으로 리셋 신호를 발생시켜 마이콤의 래치-업을 자동으로 해제시킴으로써 이상 발진 및 정전압 변동시에도 유효 적절하게 대처할 수 있게 된다.

Claims (2)

  1. 마이콤(10)의 래치-업 이를 해제시켜 주는 리셋회로에 있어서, 4MHZ 크리스탈 발진기(11)로 부터 발진주파수를 공급받는 마이콤(10)의 고정 발진단자(1)에 연결되어 상기 마이콤(10)의 래치-업 발생시 상기 4MHZ 크리스탈 발진기(11)의 주파수를 카운트하여 기준 주파수(Vf)와 비교하는 주파수 비교부(20)와, B+ 입력단자(2) 및 상기 마이콤(10)의 정전압 입력단자(3)에 연결되어 상기 정전압 입력단자(3)로 부터의 정전압(VDD)과 기준전압(Vref)을 비교하는 전압 비교부(30)와, 상기 주파수 비교부(20) 및 전압 비교부(30)에 연결되어 상기 마이콤(10)에 래치-업이 발생되면 로직 “하이”신호를 출력하는 오아 게이트(OR1)와, 상기 오아 게이트(OR1)에 연결되어 상기 마이콤(10)의 래치-업 발생시 상기 오아 게이트(OR1)로 부터 인가된 신호에 의해 리셋용 트리거 펄스를 발생시켜 상기 마이콤(10)의 래치-업을 해제시켜 주는 리셋 펄스 발생부(40)와, 로 구성되는 자동 리셋 회로.
  2. 제1항에 있어서, 상기 주파수 비교부(20)는, 상기 마이콤(10)에 발진 주파수를 공급하는 4MHZ 크리스탈 발진기(11)의 주파수를 카운트하는 주파수 카운터(21)와, 4MHZ 발진 주파수를 공급하는 4MHZ 기준 발진기(22)와, 상기 주파수 카운터(21)로 부터의 주파수와 상기 4MHZ 기준 발진기(22)로 부터의 주파수를 비교하는 비교기(comp1)와, 로 구성되는 자동 리셋 회로.
KR2019910001209U 1991-01-28 1991-01-28 자동 리셋회로 KR930004591Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910001209U KR930004591Y1 (ko) 1991-01-28 1991-01-28 자동 리셋회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910001209U KR930004591Y1 (ko) 1991-01-28 1991-01-28 자동 리셋회로

Publications (2)

Publication Number Publication Date
KR920015849U KR920015849U (ko) 1992-08-17
KR930004591Y1 true KR930004591Y1 (ko) 1993-07-21

Family

ID=19310259

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910001209U KR930004591Y1 (ko) 1991-01-28 1991-01-28 자동 리셋회로

Country Status (1)

Country Link
KR (1) KR930004591Y1 (ko)

Also Published As

Publication number Publication date
KR920015849U (ko) 1992-08-17

Similar Documents

Publication Publication Date Title
KR930004591Y1 (ko) 자동 리셋회로
US4993052A (en) Digitally-operating electrical equipment with counter for automatically adapting output to 50 Hz or 60 Hz input
US5063355A (en) Timer circuit
US4939776A (en) Logic signal circuit for a releasing relay
KR920000457Y1 (ko) 무정전 전원장치용 펄스폭 변조 제어회로
KR920004986Y1 (ko) 리세트 겸용 워치도그회로
KR0164480B1 (ko) 전기자동차의 충전제어장치
KR930000989Y1 (ko) 마이크로 컴퓨터용 리세트 장치
KR930003911Y1 (ko) 시간차를 가지는 리세트회로
JP2528131B2 (ja) 電子機器に電流を供給する回路装置
SU1764150A1 (ru) Генератор напр жени треугольной формы
KR900007386B1 (ko) 램프 점멸 제어회로
KR900009971Y1 (ko) 타이머 클럭용 초저주파 발생회로
KR920006211Y1 (ko) 전자조리기의 인버어터용 파우어 트랜지스터 보호회로
KR920005760Y1 (ko) 전원공급장치 및 중앙처리장치의 오동작 감시회로
JPS602676Y2 (ja) タイマ用ic回路
JPS645383Y2 (ko)
JPS5838435Y2 (ja) リセット信号発生回路
KR930008110Y1 (ko) 마이컴의 폭주자동 리세트 장치
KR930003748Y1 (ko) 스위칭 모드전력 공급장치(smps)용 단락 모드 회복시간 단축 장치
SU1698980A1 (ru) Переключающее устройство с сенсорным управлением
SU1559333A1 (ru) Импульсный стабилизатор посто нного напр жени
KR890006469Y1 (ko) 전자 제품에 있어 전원선로에 코드 삽입시 자동파워 "온"회로
KR930005745Y1 (ko) 마이콤 오동작시 리셋트 회로
KR930007961Y1 (ko) 전자기기의 전원 정상여부 판별회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19980626

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee