KR920701905A - 신호처리장치 및 방법 - Google Patents

신호처리장치 및 방법

Info

Publication number
KR920701905A
KR920701905A KR1019910700816A KR910700816A KR920701905A KR 920701905 A KR920701905 A KR 920701905A KR 1019910700816 A KR1019910700816 A KR 1019910700816A KR 910700816 A KR910700816 A KR 910700816A KR 920701905 A KR920701905 A KR 920701905A
Authority
KR
South Korea
Prior art keywords
input signal
law
component
combination
signal
Prior art date
Application number
KR1019910700816A
Other languages
English (en)
Other versions
KR0180241B1 (ko
Inventor
리케 모엘러 게르트
Original Assignee
카르스텐 쉬베니센
뱅 앤드 톨루프센 홀딩 에이/에스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from GB898902414A external-priority patent/GB8902414D0/en
Application filed by 카르스텐 쉬베니센, 뱅 앤드 톨루프센 홀딩 에이/에스 filed Critical 카르스텐 쉬베니센
Publication of KR920701905A publication Critical patent/KR920701905A/ko
Application granted granted Critical
Publication of KR0180241B1 publication Critical patent/KR0180241B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N5/00Computing arrangements using knowledge-based models
    • G06N5/04Inference or reasoning models
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N5/00Computing arrangements using knowledge-based models
    • G06N5/02Knowledge representation; Symbolic representation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Data Mining & Analysis (AREA)
  • Computational Linguistics (AREA)
  • Evolutionary Computation (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Artificial Intelligence (AREA)
  • Communication Control (AREA)
  • Devices For Executing Special Programs (AREA)
  • Radar Systems Or Details Thereof (AREA)
  • Testing And Monitoring For Control Systems (AREA)
  • Management, Administration, Business Operations System, And Electronic Commerce (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Electrical Discharge Machining, Electrochemical Machining, And Combined Machining (AREA)
  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
  • Electrotherapy Devices (AREA)
  • Complex Calculations (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Small-Scale Networks (AREA)
  • Numerical Control (AREA)
  • Circuits Of Receivers In General (AREA)
  • Electrophonic Musical Instruments (AREA)
  • Measurement Of Velocity Or Position Using Acoustic Or Ultrasonic Waves (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

내용 없음

Description

신호처리장치 및 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 신호처리 방법의 일반적인 개념을 설명한 도면, 제2도는 세개의 인식표시 가능한 종류를 나타낸 도면, 제3도는 본 발명에 따른 신호처리장치의 블럭도표.

Claims (17)

  1. 컴비네이션이 가능한가를 나타내는 컴포넌트 조합 세트의 신호표시를 저장하기 위한 수단(1,2), 상기 입력신호를 수신하고 결정적인 상기 입력신호 한 컴포넌트에 대한 정보를 포함하는 어떤 세트를 확인시키기 위한 수단(3), 각 확인된 세트(들)로부터 입력신호의 컴포넌트 크기와 일치하는 조합(컴비네이션)을 확인시키기 위한 수단(5), 그리고 확인된 조합으로부터 입력신호의 적어도 한 성분의 크기에 대한 정보를 결정시키기 위한 수단(5)을 포함하는 다수의 컴포넌트로 구성될 수 있는 입력신호(SV)의 불확실함을 줄이기 위한 신호처리장치.
  2. 제1항에 있어서, 입력신호의 컴포넌트가 실제 엔티티 면들의 이진 표시를 포함함을 특징으로 하는 신호 처리장치.
  3. 제1항 또는 2항에 있어서, 입력신호의 각 컴포넌트가 두 가능한 상태, 반복과 불일치를 각각 대표하는 4 값중 하나를 택할수 있음을 특징으로 하는 신호 처리장치.
  4. 제1,2 또는 3항에 있어서 저장을 위한 수단이 각각 가능한 것으로 알려진 상기 컴포넌트 조합을 각각 대표하는 이진코드 배열을 저장하도록 배치됨을 특징으로 하는 신호 처리장치.
  5. 전술한 항중 어느 한항에 있어서, 저장을 위한 수단이 조합중 어느세트가 상기 컴포넌트중 개별적인 컴포넌트들을 포함하는가를 나타내는 정보를 저장하기 위한 메모리수단을 더욱더 포함함을 특징으로 하는 신호 처리장치.
  6. 제5항에 있어서, 입력신호를 수신하고 결정적인 상기 입력신호의 한 컴포넌트에 대한 정보를 포함하는 어떤세트를 확인시키기 위한 수단이 처리되어질 세트의 리스트를 저장시키기 위한 한 법칙 리스트를 포함하고, 이같은 리스트가 입력신호와 메모리수단의 내용을 기초로하여 결정됨을 특징으로 하는 신호 처리장치.
  7. 제6항에 있어서, 입력신호중 어느 컴포넌트가 새롭게 평가되었는가를 나타내도록 배치된 한 제어 레지스터, 그리고 추가로 제어 레지스터내 정보를 기초로한 새로운 리스를 결정하기 위한 수단을 포함함을 특징으로 하는 신호 처리장치.
  8. 제6항 또는 7항에 있어서, 법칙 리스트 저장장치가 처리되어질 어떤 세트도 포함되지 않을때까지 혹은 한 불일치가 탐지될때까지 입력신호를 반복적으로 처리하도록 배치됨을 특징으로 하는 신호 처리장치.
  9. 전술한 항중 어느 한항에 있어서, 조합 세트의 신호표시가 입력신호 컴포넌트의 순서와 일치하는 순서의 비트를 갖는 이진단어들을 포함하고 입력신호의 각 컴포넌트가 두개의 이진비트를 포함하며, 상기 장치가 두개의 레지스터를 포함하고, 그중 하나가 입력신호의 상측비트를 포함하며 다른 하나가 하측 비트를 포함하고, 이진단어를 한 레지스터의 단어와 OR 하고 그같은 단어 보수를 다른한 레지스터 내용과 OR 하기위한 수단을 포함함을 특징으로 하는 신호 처리 장치.
  10. 전술한 항중 어느 한항에 있어서, 어느세트가 입력신호의 각 크기를 결정하도록 했는가하는 표시를 저장하기 위한 레지스터 수단을 포함함을 특징으로 하는 신호 처리장치.
  11. 전술한 항중 어느 한항에 있어서, 저장수단, 수신 및 확인수단, 확인수단 및 결정수단이 적절히 프로그램된 컴퓨터에 의해 형성됨을 특징으로 하는 신호 처리장치.
  12. 전술한 항중 어느 한항에 있어서, 컴퓨터가 코프로세서의 형태임을 특징으로 하는 신호 처리장치.
  13. 컴비네이션이 가능한가를 나타내는 컴포넌트 조합 세트의 신호표시를 저장시키며 결정적인 상기 입력신호 한 컴포넌트에 대한 정보를 포함하는 어떤 세트를 확인시키고 각 확인된 세트들로부터 입력신호의 컴포넌트 크기와 일치하는 조합(컴비네이션)을 확인시키며, 그리고 확인된 조합으로부터 입력신호의 분명하지 않은 컴포넌트 크기를 결정시킴을 포함하는 각각이 실제 엔티티의 한면을 대표하는 다수의 컴포넌트로 구성될 수 있는 입력신호(SV)의 불확실함을 줄이기 위한 신호처리방법.
  14. 각각이 입력신호내의 수와 일치하는 다수의 2비트쌍으로 레지스터 수단내에 신호를 저장시키고, 법칙정보가 각각이 입력신호에서처럼 순서가 정해진 허용가능한 변수조합을 대표하는 이진단어로서 저장되며, 상기 2비트쌍의 첫번째 비트 모두를 제1신호 컴포넌트로 택하고 두번째 비트를 두번째 신호 컴포넌트로 택하며, OR 관계로 법칙 2진단어를 첫번째와 두번째 컴포넌트중 하나와 결합시키고, OR 관계로 이진단어의 보수를 첫번째와 두번째 컴포넌트의 다른 하나와 결합시키며 결과의 조합을 레지스터 수단내에 한 출력신호를 저장시킴을 포함하는 저장된 법칙 정보의 사용에 의해 입력신호의 정보내용을 향상시키는 방법.
  15. 각 법칙을 특별한 변수 조합이 허용가능한가를 나타내는 다수의 첫번째 이진단어와 각각이 한 법칙에 해당하는 두번째 다수의 이진단어로 변환시키고 어느변수가 그같은 법칙내에 포함되는가를 나타내며, 첫번째와 두번째 단어내의 개별비트가 모든 첫번재와 두번째 단어에서 같은 순서로 정해진 개별변수와 일치하고, 상기 변수들중 적어도 하나 알려진 크기를 포함하는 자료를 택하며, 두번째 단어로부터 알려진 변수 또는 변수들을 포함하는 어느법칙을 확인시키고, 확인된 법칙과 일치하는 첫번째 단어를 선택하고 그리고 적이도 한 다른 변수의 크기를 결정하기 위해 선택된 단어를 사용하는 각각이 다수 변수들 사이의 한 관계식을 나타내는 한세트의 법칙내에 담긴 정보에 따라 자료를 처리하는 방법.
  16. 제15항에 있어서, 첫번째 단어가 각 법칙내에 포함된 변수의 허용가능한 조합 모두를 포함하도록 포지티브 인덱스형태로 법칙들을 대표함을 특징으로 하는 방법.
  17. 각각이 변수들의 특별한 조합이 허용가능한가를 나타내는 이진단어들을 저장하도록 배치된 한 법칙 메모리(RM), 이때 상기단어는 조합내의 각 변수들을 나타내는 비트를 포함하고, 각 법칙에 대한 각각의 이진단어들을 저장하여 각 단어의 비트들로 특별한 변수가 해당하는 법칙에 포함되는가 그리고 법칙 메모리 단어와 관계한 변수들의 순서가 제어 메모리 단어의 순서와 같은가를 나타내도록 배치된 제어 메모리(PS), 그리고 특별한 법칙이 요구되는가를 나타내는 제어 메모리의 출력에 응답하여 특별한 법칙의 각 법칙 메모리 이진단어로의 접근을 제공하는 주소 수단을 포함하는 다수 변수들 사이의 한 관계를 각각 표시하는 한 세트의 법칙내에 담긴 정보를 처리하기 위한 법칙 표시장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910700816A 1989-02-03 1990-02-02 신호처리장치 및 방법 KR0180241B1 (ko)

Applications Claiming Priority (7)

Application Number Priority Date Filing Date Title
GB8902414.5 1989-02-03
GB89024145 1989-02-03
GB898902414A GB8902414D0 (en) 1989-02-03 1989-02-03 Signal processing apparatus and method
US42411289A 1989-10-19 1989-10-19
US424,112 1989-10-19
US424112 1989-10-19
PCT/EP1990/000213 WO1990009001A1 (en) 1989-02-03 1990-02-02 Signal processing apparatus and method

Publications (2)

Publication Number Publication Date
KR920701905A true KR920701905A (ko) 1992-08-12
KR0180241B1 KR0180241B1 (ko) 1999-05-15

Family

ID=26294912

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910700816A KR0180241B1 (ko) 1989-02-03 1990-02-02 신호처리장치 및 방법

Country Status (23)

Country Link
EP (1) EP0456675B1 (ko)
JP (1) JP2959836B2 (ko)
KR (1) KR0180241B1 (ko)
AT (1) ATE158095T1 (ko)
AU (1) AU641909B2 (ko)
BR (1) BR9007072A (ko)
CA (1) CA2046653C (ko)
DD (1) DD294115A5 (ko)
DE (1) DE69031421T2 (ko)
ES (1) ES2106027T3 (ko)
FI (1) FI101834B1 (ko)
HK (1) HK1001106A1 (ko)
HU (1) HUT62101A (ko)
IE (1) IE80692B1 (ko)
IL (1) IL93220A0 (ko)
MY (1) MY105219A (ko)
NO (1) NO300942B1 (ko)
NZ (1) NZ232355A (ko)
PT (1) PT93050B (ko)
RU (1) RU2103731C1 (ko)
SG (1) SG46541A1 (ko)
TR (1) TR26156A (ko)
WO (1) WO1990009001A1 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6192355B1 (en) 1997-09-09 2001-02-20 Baan Development B.V. Method of configuring a set of objects in a computer
US6223170B1 (en) 1997-09-09 2001-04-24 Baan Development B.V. Method and apparatus for inference of partial knowledge in interactive configuration
US20020013775A1 (en) * 1997-09-09 2002-01-31 Hans Jorgen Skovgaard Method of processing a request to a boolean rule and a computer readable medium encoded with a program for performing said method
JP2002508644A (ja) * 1997-12-16 2002-03-19 アイピー・セミコンダクターズ・アクティーゼルスカブ ブール論理に基づくアドレス分析の方法と装置
NZ507462A (en) 1998-03-16 2002-11-26 Array Technology Aps A database useful for configuring and/or optimizing a system and a method for generating the database
CA2431209A1 (en) 2000-12-08 2002-06-13 Configit Software A/S A method of configuring a product using a directed acyclic graph
RU2462752C1 (ru) * 2011-07-18 2012-09-27 Открытое акционерное общество "Лётно-исследовательский институт имени М.М. Громова" Динамическая экспертная система
WO2018086761A1 (en) 2016-11-10 2018-05-17 Rowanalytics Ltd Control apparatus and method for processing data inputs in computing devices therefore

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6219940A (ja) * 1985-07-19 1987-01-28 Hitachi Ltd 高速推論処理方式
JPS62251836A (ja) * 1986-04-24 1987-11-02 Nec Corp 装置故障診断方式
JPS6341926A (ja) * 1986-08-08 1988-02-23 Casio Comput Co Ltd 高速推論方式
JPS63284639A (ja) * 1987-05-15 1988-11-21 Minolta Camera Co Ltd 検索装置

Also Published As

Publication number Publication date
SG46541A1 (en) 1998-02-20
JP2959836B2 (ja) 1999-10-06
PT93050B (pt) 1996-05-31
ATE158095T1 (de) 1997-09-15
KR0180241B1 (ko) 1999-05-15
MY105219A (en) 1994-08-30
NZ232355A (en) 1993-05-26
EP0456675A1 (en) 1991-11-21
NO913014L (no) 1991-10-03
TR26156A (tr) 1995-02-15
AU4966690A (en) 1990-08-24
DE69031421D1 (de) 1997-10-16
DE69031421T2 (de) 1998-02-19
WO1990009001A1 (en) 1990-08-09
IE80692B1 (en) 1998-12-02
HU901535D0 (en) 1991-11-28
DD294115A5 (de) 1991-09-19
BR9007072A (pt) 1991-11-05
HK1001106A1 (en) 1998-05-22
AU641909B2 (en) 1993-10-07
IL93220A0 (en) 1990-11-05
CA2046653C (en) 2000-04-04
NO913014D0 (no) 1991-08-02
RU2103731C1 (ru) 1998-01-27
EP0456675B1 (en) 1997-09-10
HUT62101A (en) 1993-03-29
JPH04504627A (ja) 1992-08-13
PT93050A (pt) 1991-10-31
ES2106027T3 (es) 1997-11-01
CA2046653A1 (en) 1990-08-04
NO300942B1 (no) 1997-08-18
FI913705A0 (fi) 1991-08-02
IE900386L (en) 1990-08-03
FI101834B (fi) 1998-08-31
FI101834B1 (fi) 1998-08-31

Similar Documents

Publication Publication Date Title
US5796758A (en) Self-checking content-addressable memory and method of operation for detecting multiple selected word lines
US4366551A (en) Associative memory search system
Wiedenbeck The initial stage of program comprehension
US4145753A (en) Comparing apparatus for variable length word
KR950034265A (ko) 연상메모리
US3445818A (en) Memory accessing system
KR840008849A (ko) 버퍼 기억장치 제어 시스템
US4449181A (en) Data processing systems with expanded addressing capability
GB2110856A (en) Range recognizer
EP0471532A2 (en) Method for determining the size of a memory
KR920701905A (ko) 신호처리장치 및 방법
US4183464A (en) Hash-coding data storage apparatus with error suppression
US4696005A (en) Apparatus for reducing test data storage requirements for high speed VLSI circuit testing
US4167778A (en) Invalid instruction code detector
US3518631A (en) Associative memory system which can be addressed associatively or conventionally
US3609686A (en) Character recognition systems
KR920022302A (ko) 연상(連想)메모리
KR900008377A (ko) 소팅 회로
JPH03174685A (ja) パターン認識装置
US3996569A (en) Information storage systems and input stages therefor
GB1601956A (en) Multiprocessor data processing systems
EP0145202B1 (en) Word spelling checking system
EP0162928A1 (en) Microprogram control method
KR950001482A (ko) 데이타 플로우 제어장치 및 메모리장치
KR950012218A (ko) 연상 메모리

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20031030

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee