KR920022109A - 터미날 속도 자동 인식회로 - Google Patents

터미날 속도 자동 인식회로 Download PDF

Info

Publication number
KR920022109A
KR920022109A KR1019910008601A KR910008601A KR920022109A KR 920022109 A KR920022109 A KR 920022109A KR 1019910008601 A KR1019910008601 A KR 1019910008601A KR 910008601 A KR910008601 A KR 910008601A KR 920022109 A KR920022109 A KR 920022109A
Authority
KR
South Korea
Prior art keywords
terminal
qmlr
output
int1
microprocessor
Prior art date
Application number
KR1019910008601A
Other languages
English (en)
Other versions
KR930008043B1 (ko
Inventor
김정규
Original Assignee
정용문
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정용문, 삼성전자 주식회사 filed Critical 정용문
Priority to KR1019910008601A priority Critical patent/KR930008043B1/ko
Publication of KR920022109A publication Critical patent/KR920022109A/ko
Application granted granted Critical
Publication of KR930008043B1 publication Critical patent/KR930008043B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • G06F13/405Coupling between buses using bus bridges where the bridge performs a synchronising function
    • G06F13/4059Coupling between buses using bus bridges where the bridge performs a synchronising function where the synchronisation uses buffers, e.g. for speed matching between buses
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0002Serial port, e.g. RS232C

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Communication Control (AREA)
  • Character Input (AREA)

Abstract

내용 없음

Description

터미날 속도 자동 인식회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 구성도.
제3도는 본 발명의 동작 파형도.
제4도(a)는 본 발명의 흐름도.
제4도(b)는 제4(4a)의 S부분을 나타내는 도면.

Claims (1)

  1. RS-232C(30)을 통해 터미날과 인터페이스 하는 터미날 속도 자동 인식 회로에 있어서, 상기 RS-232C(30)를 통해 터미날로부터 전송되는 문자 데이타의 레벨을 변환하는 QMLR(5)와, 상기 QMLR(5)출력을 제2인터럽트단자(INT1)로 입력하고 상기 QMLR(5) 출력의 반전신호를 제1인터럽트단자(INT1)로 입력하여 상기 두 인터럽트단자(INT1,INT2)의 상태에 따라 타이머를 구동하여 터미날의 속도 및 문자를 인식하는 마이크로 프로세서(10)와, 상기 마이크로 프로세서(10)에 의해 세팅된 터미날 속도에 따라 상기 QMLR(5)를 통해 터미날로 부터 비동기 데이타를 수신하고 상기 터미날은 재전송하는 비동기 데이타 송수신부(20)와, 상기 마이크로 프로세서(10)의 제어를 받아 상기 QMLR(5)출력단이나 전원공급단자(Vcc)쪽으로 접속상태를 절환하는 스위칭부(SW)와, 상기 스위칭부(SW)출력과 상기 비동기 데이타 송수신부(20)의 송신출력을 논리 조합하는 앤드게이트(G1)와, 상기 앤드게이트(G1) 출력의 레벨을 변환하여 상기 RS-232C(30)를 통해 터미날로 전달하는 QMLR(6)로 구성함을 특징으로 하는 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개되는 것임.
KR1019910008601A 1991-05-27 1991-05-27 터미날 속도 자동 인식회로 KR930008043B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910008601A KR930008043B1 (ko) 1991-05-27 1991-05-27 터미날 속도 자동 인식회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910008601A KR930008043B1 (ko) 1991-05-27 1991-05-27 터미날 속도 자동 인식회로

Publications (2)

Publication Number Publication Date
KR920022109A true KR920022109A (ko) 1992-12-19
KR930008043B1 KR930008043B1 (ko) 1993-08-25

Family

ID=19314975

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910008601A KR930008043B1 (ko) 1991-05-27 1991-05-27 터미날 속도 자동 인식회로

Country Status (1)

Country Link
KR (1) KR930008043B1 (ko)

Also Published As

Publication number Publication date
KR930008043B1 (ko) 1993-08-25

Similar Documents

Publication Publication Date Title
KR880001154A (ko) 원격 제어 시스템
EP0358501A3 (en) Programmable input/output circuit
KR830008228A (ko) 전송선로의 단절을 검지하는 기능을 가진 전송선로 스위치용 장치 및 상기 장치를 사용하는 산업 로보트
KR970016877A (ko) 분리식 퍼스널 컴퓨터 카드
KR880008338A (ko) 하나의 일-방향 장치만을 구비한 양방향 반도체장치
KR920022109A (ko) 터미날 속도 자동 인식회로
KR850006802A (ko) 데이터 전송 장치
KR910003475A (ko) 시퀀스 제어장치
EP0401960A3 (en) Data processing apparatus with a slot for an additional board
KR960028628A (ko) 공통선 신호장치의 속도정합장치
KR880005802A (ko) 텔레텍스트의 비화 페이지 정보신호 선별회로
JPS6481412A (en) Input buffer circuit
SU1561211A1 (ru) Устройство дл передачи дискретной информации
JPS56145422A (en) Terminal device
KR910002184A (ko) 채널속도 변환 및 채널 집선신호
KR920009115A (ko) 데이타 비트 레이트 선택회로
KR880014441A (ko) 프로그래머블 콘트롤러의 디지탈 입/출력제어 모듈장치
JPS6436216A (en) Control signal holding circuit
KR910002181A (ko) 비동기 데이터 통신장치에 있어서 통신속도 자동조절방법 및 회로
KR850005113A (ko) 4선에 의한 키보드 통신방식
KR930020843A (ko) 클럭신호 선택회로
KR930001614A (ko) 다중 신호 전송장치
JPS57172429A (en) Integrated circuit device
KR910012998A (ko) 공작기계 온라인 제어회로
KR900015491A (ko) 데이타 통신용 인터페이스회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070709

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee