KR920014085A - 전전자 교환기의 d-버스 장애 노드 어드레스 감지회로 - Google Patents

전전자 교환기의 d-버스 장애 노드 어드레스 감지회로 Download PDF

Info

Publication number
KR920014085A
KR920014085A KR1019900022893A KR900022893A KR920014085A KR 920014085 A KR920014085 A KR 920014085A KR 1019900022893 A KR1019900022893 A KR 1019900022893A KR 900022893 A KR900022893 A KR 900022893A KR 920014085 A KR920014085 A KR 920014085A
Authority
KR
South Korea
Prior art keywords
bus
signal
node address
fault
bus fault
Prior art date
Application number
KR1019900022893A
Other languages
English (en)
Other versions
KR930007474B1 (ko
Inventor
최병철
권보섭
송광석
Original Assignee
경상현
재단법인 한국전자통신연구소
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 경상현, 재단법인 한국전자통신연구소 filed Critical 경상현
Priority to KR1019900022893A priority Critical patent/KR930007474B1/ko
Publication of KR920014085A publication Critical patent/KR920014085A/ko
Application granted granted Critical
Publication of KR930007474B1 publication Critical patent/KR930007474B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Debugging And Monitoring (AREA)
  • Hardware Redundancy (AREA)

Abstract

내용 없음

Description

전전자 교환기의 D-버스 장애 노드 어드레스 감지회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명이 적용된 D-버스 감시 및 제어 블럭의 구성도, 제3도는 본 발명에 의한 D-버스 장애 및 노드 어드레스 감지회로의 블럭도.

Claims (4)

  1. 내부프로세간 통신경로를 제공하는 노드들의 직렬버스인 D-버스(2)상에 3중화된 제어신호 및 데이타 신호에 장애가 발생했을 경우 해당되는 노드의 어드레스를 검출하기 위한 전전자 교환기의 D-버스 장애노드 어드레스 감지회로에 있어서; 상기 D-버스(2)에 연결되어 상기D-버스(2)상에서 3중화된 신호들중에서 오동작하는 신호가 있는 경우 검출하여 장애신호(20)를 구동시키는 D-버스 장애 감지수단(16), 버스점유 제어클럭(ASTCCK)과 버스제어신호(AST *)를 이용하여 클럭신호(ASTCLK1)를 발생시키는 ASTCLK 제어수단(17), 상기 ASTCLK 제어수단(17)에 연결되어 버스점유제어신호(FRS*)와 상기 ASTCLK 제어수단(17)의 클럭신호(ASTCLK1)로 초기값을 감소시키는 카운터수단(18), 및 상기 D-버스장애감지수단(16)과 카운터수단(18)에 연결되어 상기 D-버스 장애감지수단(16)에서 발생된 장애신호로 상기 카운터수단(18)에서 출력되는 데이타값을 래치시키는 데이타 래치수단(19)으로 구성되는 것을 특징으로 하는 D-버스 장애 노드 어드레스 감지회로.
  2. 제1항에 있어서, 상기 D-버스 장애 감지수단(16)은 PAL(Programmable Array Logic)로 구성되는 것을 특징으로 하는 D-버스 장애 노드 어드레스 감지회로.
  3. 제1항에 있어서, 상기 카운터 수단(18)은 2개의 2진 엎/다운 카운터가 캐스캐이드 연결로 구성되어 다운카운터모드로 동작하는 것을 특징으로 하는 D-버스 장애 노드 어드레스 감지회로.
  4. 제1항에 있어서, 상기 초기값은 각 노드들의 어드레스값 중 가장 큰 값으로 하는 특징으로 하는 D-버스 장애 노드 어드레스 감지회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900022893A 1990-12-31 1990-12-31 전전자 교환기의 d-버스 장애 노드 어드레스 감지회로 KR930007474B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900022893A KR930007474B1 (ko) 1990-12-31 1990-12-31 전전자 교환기의 d-버스 장애 노드 어드레스 감지회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900022893A KR930007474B1 (ko) 1990-12-31 1990-12-31 전전자 교환기의 d-버스 장애 노드 어드레스 감지회로

Publications (2)

Publication Number Publication Date
KR920014085A true KR920014085A (ko) 1992-07-30
KR930007474B1 KR930007474B1 (ko) 1993-08-11

Family

ID=19309308

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900022893A KR930007474B1 (ko) 1990-12-31 1990-12-31 전전자 교환기의 d-버스 장애 노드 어드레스 감지회로

Country Status (1)

Country Link
KR (1) KR930007474B1 (ko)

Also Published As

Publication number Publication date
KR930007474B1 (ko) 1993-08-11

Similar Documents

Publication Publication Date Title
US5442312A (en) Integrated circuit for generating a reset signal
KR20020039245A (ko) 클록 신호로부터의 펄스 신호 생성 회로
KR920014085A (ko) 전전자 교환기의 d-버스 장애 노드 어드레스 감지회로
KR970076821A (ko) 래치회로
JPH04306013A (ja) ラッチ回路装置
JP2949945B2 (ja) 伝送路切替回路
US5929675A (en) Power applying circuit with initial reset pulse for semiconductor memory
JPS6225509A (ja) 負荷制御装置
KR930020926A (ko) 디지탈 교환기의 동기소스 감시 및 선택방식과 그 회로
US6278292B1 (en) Intergrated circuit
KR200300385Y1 (ko) 전전자 교환기에서의 동기용 클럭 모니터 회로
KR960027338A (ko) 암 쇼트 보호장치
KR100209717B1 (ko) 반도체 메모리의 출력버퍼
KR950006887Y1 (ko) 펄스 모서리 검출회로
JPH0495426A (ja) Crc誤り検出回路
KR940003556Y1 (ko) 데이타 입력회로
KR100494646B1 (ko) 반도체 메모리 소자의 어드레스 천이 검출기
KR0145937B1 (ko) 디지탈 회로에서 하드웨어를 이중화하는 장치
RU1836657C (ru) Система автоматического регулировани
JPH05236026A (ja) デジタル信号監視回路
KR100242691B1 (ko) 업/다운 카운터의 카운트제어회로
KR930004892Y1 (ko) 래치 장치
KR950007579A (ko) 핫 스탠바이 이중화 장치용 제어회로
JPS6272022A (ja) Lsiシステムクロック監視装置
KR930015463A (ko) 패킷처리장치의 이중화 패킷버스 선택회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19980616

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee