KR920013708A - 반도체 집적회로의 신호선로 배치방법 - Google Patents

반도체 집적회로의 신호선로 배치방법 Download PDF

Info

Publication number
KR920013708A
KR920013708A KR1019900020285A KR900020285A KR920013708A KR 920013708 A KR920013708 A KR 920013708A KR 1019900020285 A KR1019900020285 A KR 1019900020285A KR 900020285 A KR900020285 A KR 900020285A KR 920013708 A KR920013708 A KR 920013708A
Authority
KR
South Korea
Prior art keywords
stage
signal lines
integrated circuit
semiconductor integrated
interval
Prior art date
Application number
KR1019900020285A
Other languages
English (en)
Other versions
KR930009575B1 (ko
Inventor
이정렬
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019900020285A priority Critical patent/KR930009575B1/ko
Publication of KR920013708A publication Critical patent/KR920013708A/ko
Application granted granted Critical
Publication of KR930009575B1 publication Critical patent/KR930009575B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

내용 없음

Description

반도체 집적회로의 신호선로 배치방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명에 따른 제1실시예, 제5도는 본 발명에 따른 제2실시예.

Claims (3)

  1. 신호공급원으로부터 인출되어 다수개로 배열된 신호선로들을 가지는 반도체 집적회로에 있어서, 상기 신호공급원으로부터 가까기에 있는 쪽부터 신호선로가 끝까지 신장된 쪽에 이르기까지 상기 신호선로들이 포함된 영역을 제1, 제2및 제3 스테이지로 하여, 상기 제1스테이지에 포함된 신호선로들의 간격을 제1간격으로 배열하고, 상기 제2스테이지에 포함된 신호선로들의 간격을 상기 제1간격보다 넓은 제2간격으로 배열하고, 상기 제3스테이지에 포함된 신호선로들의 간격을 상기 제2간격보다 넓은 제3간격으로 배열함을 특징으로 하는 신호선로 배치방법.
  2. 상기 신호선로들중의 일부가 제1스테이지까지만 신장이 되고 더이상은 신장되지 않거나, 제2스테이지까지만 신장될 수 있음을 특징으로하는 신호선로 배치방법.
  3. 제1항에 있어서, 상기 스테인지들이 3개이상의 스테이지로 구분되고, 각 스테이지에 해당하는 간격으로 배열될 수도 있음을 특징으로 하는 신호선로 배치방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900020285A 1990-12-11 1990-12-11 반도체 집적회로의 신호선로 배치방법 KR930009575B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900020285A KR930009575B1 (ko) 1990-12-11 1990-12-11 반도체 집적회로의 신호선로 배치방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900020285A KR930009575B1 (ko) 1990-12-11 1990-12-11 반도체 집적회로의 신호선로 배치방법

Publications (2)

Publication Number Publication Date
KR920013708A true KR920013708A (ko) 1992-07-29
KR930009575B1 KR930009575B1 (ko) 1993-10-07

Family

ID=19307307

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900020285A KR930009575B1 (ko) 1990-12-11 1990-12-11 반도체 집적회로의 신호선로 배치방법

Country Status (1)

Country Link
KR (1) KR930009575B1 (ko)

Also Published As

Publication number Publication date
KR930009575B1 (ko) 1993-10-07

Similar Documents

Publication Publication Date Title
NL1004599A1 (nl) Boraat-fotoinitiatoren uit monoboranen.
KR910017757A (ko) 매트릭스 스위치 장치
DE3788525T2 (de) Feldeffekttransistoranordnungen.
KR920013937A (ko) 반도체집적회로
KR880003415A (ko) 반도체 집적 회로
KR890013891A (ko) 최소한 하나의 푸쉬-풀 단을 갖는 집적회로
KR910013627A (ko) Ic 소켓
DE59000866D1 (de) Integriertes turbo-staustrahltriebwerk.
KR920013708A (ko) 반도체 집적회로의 신호선로 배치방법
KR850000151A (ko) 증 폭 기
KR920005456A (ko) 광대역 증폭회로
KR910020896A (ko) 반도체집적회로
KR900018810A (ko) 프로세서 유니트 네트워크
KR880002319A (ko) 게인 제어 앰프
DE69209520D1 (de) Anordnung von halbleiterlasern.
FI914045A (fi) Deinking av papper i flotationskolonn vid framstaellning av aotervinningspapper.
KR880013644A (ko) 금형 장치
SE9300842D0 (sv) Skrovkoncept
KR910017628A (ko) 반도체 기억장치
KR830009687A (ko) 트랜지스터 증폭회로
ATE197109T1 (de) Baugruppe mit einer schaltungsanordnung
KR920001713A (ko) 파워선 배치방식
KR880008726A (ko) 다이오우드의 접속방법
KR910015030A (ko) 필름 실장형 반도체 장치
KR910019206A (ko) 아날로그 스탠다드셀

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060928

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee