KR920009011B1 - 디지탈 자동 미세 동조 제어 장치 - Google Patents

디지탈 자동 미세 동조 제어 장치 Download PDF

Info

Publication number
KR920009011B1
KR920009011B1 KR1019830004077A KR830004077A KR920009011B1 KR 920009011 B1 KR920009011 B1 KR 920009011B1 KR 1019830004077 A KR1019830004077 A KR 1019830004077A KR 830004077 A KR830004077 A KR 830004077A KR 920009011 B1 KR920009011 B1 KR 920009011B1
Authority
KR
South Korea
Prior art keywords
signal
count
frequency
counter
quot
Prior art date
Application number
KR1019830004077A
Other languages
English (en)
Other versions
KR840006116A (ko
Inventor
톨트스 줄리
Original Assignee
알 씨 에이 라이센싱 코포레이션
글렌 에이취. 브르스틀
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US06/413,762 external-priority patent/US4484221A/en
Priority claimed from US06/413,769 external-priority patent/US4485404A/en
Application filed by 알 씨 에이 라이센싱 코포레이션, 글렌 에이취. 브르스틀 filed Critical 알 씨 에이 라이센싱 코포레이션
Publication of KR840006116A publication Critical patent/KR840006116A/ko
Application granted granted Critical
Publication of KR920009011B1 publication Critical patent/KR920009011B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J7/00Automatic frequency control; Automatic scanning over a band of frequencies
    • H03J7/02Automatic frequency control
    • H03J7/04Automatic frequency control where the frequency control is accomplished by varying the electrical characteristics of a non-mechanically adjustable element or where the nature of the frequency controlling element is not significant
    • H03J7/06Automatic frequency control where the frequency control is accomplished by varying the electrical characteristics of a non-mechanically adjustable element or where the nature of the frequency controlling element is not significant using counters or frequency dividers
    • H03J7/065Automatic frequency control where the frequency control is accomplished by varying the electrical characteristics of a non-mechanically adjustable element or where the nature of the frequency controlling element is not significant using counters or frequency dividers the counter or frequency divider being used in a phase locked loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Television Receiver Circuits (AREA)
  • Measuring Frequencies, Analyzing Spectra (AREA)

Abstract

내용 없음.

Description

디지탈 자동 미세 동조 제어 장치
제1도는 본 발명이 양호하게 실시되는 동조 장치의 개략 블럭도.
제2도 내지 6도는 본 발명의 양호한 실시예의 개략도.
제4a도, 5a도 및 6a도는 제2도 내지 6도에 도시된 회로 구성의 동작을 이해하는데 도움이 되는 여러 신호 파형.
제7a도 및 7b도는 제2도에 도시된 회로의 특정 부분 약도.
제8도 및 9도는 제1도에 도시된 구조의 각 부분의 약도.
제9a도는 제9도에 도시된 회로의 동작을 이해하는데 도움이 되는 신호 파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : RF 신호원 3 : RF 증폭기
5 : 믹서 7 : 국부 발진기
9 : IF 필터기 11 : IF 증폭기
13 : 비데오 검출기 15 : 화상 처리 유닛
17 : 동기 신호 분리기 19 : 음성 처리 유닛
21 : 스피커 23 : 수상관
25 : 편향 유닛 29 : 블랭킹 유닛
30 : 주파수 샘플러 33 : 프리 스켈러
35 : 기준 카운터 37 : 수정 제어 발진기
41 : 채널 레지스터 45 : 동조 제어 유닛
50 : 밴드 해독기 55 : 업/다운 카운터
57 : 2진율 증배기 59 : 저역 통과 필터
201 : 주 다운 카운터 203 : 부 다운 카운터
205 : 주 멀티플렉서 207, 209 : 논리 어레이
211, 213, 215 : 검출기 217 : 부 멀티플렉서
225 : 인버터 229, 233 : S-R 플립플롭
231, 233 : OR 게이트 301 : 데이타 플립플롭
AFT : 자동 주파수 동조 BRM : 2진율 증배기
DFF : 데이타 플립플롭 FLO : 주파수 록 루프
IF : 중간 주파수 LPF : 저역 통과 필터
MUX : 멀티플렉서 LO : 국부 발진
RF : 라디오 주파수 S-R FF : 세트-리세트 플립플롭
본 발명은 디지탈 자동 미세 동조(AFT)장치에 관한 것으로, 상기 장치에서 정보 운반 반송파의 주파수편이를 보정하기 위한 목적으로, 중간 주파수(IF) 신호의 정보 운반 반송파 주파수를 측정하여 국부 발진기에 결합되는 동조 제어 신호를 발생시키는데는 카운터가 이용되고 있다.
상기 형태의 디지탈 AFT 장치는 텔레비젼 수상기 및 라디오 수신기에서 통상적으로 사용되고 있는 아날로그 AFT 장치와 관련되는, 정확하게 정렬되어야만 하는 동조 회로를 비롯한 값비싼 별개의 회로를 이용해야할 필요가 없기 때문에 아주 바람직하다. 디지탈 AFT 장치는 또한 디지탈 신호 처리 집적 회로에서 수신기의 동조 제어 장치의 중요한 한 부분과 그리고 수신기의 나머지 부분과의 일체화를 가능케하므로 매우 바람직하다.
이러한 디지탈 AFT 장치에서 직면하게 되는 하나의 문제는 만약 수신된 RF 신호의 정보 운반 반송파가 과변조되는 경우, 이에 대응하는 중간 주파수(IF) 신호의 정보 운반 반송파 역시 과변조될 뿐만 아니라 IF 신호의 정보 운반 반송파 주파수를 측정하는데 이용되는 카운터가 정확히 응답할 수 없을 정도로 낮은 진폭을 갖게 된다. 이로 인하여, 동조 처리에 있어서의 중단이 야기되는 바, 결과적으로 예컨대 텔레비젼 수상기에서, 영상 및 음성 교란이 발생하게 된다.
본 발명의 원리에 따르면, 수직 귀선 기간(Vertical retrace interval)과 같은 귀선 기간동안 IF 신호의 정보 운반 반송파 주파수에 대한 측정을 가능케 하는 텔레비젼 수상기용 디지탈 AFT 장치가 제공되는 바, 여기서, 화상 반송파는 과변조되지 않으며 그러므로써 정확한 주파수 측정에 알맞는 진폭을 갖게 된다.
또 다른 실시예에서, 각 기간동안 국부 발진(LO) 신호 및 IF 신호 주파수를 측정하기 위해 신호 카운팅장치가 선택적으로 사용된다. 특히, 국부 발진 신호(LO) 주파수가 측정되는 제1측정 기간에 앞서, LO 신호의 요망 주파수와 관련된 수가 상기 카운터 장치내로 로드되고 그리고 주파수가 측정되는 제2측정 기간에 앞서, IF 신호의 요망 주파수와 관련된 수가 상기 카운터 장치내로 로드된다. 상기 각 측정기간동안, LO 신호 또는 IF 신호는 그 측정에 응답하여 카운터에 로드되는 바, 카운터는 이에 응답하여 차체내로 로드된 수로부터 카운트할 수 있도록 카운팅 장치에 연결된다. 측정되는 신호의 독립적인 각 측정 기간이 끝나면, 카운팅 장치의 카운트는 각각의 필요한 주파수로부터 측정되는 신호의 주파수 편이를 나타내는 신호를 발생시키기 위해 소정의 카운트와 비교된다.
양호하게, 본 발명이 텔레비젼 수상기에 사용될 때, 카운팅 장치는 편향 동기 펄스에 응답하여 제어되어, 중간 주파수 신호의 화상 반송파 주파수가 측정되는 일부 귀선 기간 동안을 제외하고는 LO 주파수가 반복적으로 측정되게 된다. 화상 반송파는 귀선 기간사이의 화상 기간에 있는 경우와는 달리 귀선 기간동안에는 과변조되지 않게 되므로, 비교적 신뢰성있게 IF 신호의 화상 반송파 주파수를 측정할 수 있게 된다.
본 발명에 대해 첨부된 도면을 참조하여 설명하면 다음과 같다. 본 도면에서 화살표로 표시된 선은 다중신호 통로를 나타낸다.
제1도를 참조하면, RF 신호원은 다수의 RF 텔레비젼 신호를 각 채널에 대응하는 텔레비젼 수상기에 제공한다. 각 RF 신호는 변조된 화상, 색 및 음성 반송파를 포함한다. RF 신호원(1)에서 공급된 RF 신호는 사용자에 의해 선택되는 채널에 대응하는 RF 신호중 하나를 선택하기 위해 동조 전압(TV)에 응답하여 동조되는 RF 증폭기(3)에 결합된다. 선택된 RF 신호는 믹서(5)에 연결된다. 상기 믹서(5)는 국부 발진기(7)에서 발생되는 LO 신호를 수신한다. 국부 발진기(7)는 동조 전압에 응답하여, 선택된 채널에 따라 LO 신호 주파수를 제어한다. 믹서(5)는 선택된 RF 신호의 화상, 색 및 음성 반송파에 대응하는 화상, 색 및 음성 반송파를 포함하는 IF 신호를 발생시키기 위해 국부 발진기(7)에서 생성된 LO 신호와 RF 증폭기(3)에서 선택된 RF 신호를 헤테로다인 한다. 미국에서, 화상 반송파는 45.75MHz의 명목 주파수(nominal frequency)를 갖는다. 색 반송파는 42.17MHz의 명목 주파수를 갖고 음성 반송파는 41.25MHz의 공칭 주파수를 갖는다.
RF 증폭기(3)와 국부 발진기(7)는 이들의 주파수 응답을 결정하는 동조 회로를 각각 포함한다. 각 동조회로는 인덕터와 보통 바랙터 다이오드(varactor diode)로 일컬어지는 전압 제어식 용량 다이오드를 포함한다. 상기 바랙터 다이오드는 용량 리액턴스를 나타내기 위해 동조 전압에 의해 역으로 바이어스된다. 상기 동조 전압 크기는 용량 리액턴스 크기를 결정하므로 상기 동조 회로의 주파수 응답을 결정하게 된다. 단일의 바랙터 제어 동조 회로 구성으로는 텔레비젼 전체 영역에 걸쳐 동조될 수 없으므로, 서로 다른 동조 회로의 구성들이 선택된 채널의 주파수 대역에 따라 발생되는 대역 선택 제어 신호에 응답하여 선택적으로 인에이블된다.
믹서(5)에서 발생되는 IF 신호는 수신된 IF 신호를 필터링하는 IF 증폭기(11)에 의해 증폭되어 비데오 검출기(13)에 결합된다. 상기 비데오 검출기(13)는 필터링 및 증폭된 IF 신호를 복조하여, 색도 및 동기 정보를 나타내는 기저대 비데오 신호를 발생시킨다. 상기 기저대 비데오 신호는 화상 처리 유닛(15)과 동기 신호(sync) 분리기(17)에 결합된다. IF 신호는 또한 음성 처리 유닛(19)에 결합되어, 음성 처리 유닛(19)이 IF 신호로부터 음성 정보를 추출하여 오디오 신호를 발생시킨다. 오디오 신호는 음성 처리 유닛(19)에 의해 증폭되어 스피커(21)에 결합된다.
화상 처리 유닛(15)은 기저대 비데오 신호를 휘도 및 색도 정보를 나타내는 신호로 분리하고, 이렇게 분리된 휘도 및 색도 신호를 처리하여 각각 적색, 녹색 및 청색 정보를 나타내는 R, G, B 신호를 발생시킨다. 상기 R, G 및 B 신호는 수상관(23)의 각각의 전자총에 결합되는데, 상기 각각의 전자총은 이들 신호에 응답하여 각각의 전자 비임을 발생시킨다.
동기 신호 분리기(17)는 기저대 비데오 신호로부터 수평 및 수직 동기 펄스를 포함하는 합성 화상 동기신호(제5도 참조)를 추출한다. 상기 합성 화상 동기 신호는 편향 유닛(25)에 결합되며, 이 편향 유닛이 수직 및 수평 편향 신호를 발생시킨다. 상기 편향 신호는 수상관(23)과 관련되는 편향 코일(27)에 결합되는데, 이 편향 코일은 수상관(23)의 전자총에 의해 통상적인 래스터 패턴으로 사출되는 전자빔을 편향시킨다. 특히, 상기 수평 및 수직 편향 신호는 수상관(23)의 전자총에서 사출된 전자 비임이 연속적인 주사선으로 수평으로 주사되도록 한다. 각 주사선 이후에, 전자 비임은 다음의 더 낮은 주사선의 시점으로 복귀된다. 주사선은 종료 피일드(미국에서는 525)가 완전히 끝나면, 전자 비임은 수직 귀선 기간동안 다음 피일드 상부로 복귀된다.
블랭킹 유닛(29)은 편향 유닛(25)에서 발생되는 수직 및 수평 편향 신호에 응답하여, 수평 및 수직 귀선 기간동안 수평 및 수직 블랭킹 펄스를 발생시킨다. 블랭킹 펄스는 화상 처리 유닛(15)에 결합되어, 귀선 기간동안 화상의 발생을 금지시킨다.
지금까지 전술된 제1도의 텔레비젼 수상기 부분은 종래형이므로 더 이상 상세하게 설명할 필요가 없다. 그리고 제1도에 도시된 텔레비젼 수상기의 나머지 부분은 RF 증폭기(3)와 국부 발진기(7)용의 동조 전압 및 대역 스윗칭 신호를 발생시키는 동조 제어 시스템을 포함한다.
기본적으로, 동조 제어 시스템은 두개의 주파수 록 루프(FLL)를 포함한다. 새로운 채널이 선택되면, 제1FLL이 작동된다. 상기 제1FLL은 LO 신호의 주파수를 측정하며 또한 LO 신호 주파수가 선택된 채널에 대한 소정의 명목값 영역내에 있을 때까지 동조 전압의 크기를 제어하기 위한 제어 신호를 발생시킨다. 제1FLL이 자신의 동작을 끝내면, 제2FLL이 동작하게 된다. 제2FLL은 IF 신호의 화상 반송파 주파수를 측정하며 또한 상기 화상 반송파의 주파수가 소정의 명목값 영역내에 있을때까지 동조 전압 크기를 제어하기 위한 제어 신호를 발생시킨다.
제1FLL 선택된 채널의 명목 LO 주파수를 합성한다. 상기 명목 LO 주파수는 각 채널에 관련되는 방송 RF 신호를 동조하는데 요구되는 주파수이다. 미국에서, 연방 통신 위원회는 매우 정밀한 기준 주파수를 갖는 방송 RF 신호를 요구하고 있다. 상기 제2FLL은 각 방송 RF 신호에 대한 주파수에서 오프셋되는 RF 신호로 수상기가 자동적으로 미세동조되도록 한다. 이러한 표준적이지 못한 RF 반송파는 RF 신호원(1)을 구비하는 케이블 또는 마스터 안테나 텔레비젼 시스템, 비데오 테이프 및 디스크 플레이어, 비데오 게임기 혹은 가정용 컴퓨터에 의해 제공될 수 있다.
본 발명의 한 양상에 따르면, 제1 및 제2FLL은 공통 주파수 샘플러(30)를 공유하며, 상기 공통 주파수 샘플러는 합성 동작 모드시 LO 신호의 주파수를 선택적으로 측정함과 아울러 AFT 동작 모드시 IF 신호의 화상 반송파 주파수를 측정한다. 주파수 샘플러(30)는 "합성 인에이블"제어 신호의 고 논리 레벨에 응답하여 LO 신호 주파수를 선택적으로 측정하도록 선택적으로 인에이블되며, 또한, "AFT 인에이블"제어 신호의 고 논리 레벨에 응답하여 IF 신호 주파수를 측정하도록 선택적으로 인에이블된다. 상기 "합성 인에이블" 및 "AFT 동조(AFT) 인에이블"제어 신호는 아래에 상술된 바와 같이 동조 제어 유닛(45)에 의해 발생된다.
LO 신호는 제1주파수 분할기 또는 프리 스켈러(33)에 결합되는데, 이 주파수 분할기(33)는 LO 신호의 주파수를 분할하여 LO 신호의 주파수 분할 신호를 발생시키는 바, 이 신호는 주파수 샘플러(30)에 결합된다. LO 신호는 제2주파수 분할기 또는 프리 스켈러(65)에도 결합되며, 이 주파수 분할기(65)는 IF 신호의 주파수를 제2분리 인수로 분리하여 IF 신호의 주파수 분리 신호를 발생시키는 바, 이 신호 또한 주파수 샘플러(30)에 결합된다. IF 신호의 주반송파는 화상 반송파이기 때문에, 프리 스켈러(65)는 IF 신호의 다른 반송파 보다는 화상 반송파에 응답하게 된다. 따라서, 프리 스켈러(65)의 출력 신호는 실제로 IF 신호의 화상 반송파를 주파수 분할한 화상 반송파가 된다. 주파수 샘플러(30)에 제공되는 각각의 주파수 분할된 신호가 주파수 샘플러(30)의 동작 주파수 영역내에 포함되는 주파수를 갖도록, 프리 스켈러(33) 및 (65)의 제1 및 제2주파수 인자가 선택된다. 미합중국에서 적절히 사용되고 있는 제1 및 제2분할 인자는 제1도에서 예로써 나타낸 바와 같이 256과 8이다. 이들 분할 인자에서, 프리 스켈러(33)는 LO 신호의 매 256사이클마다 하나의 펄스를 생성시키며, 프리 스켈러(65)는 IF 신호의 화상 반송파의 매 8사이클 마다 하나의 펄스를 생성시킨다.
수신된 RF 신호의 화상 반송파가 과변조되기 때문에, IF 신호의 화상 반송파 또한 과변조된다. 따라서, IF 신호의 화상 반송파의 진폭은 아주 작게되므로, 프리 스켈러(65) 및 주파수 샘플러(30)는 이에 신뢰성 있게 응답할 수 없다. 주파수 샘플러(30)에 의해 IF 신호의 화상 반송파의 주파수가 아주 신뢰성있게 측정될 수 있도록 하기 위해, 주파수 샘플러(30)는 화상 반송파가 과변조되지 않아 신뢰성있게 주파수를 측정할 수 있게 비교적 높은 진폭을 갖는 수직 귀선기간동안만 AFT 동작 모드에서 IF 신호의 주파수를 선택적으로 측정한다. 이를 위해, 동기 신호 분리기(17)에 의해 발생된 합성 동기 신호는 "수직 펄스"검출기(71)에 결합된다. 수직 귀선 기간 시점에서 수직 펄스 검출기(71)는 LO 주파수 샘플러(30)에 결합되는 수직 펄스를 발생시킨다. 상기 수직 펄스는 제5a도에 예시된 바와 같이 수직 귀선 기간의 소정 부분동안 IF 신호의 화상 반송파 주파수 측정을 초기화한다.
제5a도에서, 파형 A는 수직 귀선 기간에서 특별한 엠퍼시스(emphasis)를 갖는 기저대 비데오 신호를 도시하고 있다. 화상기간동안(수평 주사 기간 H로 분리됨) 연속적인 수평 동기 펄스간의 비데오 신호 진폭은 화상 반송파의 변조에 따라 매우 작게 된다. 그러나, 수직 귀선 기간동안, 비데오 신호 진폭은 비교적 크다. 파형 B에 도시된 바와 같이, 수직 펄스는 수직 귀선 기간에서 제1수직 동기 펄스가 끝나자마자 발생된다. 파형 E에 도시된 바와 같이, LO 주파수 측정 기간은 수직 펄스 발생 직후에 시작하여 텔레텍스트 및 테스트 신호 정보를 위해 저장된 수직 귀선 기간 바로전에 종결된다. 이는 화상 반송파가 파형 A의 텔레텍스트 및 테스트 신호 기간에서 점선으로 표시된 텔레텍스트 및 테스트 신호 정보에 의해 과변조되기 때문에 바람직하다.
제2도 및 3도를 참조하여 아주 상세히 설명되는 바와 같이, 주파수 샘플러(30)는 각 측정 기간동안 주파수 분할된 LO 신호 또는 주파수가 분할된 IF 신호의 펄스를 선택적으로 카운트하는 카운터 장치를 포함한다. 상기 측정 기간은 기준 카운터(35)로부터 주파수 샘플러(30)에 결합되는 타이밍 신호에 의해 설정된다. 기준 카운터(35)는 수정 제어 발진기(37)에 의해 발생되는 기준 주파수 신호의 주파수를 연속적으로 분할함으로써 타이밍 신호를 발생시킨다. 수정 제어 발진기(37)는 예컨대, 제1도에 표시한 바와 같이, 기준 주파수 신호 4MHz를 발생하도록 배치된다. 기준 카운터(35)에 의해 발생되는 최저 주파수 타이밍 신호는 488.3Hz(4MHz÷213)의 주파수 또는 2048㎲의 시간을 가지며 R로 표시된다. 도면에 도시된 구조에서 이용되는 다른 타이밍 신호는 2R, 4R, 64R 및 256R로 표시되며, 여기서 R의 계수는 R의 기간과 특별한 타이밍 신호 기간과의 역관계를 나타낸다. 즉, 2R은 1024㎲의 기간을 가지며, 4R은 512㎲의 기간을 가지며, 64R은 32㎲의 기간을 가지며, 마지막으로 256R은 8㎲의 기간을 가짐을 나타낸다.
측정 기간 바로전에, 상기 카운터 장치는 측정되는 신호의 명목 주파수에 관계되는 수에 대응하는 각각의 소정 조건에 프리세트된다. 상기 IF 신호의 화상 반송파의 명목 주파수가 각 채널과 동일한 주파수 값을 갖는 동안, LO 신호의 명목 주파수는 각 채널마다 다른 값을 갖는다. 따라서, 2진 신호는 카운터 장치가 LO 주파수 측정기간 바로전에 프리세트되는 조건을 결정토록 채널번호 레지스터(41)와 밴드 해독기(50)로 부터 주파수 샘플러에 결합된다.
측정 기간동안, 카운터 장치의 내용(contents)은 측정되는 신호를 주파수 분할한 신호의 펄스에 응답하여 감소하게 된다. 측정 기간이 종료된 바로 다음, 카운터 장치의 내용은 측정되는 신호의 주파수 에러를 결정하기 위하여 점검된다. 만약 카운터가 측정 기간동안 카운트 O(제로)에 도달하면, 상기 카운터는 랩 어라운드(wrap-around)되어 측정기간이 끝날 때 높은 카운트가 발생된다. 만약 측정되는 신호 주파수가 낮으면, 상기 카운트가 낮아지게 되고 "저 카운트"에러 펄스가 발생된다. 만약 측정되는 신호 주파수가 높으면, 상기 카운트가 높아지게 되고 "고 카운트"에러 펄스가 발생된다.
상기 "고 카운트" 및 "저 카운트"에러 펄스는 업/다운 카운터(55)의 제어 입력을 낮추고 또한 높이기 위해 결합된다. "고 카운트"에러 펄스에 응답하여, 업/다운 카운터(55)의 내용은 감소하게 된다. "저 카운트"에러 펄스에 응답하여, 업/다운 카운터(55)의 내용은 증가하게 된다. 카운터(55)의 내용은 2진율 증배기(BRM)(57)에 결합된다. BRM(57)은 수정 발진기(37)에서 발생되는 4MHz 기준 주파수 신호를 또한 받아들인다. BRM(57)은 주어진 기간동안 업/다운 카운터(55)의 크기에 따라 변하는 다수의 펄스를 갖는 펄스 신호를 발생한다. BRM(57)에 의해 발생되는 펄스 신호는 DC 신호를 생성하기 위해 수신된 펄스 신호를 필터링하는 저역 통과 필터(LPF)에 결합된다. 상기 DC 신호는 동조 전압을 발생시키기 위해 DC 신호를 증폭시키는 증폭기(61)에 결합된다.
채널은 채널 선택기(43)에 의해 선택되며, 상기 채널 선택기는 계산기와 같은 키보드를 구비하는데, 이 키보드에 의해 선택된 채널에 대응하는 두 디지트 수가 채널번호 레지스터(41)로 기입된다. 채널번호 레지스터(41)에 저장된 선택된 채널수를 나타내는 2진 신호는 주파수 샘플러(30) 및 밴드 해독기(50)에 결합된다. 밴드 해독기(50)는 RF 증폭기(3)와 주파수 샘플러(30) 및 국부 발진기(7)에 결합된 선택된 채널의 밴드를 나타내는 2진 신호를 발생시킨다. 미국에서 사용되고 있는 수상기에서, 밴드 해독기(50)는 VHF 채널 2, 3 및 4에 대해 고 논리 레벨 신호 VLL를 VHF 채널 5, 6에 대해 고 논리 레벨 신호 VLH를, VHF 채널 7 내지 13에 대해 고 논리 레벨 신호 VH를, UHF 채널 14 내지 83에 대해 고 논리 레벨 신호 U을 발생시킨다.
새로운 채널이 선택될 때마다 채널 선택기(43)는 제어 유닛(45)에 결합되는 새로운 "고 레벨"채널 신호를 발생시킨다. 제어 유닛(45)은 "합성 인에이블"신호가 고 논리 레벨을 갖도록 한다. 이는 주파수 샘플러(30)가 LO 신호 주파수를 측정할 수 있게 한다. 주파수 샘플러(30)에 의해 발생되는 결과적인 "고 카운트" 및 "저 카운트"에러 펄스에 응답하여, 업/다운 카운터(55)의 내용과 동조 전압의 크기는 LO 신호 주파수가 소정의 명목 주파수 영역내에 있을 때까지 조절된다. 여기서, 동조 제어 유닛(45)은 "합성 인에이블"신호가 저 논리 레벨을 갖도록 하며 또한 "AFT 인에이블"신호가 고 논리 레벨을 갖도록 한다. 이는 주파수 샘플러(30)가 IF 신호 주파수를 측정할 수 있게 한다. 그러나, IF 신호 주파수는 수직 귀선 기간동안 수직 펄스가 수직 펄스 검출기(71)에 의해 발생될 때까지는 실제로 측정되지 않는다. IF 신호 주파수 측정에서 발생되는 "고 카운트" 및 "저 카운트"에러 펄스는 업/다운 카운터(55)에 결합되어, 이 카운터(55)의 내용 및 동조 전압의 크기를 결정하므로써, 화상 반송파의 주파수가 소정의 명목값 범위내에 있을 때까지 LO 신호 주파수를 제어한다.
AFT 동작 모드 동안, AFT 신호가 고 논리 레벨을 가질때, (여기서, 수직 귀선 기간동안 IF 신호의 화상 반송파 주파수가 측정되는 것은 제외) 주파수 샘플러(30)는 LO 신호 주파수를 측정한다. 이는 이전의 합성 동작 모드동안에 LO 신호 주파수가 소정의 오프셋 예컨대 1.25MHz로 설정되는 값으로부터 변하게 되는지를 결정하기 위해 행해진다. 만약 LO 신호 주파수의 소정 오프셋이 검출되면, 주파수 샘플러(30)는 오프셋 펄스를 발생시키는 바, 이 펄스는 동조 제어 유닛(45)에 결합된다. 이에 응해, 동조 제어 유닛(45)은 고 논리 레벨의 "AFT 인에이블"제어 신호를 종결짓고 다시 고 논리 레벨의 "합성 인에이블"제어 신호를 발생시킨다. 이렇게해서 다시 합성 동작 모드가 시작되게 된다.
합성 동작 모드동안, 업/다운 카운터(55), 2진을 BRM(57) 및 LPF(59)의 논리를 도시한 제8도를 참조하여 하기에 더욱 상세히 설명되는 바와 같이 선택된 채널에 대한 명목 LO 주파수를 신속하게 합성하기 위해서, 업/다운 카운터(55)의 연속적으로 서열이 낮아지는 단계는 동조 제어 유닛(45)에 의해 발생되는 "거침 동조", "중간 동조" 및 "미세 동조"제어 신호에 각각 응답하여 "고 카운트"와 "저 카운트"에러 펄스에 반응하게 된다. 동조 제어 유닛(45)은 주파수 샘플러(30)에 의해 발생되는 에러 펄스의 센스(sense)가 합성 동작 모드의 변화시 변화하게 됨을 센스함으로써 연속적으로 미세 동조 제어 신호를 발생시킨다.
또한, 상기 "합성 인에이블" 및 "AFT 인에이블"제어 신호는 동조 제어 유닛(45)으로부터 LPF(59)에 연결된다. 이것의 목적은 각기 다른 동작 모드동안 LPF(59)의 시정수를 변화시키고저 하는 것이다. 특히, 증폭기(61)에 인가되는 DC 신호로부터 펄스 성분 제거가 그리 중요하지 않는 합성 동작 모드동안, LPF(59)의 대역폭은 고 레벨의 "합성 인에이블"신호에 응답하여 비교적 넓어진다. 그러나, 최종 동조 전압이 발생되고 그리고 상기 동조 전압에서 나타나는 펄스 성분이 재생 영상에서 가시적인 간섭을 발생하게 되는 AFT 동작 모드동안, LPF(59)의 대역폭은 고레벨의 "AFT 인에이블 신호에 응답하여 비교적 좁아지게 된다.
이제, 제2도에 보인 주파수 샘플러(30)에 관하여 설명하면, 카운터 장치는 주(main) 다운 카운터(201)와 부(auxiliary) 다운 카운터(203)를 포함한다.
주 멀티플렉서(MUX) 또는 스윗치는 선택된 채널의 채널 번호를 나타내는 이진화된 십진(BCD) 신호(여기서 BCD 신호는 선택된 채널의 대역을 나타낸다. 다시말하면 미국의 경우 저 VHF 채널 2 내지 4에서는 89를, 저 VHF 채널 5 내지 6에서는 93를 고 VHF 채널 7 내지 13에서는 179를 그리고 UHF 채널 14 내지 83에서는 433를 나타낸다)와, IF 신호(즉 미국에서는 366)의 주파수 측정 기간에서 고 논리 레벨의 "채널 수 선택"신호와 고 논리 레벨의 "밴드 선택"신호와 고 논리 레벨 "IF 선택"신호중 각각에 대응하는 주다운 카운트(201)와 "잼(jam)"입력에서 일어나는 IF 신호 화상반송파의 주파수 분할부의 사이클 수에 관련되는 수를 나타내는 BCD신호중 어느 하나를 선택적으로 결합한다. 주 다운 카운트(201)의 "잼"입력에 결합된 BCD신호에 의해 나타나는 가장 높은 수는 제2도에 도시된 바와 같이 3디지트 수가 되기때문에, 주 카운터(201)는 3-디지트 십진 다운 카운터이다.
제1도에서 이미 언급된 바와 같이, 채널 번호를 나타내는 BCD신호는 채널 레지스터(41)에 저장된다. 밴드와 관련된 수를 나타내는 BCD신호는 밴드 해독기(50)에 의해 발생된 밴드 선택신호에 응답하여 207로 표시된 논리 어레이에 의해 발생된다. "주 IF수"로 표시된 화상 반송파 주파수와 관련된 수를 나타내는 BCD신호는 209로 표시된 논리 어레이에 의해 제공된다.
"제로 카운트"검출기는 주 다운 카운터(201)의 카운트가 제로와 같을때 고논리 레벨의 "주 카운트=0"신호를 발생시킨다. ">5"검출기(213)는 주 다운 카운터(201)의 카운트가 5보다 클때 고논리 레벨의 "주 카운트>5"신호를 발생시킨다. "<최대-4"검출기(215)는 주 다운 카운터(201)의 카운트가 최대 카운트 빼기 4보다 더 작을때 고논리 레벨의 "주 카운트<최대-4"신호를 발생시킨다.
주 카운트(201), 주 멀티플렉서(205), 논리 어레이(207), (204) 및 검출기(211), (213), (215)의 논리적 동작이 제7도에 도시되어 있다.
부 멀티플렉서(AUX MUX)(217)는 합성동작 모드에서 에러 펄스발생을 위한 LO 주파수가 AFT동작 모드에서 LO주파수 오프셋 검출을 위한 LO주파수를 측정하는데 사용되는 "합성 및 오프셋"수(예컨대 28)로 식별되는 "첫번째 수"를 스트레이트 이진 코드로 나타내는 2진 신호를 선택적으로 결합하고 또한 AFT동작모드에서,
Figure kpo00001
로 표시된 제어신호에 응답하여 부다운 카운터(203)의 "잼"입력에서 IF화상 반송파의 주파수를 측정하는데 사용되는 "부 IF수"(예컨대, 4)로 식별되는 두번째 수를 나타내는 진 신호를 선택적으로 연결시킨다. 상기 제어신호
Figure kpo00002
은 고논리 레벨을 가지게 되는데, 여기서 IF가 측정되는 일부 수직 귀선 기간동안은 상기
Figure kpo00003
제어신호는 저논리 레벨이 된다.
Figure kpo00004
제어신호가 고 논리 레벨을 가질때, 부 멀티플렉서(217)는 부다운 카운터(203)의 잼입력에 "합성 및 오프셋"수를 나타내는 2진 신호를 결합시킨다.
Figure kpo00005
제어신호가 저 논리레벨이 되면, 부 멀티플렉서(217)는 부 다운 카운터(203)의 잼 입력에 "부 IF수"를 나타내는 2진 신호를 결합시킨다. "합성 및 오프셋"수를 나타내는 2진 신호는 논리 어레이(219)에 의해 제공된다.
제2도에 도시된 실시예에서 부 다운 카운터(203)에 연결된 2진 신호에 의해 나타나는 가장 높은 수는 28이기 때문에, 부 카운터(203)는 지적된 바와 같이 5단계 다운 카운트이다.
"1"검출기(223)는 부 카운터(203)의 카운트가 1과 같을때 고 논리 레벨의 "부카운트=1"신호를 발생한다. 인버터(225)는 "부카운드=1"신호를 발생시키기 위해
Figure kpo00006
신호를 반전시킨다. "4"검출기(227)는 부카운터(203)의 카운트가 4와 같을때 고논리 레벨의 "부카운트=4"신호를 발생시킨다.
제7b도에서 부카운터(203), 부멀티플렉서(217), 논리 어레이(219), (221) 및 검출기(223), (227)의 논리 설명을 도시하고 있다.
제2도에 도시된 나머지 회로구성과 제3도에 도시된 구성을 설명하기에 앞서, 이들 동작의 일반적인 기능에 대해 설명하는 것이 더욱 도움이 될것이다.
이미 언급된 바와 같이, 주파수 측정동작에서, 주파수 샘플러(30)의 카운터 장치는 측정 기간동안 측정되는 신호의 주파수 분할부의 펄스에 응답하여 소정의 수로부터 아래로 카운트하게 된다. 소정의 수는 측정기간 바로 전에 카운트 장치내로 로드된다. 측정기간이 종결되고 나면, 카운트 장치의 카운트는 필요시 주파수 오차를 결정토록 테스트된다.
특히 제2도에 도시된 회로 구성을 참조하면, 소정의 수는 카운터(201), (203)의 프리세트(PR)입력에 각각 결합되는 양(+) 진행의 "잼 인에이블"신호에 응답하여 부 멀티플렉서(217)로부터 부 다운 카운트(203)의 "잼"입력에 인가되는 2진 신호를 로딩하고 주 멀티플렉서(205)로부터 주 다운 카운트(201)의 "잼"입력에 인가되는 2진 신호를 로딩함으로써 얻어진다. 카운터(201), (203)의 "잼"입력에 인가되는 2진 신호는 LO 신호 주파수가 측정될지 아니면 IF 신호의 주파수가 측정될지의 여부에 의존하게 된다. 따라서, 고논리 레벨의 "카운트 인에이블"신호에 응답하여, 측정될 신호를 주파수 분할한 신호가 게이팅 장치를 통해 주 다운 카운터(201)의 클럭(C)입력에 결합된다. "카운트 인에이블"신호가 고논리 레벨을 갖을때, 주다운 카운터(201)의 카운트는 측정될 신호를 주파수 분할한 신호의 각 펄스에 응답하여 1씩 감소하게 된다. "카운트 인에이블"신호의 고논리 레벨구간은 측정되는 신호에 의존하게 된다. 매번 카운터(201)의 카운트는 영(zero)이 되고, 부 카운터(203)의 카운트는 1씩 감소되고, 주 카운트의 "잼 인에이블"신호가 발생된다. 후자는 2진 신호가 주 카운터(201)의 잼 입력에 인가되기 때문이다.
주 멀티플렉서(205)에 의해 주 카운터(201)의 "잼"입력에 인가되는 2진 신호는 LO 신호 주파수가 측정되거나 IF 신호 주파수가 측정되거나 또는 부카운터(203)의 특별한 카운트를 위해 LO 신호가 측정되는 것에 의존하게 된다. 측정기간 말경에, "카운트 인에이블"펄스의 고 논리 레벨이 종결되면, 측정되는 주파수가 분할된 신호는 주 카운터(201)의 클럭 입력으로부터 디스에이블 된다. 따라서, "샘플 펄스"에 응답하여, 주 카운터(201)의 크기는 제3도에 도시된 구성에 의해 테스트된다. 주 카운터(201)의 크기나 측정되는 LO 신호 주파수 또는 IF 신호의 주파수에 따라, 제3도의 구성은 "고 카운트" 또는 "저 카운트"에러 펄스 혹은 "오프셋"펄스를 발생시킨다.
LO주파수가 선택된 채널에 대해 제1도에 도시된 바와 같이 LO 프리 스켈러 분할 인자 256을 갖는 명목값일때, 1024㎲의 구간을 갖는 측정기간에서 발생하는 LO 신호를 주파수 분할한 신호의 사이클 수는 MHz의 단위로 명목 LO 주파수의 4배가 된다.
주 카운터(201)와 부카운터(203)를 포함하는 제2도의 카운터 장치는 텔레비젼 영역의 각 밴드의 채널이 각 채널의 LO 주파수를 기억하는 비교적 큰 용량의 ROM를 필요치 않고 MHz의 단위로 명목 LO 주파수의 4배인 프리세트수로부터 감소하는 쪽으로 카운트하는 카운트 장치를 인에이블링 함으로써 LO 신호 주파수를 측정할 수 있는 주파수 밴드로 일정하게 분할되는 장점을 갖는다. 특히, 각 채널의 LO 주파수 fLO는 아래와 같은 식으로 주워진다.
fLO=(채널번호)(주파수 분할)+밴드 종속 상수 (1)
따라서, 예를들어 LO 프리 스켈러 분할 인자가 256이고 측정 기간이 1024㎲이라면, 각 채널의 프리세트수는 다음과 같은 식으로 주워진다.
프리세트 수=(4)(채널번호)(주파수 분할)+밴드 종속 상수 (2)
예를들면, (2)식에 따라, 미합중국의 방송채널의 LO 신호의 명목 주파수는 다음 표와 같이 주워진다.
Figure kpo00007
상기 표에 표시된 값으로 상기 (2)식을 나타내면 다음과 같이 주워진다.
프리세트수=(24)(채널번호)+(4)(밴드상수) (3)
(3) 식을 감안하여, LO 신호 주파수를 측정하는 제2도의 회로구성의 동작에 대해 설명하기로 한다. LO 주파수 측정기간 바로전에, 채널번호 레지스터(41)에 의해 제공되는 채널번호를 나타내는 2진 신호는 주 다운 카운터(201)로 로드되고 논리 어레이(219)에 의해 제공되는 28 (즉, 24+4)을 나타내는 2진 신호는 부는 다운 카운터(203)로 로드된다. LO 주파수 측정 기간동안, 자파수 분할된 LO 신호는 주 다운 카운터(201)의 클럭 입력에 결합된다. 주파수가 분할된 LO 신호의 각 펄스에 응답하여, 주다운 카운터(201)의 카운트는 1씩 감소된다. 측정 기간동안, 부카운터(203)의 카운트가 1에 이를때 까지, 부카운터의 카운트는 감소된다.
부가적으로, 부카운터(203)의 카운트가 4에 이를 때까지, 채널번호를 나타내는 이진신호는 주 다운 카운터(201)로 또다시 로드된다. 부 다운 카운트의 카운트가 4이면, 논리 어레이(207)에 의해 제공되는 밴드 종속 상수를 나타내는 2진 신호는 주다운 카운터(201)에 로드된다. 따라서, 부 다운 카운터(203)의 카운트는, 부카운터(203)의 카운트가 1에 이를때까지 다운 카운터(201)가 0에 도달할때 마다 1씩 계속적으로 감소하게된다. 만약 LO 주파수가 명목값 이라면, 측정 기간이 끝나면 주 다운 카운터(201)의 카운트는 부카운트(203)의 카운트가 상기 식(3)에 따라 1이 되는 기간동안 제로에 이르게 된다.
실제 LO 주파수에 따라, 측정기간이 끝나면 제3도에 도시된 회로는 합성 동작 모드 동안은 "저 카운트" 또는 "고 카운터"에러 펄스를, AFT동작 모드 동안은 "오프셋"펄스를 발생시킨다.
주 다운 카운터(201)와 부 다운 카운트(203)는 IF 신호의 화상 반송 주파수를 측정하는데 또한 사용된다. 화상 반송파 주파수가 명목값(미합중국에서는 45,75MHz)에 놓일때, 256㎲의 측정기간동안 일어나게되는 주파수 분할된 IF 신호의 사이클 수는 1464, 즉 (4)(366)이 된다.
IF 반송파의 명목 주파수에 대응되는 1464이 카운트를 감안하여, IF 화상 반송파 주파수를 측정하는 제2도의 회로구성의 동작에 대해 설명하면 다음과 같다. IF 주파수 측정기간 바로전에, 논리 어레이(209)에 의해 생성되는 366를 나타내는 2진 신호는 주 다운 카운터(201)내로 로드되고, 논리 어레이(221)에 의해 생성되는 4를 나타내는 2진 신호는 부 다운 카운터내로 로드된다. IF 주파수 측정 기간 동안, 주파수가 분할된 IF 신호의 각 펄스에 응답하여, 주 다운 카운터(201)의 카운트는 1씩 감소된다. 부 다운 카운터(203)의 카운트가 1이 되고 주 다운 카운터의 카운트가 0이 될때까지, 부다운 카운터(203)의 카운트는 1씩 감소하게되고, 논리 어레이(209)에 의해 생성되는 366를 나타내는 2진 신호는 또다시 주 다운 카운터(201)내로 로드된다.
IF 화상 반송파의 실질적인 주파수에 따라, IF 주파수 측정기간 종결시에, 제3도에 도시된 회로 구성은 "고 카운트" 또는 "저 카운트"에러 펄스를 발생시킨다.
제4도의 회로 구성은 LO 신호의 주파수를 측정하는 제어 카운터(201), (203)의 "LO 카운터 프리세트", "LO 카운터 인에이블" 및 "LO 카운터 샘플"펄스 신호들을 발생시킨다. "LO 카운터 프리세트"펄스는 상기 카운터(201), (203)가 LO 주파수 측정 기간 바로전의 2진 신호에 의해 로드되게 한다.
"LO 카운트에 인에이블"의 고논리 레벨은 주파수가 분할된 LO 신호를 주 다운 카운터(201)의 클럭(C) 입력에 연결시켜 LO 주파수 측정기간을 결정하게 된다. "LO 카운터 샘플"펄스는 LO 주파수 측정기간이 끝난바로 다음에 일어나서 에러 펄스를 발생시키기 위해 제3도의 회로구성이 주 다운 카운터(201)의 카운트를 계산하게 한다. LO 카운터 "프리세트""인에이블" 및 "샘플"펄스는 제1도에 도시된 기준 카운터(35)에 의해 발생되는 4R, 2R 및 R타이밍 신호에 응답하여 제4도의 회로 구성에 의해 계속적으로 발생된다.
차후에 설명되는 제5도의 회로구성은 IF 화상반송파의 주파수를 측정하기 위해 카운터(201), (203)를 제어하는 LO 카운터 펄스에 대응하는 유사한 기능을 갖는 제5도에 도시된 IF 카운터 "프리세트", "인에이블" 및 "샘플"펄스를 발생시킨다. 부가적으로, 제5도의 회로 구성은 IF 카운터 "프리세트""인에이블" 및 "샘플"펄스를 내포하는 제5a도에 도시된 "IF싸이클"펄스(파형 G)를 발생시킨다. LO 카운터 펄스와는 달리, IF 카운터 펄스는 일부 수직 귀선 기간동안 예컨대, 제1수직 동기 펄스 다음에 시작하여 텔레텍스트 및 테스트 신호 간격(파형 A 및 G참조) 바로 전에 끝나는 기간 동안에만 수직 펄스(파형 B)에 응답하여, 연속적으로 발생되지는 않지만 선택적으로 발생된다. 이렇게 해서, IF 화상 반송파의 일부 과변조가 주파수 분할된 IF 신호의 펄스를 카운트하는 주 다운 카운터(201)의 기능에 역효과를 제공하지 않게 한다. "IF사이클"펄스는 IF의 주파수 측정 동작동안 제2 및 3도의 회로가 LO 카운터 펄스에 응답하지 못하도록 하는데 이용된다.
제2도에 도시된 회로를 참조하면, "LO 카운터 프리세트"신호는 세트-리세트 플립플롭(S-R FF)(229)의 세트(S) 입력과 OR게이트(231)의 하나의 입력에 연결된다.
게이트(231)의 출력은 S-R플립플롭(233)의 리세트(R) 입력에 결합된다. "채널 번호선택"신호는 S-R플립플롭(229)의 Q출력에서 발생되고, "밴드 수 선택"신호는 S-R플립플롭(233)의 Q출력에서 발생된다. 검출기(227)에 의해 발생되는 "부 카운트=4"신호는 OR게이트(235)의 하나의 입력에 연결되다. OR게이트(235)의 출력은 S-R플립플롭(229)의 리세트(R)입력에 연결된다. "IR사이클"신호는 OR게이트(231), (235)의 제2입력에 연결된다.
"IF사이클"신호는 고논리 레벨을 갖는 IF 사이클 주파수 측정동작 동안을 제외하고는 저 논리 레벨을 갖는다. "IF"사이클의 고 논리 레벨을 OR게이트(231), (235)를 통해 각각 S-R플립플롭(229), (233)의 리세트 입력에 연결되어 이들을 리세트하므로 "LO 카운트 프리세트"와 "부 카운트=4"신호의 고 논리 레벨이 응답할 수 없다.
"IF사이클"신호가 저 논리 레벨을 갖는 동안, "LO 카운터 프리세트"펄스가 발생하면 다시말하면 "LO 카운터 프리세트"신호가 고논리 레벨을 가지면, S-R플립플롭(229)는 세트되고 S-R플립플롭(233)은 리세트된다. 결과적으로, "채널 번호 선택"신호는 고논리 레벨을, "밴드 수선택"신호는 저논리 레벨을 갖게 된다. 따라서, "LO 카운터 프리세트"펄스에 응답하여, 주 멀틴플렉서(205)는 채널 번호 레지스터(41)에 저장되어 있는 선택된 채널의 채널 번호를 나타내는 2진 신호를 주 다운 카운터(201)의 "잼"입력에 결합시키게 된다.
이미 언급된 바와 같이,
Figure kpo00008
신호 즉, "IF사이클"신호 성분은 부 멀티 플렉서(217)의 제어입력에 연결된다.
Figure kpo00009
신호가 저 논리 레벨을 가지면, "IF사이클"신호는 고 논리 레벨을 갖는다. 이는 논리어레이(219)에 의해 제공되는 "합성 및 오프셋 수"예컨대 28을 나타내는 2진 신호가 부 다운 카운터(203)의 "잼"입력에 결합되도록 한다.
"LO 카운터 프리세트"신호와
Figure kpo00010
신호는 "AND"게이트(237)의 각 입력에 결합된다. "AND"게이트(237)의 출력은 OR게이트(239)의 하나의 입력에 연결된다.
OR게이트(239)의 출력은 S-R플립플롭(241)의 세트(S)입력과 OR게이트(243)의 하나의 입력에 연결된다. S-R플립플롭(241)의 Q출력은 주 다운 카운터(201)의 프리세트(PR)입력에 연결된다. OR게이트(243)의 출력은 부 다운 카운터(203)의 프리세트(PR)입력에 연결된다. 따라서,
Figure kpo00011
신호가 고논리 레벨을 갖는 것을 가정할때, "LO 카운터 프리세트"펄스가 일어나면, 주 다운 카운터(201)내로 로드되는 채널 번호를 나타내는 2진 신호와 "합성 및 오프셋"수 예컨대 28을 나타내는 2진 신호는 부 다운 카운터(203)내로 로드된다.
주파수 분할된 LO 신호(fLO/256), LO 카운터 인에이블"신호 및
Figure kpo00012
신호는 AND게이트(245)의 각 입력에 연결된다. AND게이트(245)의 출력은 OR게이트(247)의 하나의 입력에 연결된다. OR게이트(247)의 출력은 주다운 카운터(201)의 클럭(C) 입력에 연결된다. 따라서,
Figure kpo00013
신호가 저논리 레벨을 갖는다고 가정하면, "IF 카운터 인에이블 신호"가 고논리 레벨을 가질때 주파수 분할된 LO 신호는 주 다운 카운터(201)의 클럭(C)입력에 연결된다. 고로, 주 다운 카운터(201)의 카운트는 주파수 분할된 LO 신호의 각 펄스에 응답하여 1씩 감소된다.
주 다운 카운터(201)와 관련되는 "0"검출기(211)의 출력과 부 다운 카운터(203)와 관련되는 "1"검출기(223)의 출력신호를 반전시키는 인버터(225)의 출력은 AND게이트(249)의 각 입력에 연결된다. AND게이트(249)의 출력은 부 다운 카운터(203)의 클럭 입력과 OR게이트(239)의 제2입력에 연결된다. AND게이트(249)는 인버터(225)에 출력에서 발생되는
Figure kpo00014
이 고 논리 레벨을 갖는 동안 검출기(211)의 출력에서 발생되는 "주 카운트=0"신호의 고 레벨을 통과시킨다. 이미 언급된 바와 같이, 고 논리레벨이 OR게이트(239)의 출력에서 발생되면, S-R플립플롭(241)은 고논리 레벨의 "잼 인에이블"신호가 주 다운 카운터(201)의 프리세트(PR) 입력에서 발생되도록 세트된다. 따라서 부 다운 카운터(203)의 카운트가 1에 도달되지 않는한 주 다운 카운터(201)의 카운트가 0일때 마다, 부 카운터(203)의 카운트는 1씩 감소하게 되고, 주 멀티플렉서(205)로부터 주 다운 카운터(201)의 "잼"입력에 연결되는 2진 신호는 주 다운 카운터(201)내로 로드된다.
OR게이트(247)의 출력이 인버터(251)의 입력에도 연결된 인버터(251)의 출력은 S-R플립플롭(241)의 리세트(R)입력에 연결된다. 결과적으로, S-R플립플롭(241)은 주 다운카운터(201)가 0에 이를때 예컨대 고논리 레벨의 "주 카운트=0"신호에 응답하여 세트된 후 주 다운 카운터(201)의 클럭(C)입력에 연결된 주파수 분할신호 사이클의 1/2로 리세트 된다.
이렇게 해서, 주다운 카운터(201)의 "잼 인에에블"신호가, 주 다운 카운터(201)의 "잼"입력에 연결된 2진신호가 주 다운 카운터내로 로드되기에 충분히 긴 시간동안 지속되지만은 주 다운 카운터(201)의 클럭(C) 입력에 결합되는 주파수 분할된 다음 펄스가 일어나기 전에 끝나게 된다. 이는 아주 중요한데, 그 이유는 LO 신호 주파수 측정동안, 주 카운터(201)는 주파수 분할된 LO 신호의 펄스 사이에서 부 다운 카운터(203)의 카운트가 0에 도달할때마다의 채널수와 부 카운터(203)의 카운트가 4에 이를때의 밴드수로 프리세트되어야 하기 때문이다.
이것이 발생하는 방식에 대해 제2도를 참조하여 설명하면 다음과 같다.
"부 카운트=4"신호는 "4"검출기(227)의 출력으로 부터 S-R 플립플롭(233)의 세트(S)입력과 OR게이트(235)의 입력에 연결된다. 부 카운터(203)의 카운트가 4에 도달하면, 검출기(227)의 출력에 발생되는 고논리 레벨은 S-R 플립플롭(233)의 세트(S)입력에 연결되고 OR게이트(235)를 통해 S-R 플립플롭(229)의 리세트(R)입력에 연결된다. 이는 S-R 플립플롭(233)을 세트시킨다. 결과적으로, "IF사이클"신호가 저 논리 레벨을 갖는다고 또다시 가정하면, 주 멀티플렉서(205)의 "밴드 수 선택"제어 신호만이 고 논리 레벨을 갖게된다. 이는 주 멀티플렉서(205)가 논리 어레이(207)에 의해 제공되는 밴드수를 나타내는 2진 신호를 주 다운 카운터(201)의 "잼"입력에 결합되도록 한다. S-R 플립플롭(214)의 Q출력에서 발생되는 주 다운 카운터(201)의 "잼 인에이블"신호는 주 다운 카운터(201)의 카운트가 부 다운 카운터(203)의 카운트를 4로 되게 하는 새로운 카운트에 이르게 될때, 고 논리 레벨로 세트되기 때문에, 밴드수를 나타내는 2진 신호는 주 다운 카운터(201)내로 로드된다. 따라서, 주 다운 카운터(201)의 카운트는 주파수가 분할된 LO 신호의 각 펄스에 응답하여 1씩 감소하게 된다.
부 다운 카운터(203)에 카운트가 1에 이를때까지 주 다운 카운터(201)가 0에 도달할 때마다, 부 다운 카운터(203)의 카운트는 1씩 감소되고 그리고 밴드수를 나타내는 2진 신호는 부 카운터(203)의 클럭(C)입력과 AND게이트(249)를 통해 OR게이트(239)의 입력에 연결되는 "주 카운트=0"신호의 고 논리 레벨에 응답하여 주 다운 카운터(201)내로 또 다시 로드된다. 부 다운 카운터(203)의 카운트가 1에 이르면, AND게이트(249)는 "주 카운터=0"신호의 고 논리 레벨을 주 다운 카운터(203)의 클럭(C)입력과, OR게이트(239)에 연결시키지 못하게 된다.
"LO 카운터 인에이블"신호의 고 논리 레벨이 끝나면, 주파수 분할된 LO 신호는 주 다운 카운터(201)의 클럭(C)입력에 연결되지 못한다. "LO 카운터 샘플"펄스가 "LO 카운터 인에이블"신호의 고 논리 레벨 종결 이후 바로 다음에 일어나면, 제3도의 회로 구성은 주 카운터(201)의 카운트를 검사하게 되며, "합성 인에이블"제어 신호나 "AFT 인에이블"제어 신호가 고 논리 레벨을 갖는 것과 주 다운 카운터(201)의 카운트에 따라, 에러 펄스를 발생시키거나 "오프셋"펄스를 선택적으로 발생시키거나 혹은 발생시키지 않게 되는 바, 이에 대해서는 제3도를 참조하여 하기에 설명하기로 한다.
IF 주파수 측정 동작으로 되돌아 가면, "IF 사이클"신호는 "IF 수 선택"제어 신호로서 주 멀티플렉서(205)에 연결된다. 고 논리 레벨의 "IF 사이클"신호가 발생하면, S-R 플립플롭(229), (233)은 리세트되어, 주 멀티플렉서(205)의 "채널 번호 선택" 및 "밴드수 선택"제어 신호가 저 논리 레벨을 그리고 주 멀티플렉서(205)의 "IF 수 선택"제어 신호가 고 논리 레벨을 갖도록 한다. 따라서, 주 멀티플렉서(205)는 논리 어레이(209)에 의해 제공되는 주 IF 수, 예컨대 366을 주 다운 카운터(205)의 "잼"입력에 연결시킨다. "IF 사이클"신호가 고 논리 레벨을 가지면,
Figure kpo00015
신호는 저 논리 레벨을 갖는다. 따라서, 부 멀티플렉서(217)는 부 IF 수 예컨대 4를 나타내는 2진 신호를 부 다운 카운터(203)의 "잼"입력에 연결시킨다.
고 논리 레벨의 "IF 카운터 프리세트"펄스가 발생하면, IF 카운터 프리세트 펄스는 OR 게이트(239)를 통해 주 다운 카운터(201)의 프리세트(PR) 입력에 연결되고, OR 게이트(243)를 통해 부 다운 카운터(203)의 프리세트(PR)입력에 연결된다.
"IF 카운터 인에이블"신호와 주파수 분할된 IF 신호(fIF/8)는 AND 게이트(253)의 각 입력에 연결된다. AND 게이트(253)의 출력은 OR 게이트(247)의 제2입력에 연결된다. 고 논리 레벨의 "IF 카운터 인에이블"신호가 발생하면, 주파수 분할된 IF 신호는 AND 게이트(253)와 OR 게이트(247)를 통해 주 다운 카운터(201)의 클럭(C)입력에 연결된다. 주파수 분할된 IF 신호의 각 펄스에 응답하여, 주 다운 카운터(201)의 카운트는 1씩 감소하게 된다. 주 다운 카운터(201)의 카운트가 0에 도달하면 부 다운 카운터(203)의 카운트가 1에 이를때까지, 고 논리 레벨의 "주 카운트=0"신호는 AND 게이트(249)를 통해 부 다운 카운터(203)의 클럭(C)입력에 그리고 AND 게이트(249)와 OR 게이트(239)를 통해 S-R 플립플롭(241)의 세트(S)입력에 각각 연결된다. 이는 부 다운 카운터(203)의 카운트가 1씩 감소되도록 하고 밴드수를 나타내는 2진 신호가 주 카운터(201)내로 로드되도록 한다. 고 논리 레벨의 "IF 카운터 인에이블"신호가 종결되면, AND 게이트(253)는 주 다운 카운터(201)의 클럭(C)입력으로 부터 AND 게이트(253)로의 주파수 분할된 IF 신호 결합을 차단받는다. "IF 카운터 샘플"펄스가 고 논리 레벨의 "IF 카운터 인에이블"신호의 종결 바로후에 일어나면, 제3도의 회로는 주 카운터(201)의 카운트를 계산하여 적절한 에러 펄스를 발생시킨다.
제3도의 회로에 대해 설명하면 다음과 같다. 만약 주 카운터(201)의 부 카운터(203)의 카운트가 1이 되는 기간동안 0의 카운트를 통과시키면 측정되는 신호 주파수는 높게(high)되고, 그렇지 않으면 측정되는 신호 주파수는 낮게(low)된다. 따라서, 제3도의 회로는 부 카운터(203)의 카운트가 측정 기간동안 1이 될때 주 카운터(201)의 카운트가 0에 도달하는지 아닌지를 결정하기 위해 데이타 플립플롭(D-FF)(301)을 포함한다.
데이타 플립플롭(301)은 OR 게이트(303)를 통해 리세트(R)입력에 연결되는 고 논리 레벨의 "LO 카운터 프리세트" 및 "IF 카운터 프리세트"펄스에 응답하여 각 측정기간 바로 전에 리세트된다. 데이타 플립플롭(301)은 데이타(D)입력에서는 "부카운트=1"신호를 그리고 클럭(C)입력에서는 "주카운트=0"신호를 각각 받는다. 만약 부카운터(203)의 카운트가 1일때 주카운터(201)가 0의 카운트에 이르지 않으면, 데이타 플립플롭(301)은 리세트되므로 측정기간 종결시에 Q출력에서 발생되는 신호는 저 논리 레벨이 되고
Figure kpo00016
출력에서 발생되는 신호는 고 논리 레벨을 갖게 된다. 부카운터(203)의 카운트가 1일때 주카운터(201)가 0의 카운트에 도달한다면, 데이타 플립플롭(301)은 세트되므로 측정기간 종결시에 Q출력에서 발생되는 신호는 고 논리 레벨을 갖게 되고
Figure kpo00017
출력에서 발생되는 신호는 저 논리 레벨을 갖게된다.
AND 게이트(305), (307)는 LO 신호 주파수가 합성 동작모드동안 높거나 낮을때, "LO 고 카운트"펄스 또는 "LO 저 카운트"펄스를 발생시키는데 사용된다. 이를 위해, "합성 인에이블" 및 "LO 카운터 샘플"신호는 AND 게이트(305), (307)의 각 입력에 연결되고, 데이타 플립플롭(301)의 Q출력은 AND 게이트(305)의 입력에 연결되며, 데이타 플립플롭(301)의
Figure kpo00018
출력은 AND 게이트(307)의 입력에 연결된다. AND 게이트(305), (307)의 출력은 OR 게이트(309), (311)의 각 제1입력에 연결된다. 제1도 회로의 업/다운 카운터의 "저 카운터" 및 "고 카운트"에러 펄스는 OR 게이트(309), (311)의 출력에서 발생한다.
AND 게이트(305), (307)는 "고 논리 레벨의 합성 인에이블"신호에 응답하여, 이들의 다른 두 입력에 반응하도록 인에이블된다. LO 신호 주파수가 높으면, 데이타 플립플롭(301)는 LO 측정기간 동안 Q출력 신호가 고 논리 레벨이 되고 Q출력 신호가 저 논리 레벨이 되도록 세트된다. 따라서, 양(+)진행 "LO 카운터 샘플"펄스가 측정기간이 끝난 바로 다음에 발생하면, 상기 펄스는 "고 카운트"에러 펄스로서 AND 게이트(305)와 OR 게이트(309)를 통해 업/다운 카운터(55)에 연결된다. LO 신호 주파수가 낮으면, 데이타 플립플롭(301)은 LO 측정 기간 종결시 Q 출력 신호가 저 논리 레벨이 되고
Figure kpo00019
출력 신호가 고 논리 레벨이 되도록 리세트된다. 따라서, 양(+)진행 "LO 카운트 샘플"펄스가 발생하면, 이는 "저 카운트"에러 펄스로서 AND 게이트(307)와 OR 게이트(311)을 통해 업/다운 카운터(55)에 연결된다.
만약 LO 주파수가 정확하면, 데이타 플립플롭(301)은 LO 측정 기간이 끝나기 바로 전에 세트됨을 알 수 있을 것이다. 결과적으로, "고 카운트"에러 펄스는 LO 주파수가 정확하더라도 발생된다. 제3도의 회로는 합성 동작 모드동안 "저 카운트" 또는 "고 카운트"에러 펄스가 존재하게 하여 동조 전압이 항상 최종치를 오버슈트(over-shoot)하도록 하는 목적으로 배열된 것이다. 이것의 목적에 대해서 동조 제어 유닛(45)의 논리 동작을 참조하여 서술하기로 한다.
AND 게이트(313), (315)는 AFT 동작 모드 동안 IF 신호의 화상 반송파 주파수가 각각 낮거나 높을때 "IF 저 카운트"에러 펄스 또는 "IF 고 카운트"에러 펄스를 발생시키는데 사용된다. 이를 위해, "자동 AFT 인에이블" 및 "IF 카운터 샘플"신호는 AND 게이트(313), (315)의 각 입력에 연결되고, 데이타 플립플롭(301)의 Q출력은 AND 게이트(313)의 입력에 연결되며, 데이타 플립플롭(301)의
Figure kpo00020
출력은 AND 게이트(315)의 입력에 연결된다. 또한, "주 카운트=1"신호를 반전시키는데 이용되는 인버터(317)의 출력은 AND 게이트(315)의 입력에 연결된다. AND 게이트(313), (315)의 출력은 OR 게이트(309), (311)의 제2입력에 각각 연결된다.
AND 게이트(313), (315)는 AND 게이트(305), (307)와 사실상 같은 방식으로 데이타 플립플롭(301)과 협동하여, IF 화상 반송파의 주파수가 각각 낮거나 높을때 "저 카운트" 및 "고 카운트"에러 펄스를 발생시킨다. 그러나, 인버터(317)의 존재는 만일 주카운터(207)의 카운트가 0인 경우 AND 게이트(313)가 "LO 카운터 샘플"펄스를 OR 게이트(309)에 연결시키지 못하도록 하므로써 IF 측정 기간이 종결시
Figure kpo00021
이 저 논리 레벨을 갖게 된다. 따라서, IF 화상 반송파 주파수가 정확하면, "저 카운트" 또는 "고 카운트"에러 펄스가 전혀 발생하지 않는다.
측정 기간 시작은 각각의 주파수 분할된 신호와 동기되지 않는다. 따라서, 양(+)진행 펄스 가장자리의 정확한 수가 측정기간동안 주 카운터(201)에 의해 카운트 된다하더라도, 이는 주파수 분할된 각 신호의 한 사이클 만큼 주파수 에러를 갖게된다. 이는 LO 주파수 측정에서는 ±250KHz 그리고 IF 주파수 측정에서는 ±31.25KHz에 대응된다. 이들 수치는 텔레비젼 수상기를 동조시키기에 충분하다. 주파수 측정의 정밀성은 각 프리 스켈러의 분할인자를 감소시키거나 각 측정기간의 시간 간격을 증대시킴으로써 향상된다. 전자는 주파수 샘플러(31)가 처리해야하는 신호의 주파수를 증대시키기 때문에 바람직하지 않다. 또한, 후자는 어떤 환경에서 IF 화상 반송파가 앞서 언급한 이유들로 인해서 과변조될 수 있는 텔레텍스트 및 테스트 신호 기간내로 IF 측정기간이 연장될 수 있기 때문에 IF 신호의 주파수 측정에 관해서 바람직하지 못하다.
AND 게이트(319), (321)와 OR 게이트(323)는 제2도의 회로의 검출기(213), (215) 및 데이타 플립플롭(301)과 함께 이용되어 LO 주파수가 소정의 오프셋 예컨대 ±1.25MHz에 의해 이전의 합성 FLL 동작 동안 설정된 값으로부터 변화하게 될때 AFT FLL 동작 동안 "오프셋"펄스를 발생시킨다. LO 주파수 측정동안, 이미 언급된 바와 같이 주 다운 카운터(201)의 각 카운트는 0.250MHz 증분에 대응된다. 따라서 ±1.25MHz보다 더 큰 주파수 오프셋 검출은 ±5의 영 카운트내에서 한 카운트의 검출을 필요로 한다.
이미 언급된 바와 같이, ">5" 검출기(213)은 주 다운 카운터(201)의 카운트가 LO 주파수 측정기간 종결시 5보다 크다면 고 논리 레벨의 "주 카운트>5"출력 신호를 발생한다. ">5"검출기(215)의 출력 신호는 AND 게이트(319)의 한 입력에 연결되며, AND 게이트(319)는 또한 "AFT 인에이블"신호와,
Figure kpo00022
신호와 데이타 플립플롭(301)의
Figure kpo00023
출력에서 발생되는 신호와, 각각 다른 입력에서 발생되는 "LO 카운트 샘플"신호를 받아들이는 AND 게이트(319)의 한 입력에서 연결된다. AND 게이트(319)는 AFT 신호의 고논리 레벨과
Figure kpo00024
신호의 고 논리 레벨에 의해 인에이블 될때, LO 주파수 측정기간 종력시에 주 다운 카운터(201)의 카운트가 5보다 크면 양(+)진행 "LO 카운터 샘플"펄스에 응답하여 양(+)진행 펄스를 발생시킨다. 주 다운 카운터(201)는 0으로 카운트된 후에도 최대 카운트로 부터 계속해서 카운트 다운하기 때문에, 데이타 플립플롭(301)의
Figure kpo00025
출력 신호를 AND 게이트(319)의 입력에 결합시키면 상기 카운트가 실제로 +5보다 크고 그리고 카운트가 크로스된 0(crossed zero)을 가짐으로 해서 측정 기간의 종결시 큰 카운트의 검출에 응답하지 않는한 "LO 카운터 샘플"펄스에 응답하여 AND 게이트(319)에 의해 양(+)진행펄스가 발생되지 않는다.
또한, 이미 언급된 바와 같이 , "<최대-4"검출기(215)는 0카운트가 도달된 후 주 다운 카운터(201)가 최대 카운트가 될때 고 논리 레벨의 "주 카운터<최대-4"출력 신호를 발생시키며, 검출기(629)는 카운터(201)의 카운트가 최대 카운트 빼기 4보다 작게될때를 검출함으로써 동작된다. 검출기(215)의 출력 신호는 "AFT 인에이블"신호,
Figure kpo00026
신호, 데이타 플립플롭(301)의 Q출력에서 발생되는 신호, 및 각각의 다른 입력에서 발생되는 "LO 카운터 샘플"신호를 받아들이는 AND 게이트(321)의 한 입력에 연결된다. AND 게이트(321)는 고 논리 레벨의 "AFT 인에이블"신호와 고 논리 레벨의
Figure kpo00027
신호에 의해 인에이블될때, 만일 LO 주파수 측정기간의 종결시에 주 다운 카운터(201)의 카운트가 최대 카운트 빼기 4보다 작으면 양(+)진행 "LO 카운터 샘플"펄스에 응답하여 양(+)진행 펄스를 발생시킨다. 주파수 측정 동작은 비교적 높은 수로 부터 내림차순으로 카운트 하도록 주 다운 카운터(201)를 인에이블링함으로써 시작되기 때문에, 데이타 플립플롭(301)의 Q출력 신호를 AND 게이트(321)의 입력에 결합시키면 양(+)진행 펄스는 카운트가 이전에 크로스된 0을 갖지 않으므로써 실제로 -5이상일때 "LO 카운트 샘플"펄스에 응답하여 게이트(32')에 의해 발생되지 않는다.
AND 게이트(319), (321)의 출력은 OR 게이트(323)의 각 입력에 연결된다. 양(+)진행 "오프셋"펄스는 양(+)진행 펄스가 AND 게이트(321), (319)중 어느 한 게이트의 출력에서 발생될때 OR 게이트(323)의 출력에서 발생된다.
제4a도에 도시된 LO 카운터 "프리셋트", "인에이블" 및 "샘플"펄스를 발생시키는 논리장치는 제4도에 도시되어 있다. 특히, 인버터(401)와 AND 게이트(403)는 "LO 카운터 프리셋트"펄스를 발생시키는 R 및 2R 타이밍 신호를 결합한다. 2048㎲의 기간을 갖는 R 타이밍 신호는 "LO 카운터 인에이블"신호로서 이용된다. 인버터(401), (405) 및 AND 게이트(407)는 "LO 카운터 샘플"펄스를 발생시키는 R, 2R 및 4R 타이밍 신호를 결합한다.
제5a도에 도시된 IF 카운터 "프리세트", "인에이블", "샘플"펄스와 IF 사이클" 및
Figure kpo00028
신호를 발생시키는 논리장치가 제5도에 도시되어 있다. 제5도를 설명하는 동안 제5a도를 동시에 참조하면 아주 도움이 될것이다.
이미 언급된 바와 같이 제1도의 회로의 "수직 펄스"검출기(71)는 수직 귀선 기간동안 제1수직 동기 펄스후에 양(+)진행 수직 펄스(파형 B)를 발생시킨다. 수직 펄스는 데이타 플립플롭(501)의 데이타(D)입력에 연결된다. 32㎲의 기간을 갖는 64R 타이밍 신호(파형 C)는 데이타 플립플롭(501)의 클럭(C)입력에 연결된다. 데이타 플립플롭(501)는 Q출력이 수직 펄스(파형 B)발생후에 일어나는 64R 타이밍 신호의 제1양(+)진행 가장자리에 응답하여 고 논리 레벨을 갖도록 세트된다.
데이타 플립플롭(501)의 Q출력은 데이타 플립플롭(503)의 D입력에 연결된다. 64R 타이밍 신호는 데이타 플립플롭(501)의 C입력에 연결된다. 데이타 플립플롭(503)은 수직 펄스(파형 B)가 발생한 후 발생되는 기준 신호의 제2양(+)진행 가장자리에 응답하여 Q입력에서 저 논리 레벨이 발생되도록 세트된다. 데이타 플립플롭(501)의 Q출력과 데이타 플립플롭(503)의 Q출력은 NAND 게이트(505)의 입력에 연결된다 : 따라서, 65R 타이밍 신호의 한 시이클의 진폭과 동일한 진폭을 갖는 음(-)진행 펄스
Figure kpo00029
는 수직 펄스(파형 B)가 발생된 후에 일어나는 64R 타이밍 신호의 제1양(+)진행 가장자리 다음에 NAND 게이트(505)의 출력에서 발생된다. NAND 게이트(505)의 출력은 음(-)진행 펄스
Figure kpo00030
에 응답하여 양(+)진행 "IF 카운터 프리세트"펄스(파형 D)를 발생하는 인버터(507)에 인가된다.
"IF 카운터 프리세트"펄스는 데이타 플립플롭(509)의 세트(S)에 입력에 연결된다. "IF 사이클"신호(파형 G)는 데이타 플립플롭(509)의 Q입력에서 발생되고
Figure kpo00031
신호는 데이타 플립플롭(509)의
Figure kpo00032
출력에서 발생된다. 양(+)진행 "IF 카운터 프리세트"펄스에 응답하여 데이타 플립플롭(509)는 "IF 사이클"신호가 고 논리 레벨을 그리고
Figure kpo00033
신호가 저 논리 레벨을 갖도록 세트된다.
음(-)진행 펄스는
Figure kpo00034
는 데이타 플립플롭(511)의 클럭(C)입력에 연결된다. 고 논리 레벨("1")은 데이타 플립플롭(511)의 D입력에 인가된다. "IF 카운터 인에이블"신호(파형 E)는 데이타 플립플롭(511)의 Q출력에서 발생된다. 데이타 플립플롭(511)는 음(-)진행 펄스
Figure kpo00035
의 양(+)진행 가장자리에 응답하여, 데이타 플립플롭(511)의 Q출력에서 발생되는 "IF 카운터 인에이블"신호가 고 논리 레벨을 그리고
Figure kpo00036
출력에서 발생되는 신호가 저 논리 레벨을 갖도록 세트된다.
"IF 카운터 인에이블"신호의 고 논리 레벨 기간 즉 IF 측정 기간의 지속은 4단계 2진 카운터(513)에 의해 결정된다. "IF 카운터 프리세트"펄스는 카운터(513)의 리세트(R)입력에 결합되어 측정기간 이전에 0카운트 조건으로 리세트된다. 따라서, 카운터(513)는 클럭(C)입력에 연결되는 64R 타이밍 신호의 펄스를 카운트한다. 64R 타이밍 신호의 8주기가 카운트되면, 4단계(Q4)의 입력에서 고 논리 레벨이 발생된다. 카운터(519)의 Q4출력은 데이타 플립플롭(511)의 리세트(R)입력에 연결된다. 카운터(513)의 Q4출력에 발생된 고 논리 레벨의 신호에 응답하여, 데이타 플립플롭(511)은 리세트되어 "IF 카운터 인에이블"신호가 IF 측정기간을 끝내는 저 논리 레벨을 가지도록 한다. 64R 타이밍 신호의 각 주기는 32㎲이기 때문에, IF 측정기간은 8×32 즉, 256㎲가 된다. "IF 카운터 프리세트"펄스는 카운터(513)의 리세트(R)입력에 연결되어 측정기간전에 카운트 조건을 0으로 리세트시킨다.
"IF 카운터 샘플"펄스(파형 F)는 데이타 플립플롭(515), AND 게이트(517) 및 인버터(519)에 의해 발생된다. 데이타 플립플롭(511)의
Figure kpo00037
출력 신호
Figure kpo00038
는 데이타 플립플롭(515)의 클럭(C)입력에 연결된다. 고 논리 레벨("1")은 데이타 플립플롭(515)의 데이타(D)입력에 연결된다. 데이타 플립플롭(515)의 Q출력은 AND 게이트(517)의 한 입력에 연결된다. 64R 타이밍 신호는 인터터(519)에 의해 반전되어 AND 게이트(517)의 다른 입력에 연결된다. 측정 기간이 끝나면 데이타 플립플롭(511)의 Q출력에서 발생되는 양(+)진행 가장자리에 응답하여, 데이타 플립플롭(515)의 Q출력에서 고 논리 레벨이 발생되어 AND 게이트(517)를 인에이블시킨다. 제1단계 카운터(513)의 출력(Q1)에서 발생된 신호는 데이타 플립플롭(515)의 리세트(R)입력에 연결된다. 따라서 데이타 플립플롭(515)은 리세트되어 Q출력에서 발생된 고 논리 레벨을 끝내고 IF 측정 기간이 끝난후 64R 타이밍 신호의 한 사이클로 AND 게이트(517)를 디스에이블 시킨다. 따라서, AND 게이트(517)는 IF 측정 기간이 끝난후 "IF 카운터 샘플"펄스로서 64R 타이밍 신호의 한 펄스를 그 출력으로 통과시키게 된다.
"IF 카운터 샘플"펄스는 인버터(521)에 연결된다. 인버터(521)의 출력은 데이타 플립플롭(509)의 클럭(C)입력에 연결된다. 데이타 플립플롭(509)의 데이타(D)입력은 저 논리 레벨을 받아들인다. 따라서, "IF 카운터 샘플"펄스의 음(-)진행 가장자리에 응답하여 데이타 플립플롭(509)은 리세트되어 Q출력에서 발생되는 "IF 사이클"신호가 저논리 레벨을,
Figure kpo00039
출력에서 발생되는
Figure kpo00040
신호가 고 논리 레벨을 각각 갖도록 한다.
"합성 인에이블"신호는 데이타 플립플롭(501), (509)의 리세트(R)입력에 연결된다. "합성 인에이블"신호는 고 논리 레벨은 IF 카운터 "프리세트", "인에이블" 및 "샘플"펄스의 발생을 저지하고 또한 합성 동작모드 동안
Figure kpo00041
신호가 고 논리 레벨을 갖도록 한다.
제1도와 5도에서 블록으로 도시된 수직 동기 펄스 검출기(71)의 논리 설명은 제6도에 도시되어 있다. 제6도를 설명하는 동안 제6a도에 도시된 파형을 참조하여 더욱 도움이 될것이다.
제6도에 도시된 수직 동기 펄스 검출기(71)는 두개의 2단계 리세트가능한 2진 카운터(601), (603)를 포함한다. 8μS 주기를 갖는 256R 타이밍 신호는 카운터(601), (603)의 클럭(C)입력에 연결된다. 수평 및 수직 동기 및 이클라이징(equalizing)펄스를 포함하는 복합 동기 신호를 카운터(601)의 리세트(R)입력과 인버터(605)의 입력에 연결된다. 인버터(605)의 출력은 카운터(603)의 리세트(R)입력에 연결된다.
인버터(605) 출력신호의 비교적 좁고 연속적인 양(+)진행 펄스간의 기간은 수직 귀선 기간동안 일어나는 비교적 넓은 양(+)진행 수직 동기 펄스의 기간에 대응한다. 제6a도에 도시된 바와 같이, 한 수직 동기 펄스의 기간 256R 타임이 신호의 연속적인 세 사이클 기간에 대응한다. 카운터(603)는 인버터(605) 출력신호의 각 양(+)진행 펄스의 고 논리 레벨에 응답하여 리세트된다. 따라서, 수직 동기 펄스는 세개의 양(+)진행 클럭 펄스가 카운터(603)에 의해 연속적인 양(+)진행 리세트 펄스 사이에서 카운트 될때 존재하게 된다. 이를 검출하기 위해 제1 및 제2단계의 카운터(603)의 출력 Q1, Q2는 AND게이트(607)의 입력에 연결된다. 카운터(603)의 Q1, Q2 출력에서 발생되는 신호가 모두 고 논리 레벨을 가질때, AND게이트(607)는 출력에서 고 논리 레벨을 발생시키게 된다. AND게이트(607)의 출력은 S-R 플립플롭(609)의 세트(S)입력에 연결된다. AND게이트(607)의 출력에서 발생되는 고 논리 레벨은 S-R 플립플롭(409)를 세트시켜 Q출력에서 고 논리 레벨을 발생시킨다. S-R 플립플롭(609)의 Q 출력은 AND게이트(613)의 한 입력에 연결된다. "동기 유효성"검출기(615)의 출력은 AND게이트의 다른 입력에 연결된다. "수직"펄스는 S-R 플립플롭(609)이 세트될때 AND게이트(613)의 출력에서 발생되고 고 논리 레벨은 하기에 설명되는 "동기 유효성"검출기(615)의 출력에서 발생된다.
제6a도에 도시된 바와 같이 좁은 연속적인 양(+)진행 포스트 이클라이징(post-equalizing) 펄스간의 기간(및 비교적 좁은 연속적인 양(+)진행 프리 이클라이징(pre-equalizing)펄스간의 기간)은 256R 타이밍 신호의 세개의 연속적인 사이클 기간과 유사하게 대응된다. 카운터(601) 및 AND게이트(611)는 세개의 클럭펄스가 두개의 연속적인 양(+)진행 포스트 이클라이징 펄스 사이에서 카운트 될때 고 논리 레벨을 발생시키기 위해 카운터(603)과 AND게이트(607)과 유사한 형태로 배치되어 포스트 이클라이징 기간의 출발점을 검출하게 된다. AND게이트(611)의 출력은 S-R 플립플롭(609)를 리세트시켜 S-R 플립플롭(609)의 Q출력에서 발생되는 고 논리 레벨을 종결짓기 의해 S-R 플립플롭(609)의 리세트(R)입력에 연결된다.
비데오 게임처럼 RF 텔레비젼 신호의 일부 전원은 프리이클라이징 펄스 및 포스트 이클라이징 펄스를 제공하지 않는다. 그러나, 제6도에 도시된 회로는 세개의 클럭펄스가 카운터(601)에 의해 연속적인 포스트 이클라이징 펄스 사이가 아닌 연속적인 수평 동기 펄스 사이에서 카운트 될때 S-R 플립플롭(609)가 리세트되는 것을 제외하고는 전술된 바와 동일한 방식으로 동작하게 된다.
동기 유효성 검출기(615)는 합성 동기 신호에 응답하여 합성 동기 신호에 응답하여 합성 동기신호가 정확하고 비교적 노이즈가 없을때 AND게이트(613)가 수직펄스를 발생시키도록 고 논리 레벨 출력신호를 발생시킨다. 이를 위해, "동기 유효성"검출기(615)는 평균 검출기를 포함한다. 변화를 결정하는 합성 동기 신호의 주파수 및 기간을 테스트함으로써 작동하는 "동기 유효성"검출기(615)의 또 다른 적절한 배치는 본 출원과 같이 알.씨.에이 코포레이션에 양도되고 1981년 5월 8일자로 출원된 엠.피.프랜치와 제이.톨트스의 미합중국 특허출원 제261449호에 설명되어 있다. 비교적 노이즈가 없는 경우에는 검출기(615)와 AND게이트(613)가 제거된다. 이 경우에 수직펄스는 S-R 플립플롭(609)의 Q 출력에서 직접 발생된다.
제8도를 참조하여 이진을 증배기(BRM)(57), 저역통과필터(59) 및 업/다운 카운터(55)를 포함하는 회로 구성에 대해 특별히 설명하면 다음과 같다.
BRM(57)에서 단계수는 동조 전압 단계가 재생된 화상의 시각적인 간섭을 야기하는 LO 주파수 단계를 발생시키지 않도록 선택된다. 예로써, 이를 위해서는 14단계가 아주 적합하다. BRM(57)의 클럭신호 주파수는 동작 사이클을 완성하는 BRM(57)과 AFT 동작 모드동안 매 필드에서 일어나는 에러 펄스 사이에서 변하는 동조 전압을 위해 충분한 시간을 제공하도록 선택된다. 제1도에서 예로써 지적된 바와 같이, 이를 위해서는 4MHz가 가장 적합하다. 이미 전술된 바와 같이, 합성 동작 모드는 거침, 중간 및 미세 동조 기간으로 나눠지는데 상기 각 기간에서 변화될 수 있는 BRM(단계수는 4MHz)클럭신호가 에러펄스 사이에서 변하는 동조 전압을 위해 적절한 시간을 갖도록 제한된다. 더구나, 제8도에 도시된 바와 같이, 저역통과필터(59)를 위해 실질저항 및 커패시턴스 값 사용을 허용토록 BRM(57)을 위해 4MHz 클럭을 선택하는 것은 동조 전압의 가장 나쁜 경우의 리플이 시각적인 간섭을 일으키게 되는 LO 주파수 동요 즉 50MHz 요동보다 아주 낮은 LO 주파수 동요를 발생시키는 것과 일치한다.
BRM(57)는 알.씨.에이 제품으로 상업적으로 널리 이용되고 있는 CD 4089 집적회로 이진을 증배기와 유사한 형태로 구성된다.
제8도에 도시된 저역통과필터에 대해 설명하자면, BRM(57)의 출력신호를 AND게이트(801), (803)의 제1입력에 연결된다. "합성 인에이블"제어신호는 AND게이트(801)의 제2입력에 연결되고 "AFT 인에이블" 제어 신호는 AND게이트(803)의 제2입력에 연결된다. 합성 동작 모드동안, "합성 인에이블"신호는 고 논리 레벨로 되어 BRM(59)의 출력신호가 레지스터(805)와 커패시터(807)와 커패시터(807)로 구성된 저역통과필터(59)의 제1저역통과필터부로 연결하도록 AND게이트(801)를 인에이블시킨다. AFT 동작 모드동안, "AFT 인에이블"신호는 고 논리 레벨이 되어 BRM(57)의 출력신호를 레지스터(809)와 커패시터(807)로 구성된 저역통과필터(59)의 제2저역통과필터로 연결하도록 AND게이트(803)를 인에이블 시킨다. 레지스터(805), (809)와 커패시터(807)의 결합은 제1도에서 설명한 바와 같이 저역통과필터(59)에 의해 발생되는 DC 전압을 증폭하는 증폭기(61)의 입력에 연결된다. 두개의 레지스터와 커패시터로 구성된 저역통과필터(59)의 구조는 비교적 간편하기 때문에 위상 푹 루프 동조 제어시스템에서 통상적으로 사용되는 좀더 복잡한 저역통과필터 보다는 훨씬 경제적 잇점을 갖게 된다.
제8도에 도시된 업/다운 카운터(55)는 14단계 카운터장치로 실시되는데, 여기서 2단계 업/다운 카운터(55a), 4단계 업/다운 카운터(55b), 4단계 업/다운 카운터(55c) 및 4단계 업/다운 카운터(55d)는 OR게이트(811a), (811b) 및 (811c)를 통해 업/다운 카운터(55b), (55c) 및 (55d)의 캐리인(carryin : CI)입력에 각각 연결된 업/다운 카운터(55a), (55b) 및 (55c)의 캐리인(carryin : CO)출력과 캐스케이드로 연결된다. 카운터(55a) 내지 (55d)는 알.씨.에이 회사 제품으로 상업적으로 널리 판매되고 있는 CD 4516 집적회로 2진 업/다운 카운터와 유사한 방식으로 구성된다.
주파수 샘플러(30)로부터의 "저 카운트" 또는 "고 키카운트"에러펄스는 NOR게이트(813)를 통해 업/다운 카운터(55d)의 클럭(C)입력에 직접 연결되며 또한 NOR게이트(813)와 AND게이트(815z), (815b) 및 (815a)를 통해 각각 업/다운 카운터(55c), (55b) 및 (55a)의 클럭 입력에 선택적으로 연결된다. "거침 동조", "중간 동조" 및 "미세 동조" 제어신호는 인버터(817c), (817b) 및 (817a)에 의해 반전되어 AND게이트(815c), (815b) 및 (815a)의 각 입력에 연결된다. 따라서, AND게이트(815c), (815b) 및 (815a)는 동조 제어 유닛(45)에 의해 발생되는 "거침 동조", "중간 동조" 및 "미세 동조"제어신호의 고 논리 레벨에 응답하여 에러펄스를 각 클럭 입력에 연결시키기 위해 선택적으로 디스에이블 된다.
"거침 동조"제어 신호가 고 논리 레벨일때, AND게이트(815c), (815b) 및 (815a)는 디스에이블되고 에러펄스를 카운터(55d)의 클럭 입력에만 연결된다. "중간 동조"제어 신호가 고 논리 레벨이면, AND게이트(815b), (815a)는 디스에이블되고 에러 펄스는 단지 카운터(55d), (55c)의 클럭 입력에만 연결된다. "미세 동조"제어 신호가 고 논리 레벨을 가지면, AND게이트(815a)는 디스에이블되고 에러펄스는 카운터(55d), (55c) 및 (55b)의 클럭 입력에만 연결된다. "거침 동조", "중간 동조" 또는 "미세 동조"제어 신호중 어느 한 동조 제어 신호도 고 논리 레벨을 갖지 않으면, 에러 펄스는 카운터(55d), (55c), (55b) 및 (55a)의 모든 클럭 입력에 연결된다. "거침 동조", "중간 동조" 및 "미세 동조"제어 신호는 OR게이트(811c), (811b) 및 (811a)의 입력에 연결되고 고 논리 레벨에 있을때 고 논리 레벨의 캐리인(CI) 신호를 카운터(55d), (55c) 및 (55b)의 각 캐리인 입력에 제공한다. 제9도의 회로를 참조하여 더욱 상세히 설명하자면, 동조 제어 유닛(43)의 회로는 "거침 동조", "중간 동조" 및 "미세 동조"제어 신호가 제9a도에 도시된 바와 같이 연속적인 기간동안 고 논리 레벨을 갖도록 한다. AFT 동작 모드동안, 모든 제어 신호는 저 논리 레벨을 갖게 되어 카운터(55)의 총 14비트 해상도가 이용가능하게 된다.
S-R 플립플롭(819)은 세트(S) 입력에서 "고 카운트"에러 펄스를, 리세트(R) 입력에서는 "저 카운트"에러 펄스를 각각 받아들이며 또한 카운터(55a) 내지 (55d)의 업/다운 제어 입력에 연결되는 Q출력을 갖는다. "고 카운트"에러 펄스가 발생되면, S-R 플립플롭(819)은 세트되어 고 논리 레벨이 Q 출력에서 발생되도록 한다. "저 카운트"에러 펄스가 발생되면, S-R 플립플롭(819)는 리세트되어 저 논리 레벨이 Q 출력에서 발생되도록 한다. 고 논리 레벨이 S-R 플립플롭(819)의 Q 출력에서 발생되면, 카운터(55a) 내지 (55d)의 크기에는 에러 펄스에 응답하여 증가하게 된다. 저 논리 레벨이 S-R 플립플롭(819)의 Q 출력에서 발생되면, 카운터(55a) 내지 (55d)의 크기는 에러 펄스에 응답하여 감소하게 된다.
제1도에서 블록 형태로 도시된 동조 제어 논리 유닛(45)의 논리 동작이 제9도에 도시되어 있다. 제9도의 회로를 설명하는 동안 제9a도에 도시된 파형을 참조하면 도움이 될 것이다.
제9도의 회로에 있어서, AND게이트(901)와 데이타 플립플롭(903), (905)을 포함하는 논리 어레이는 새로운 채널이 선택될 때 새로운 채널 신호의 고 논리 레벨이 발생된 후에 "스타트"펄스를 발생시키기 위해 "LO 카운터 프리세트"펄스중 어느 하나는 선택한다. AND게이트(901)는 데이타 플립플롭(903)의 Q 출력과 데이타 플립플롭(905)의
Figure kpo00042
출력에서 발생되는 신호에 응답하여 단지 하나의 "프리세트"펄스가 제9a도에 도시된 "스타트"펄스로서 입력으로부터 출력으로 연결되도록 충분한 시간 기간동안 인에이블된다.
"스타트"펄스는 Q 출력에서 고 논리 레벨 "합성 인에이블"신호를 발생하는 S-R 플립플롭(907)의 한 세트(S)입력에 연결된다.
"스타트"펄스는 제9도에 도시된 하나의 "LO 카운터 샘플"펄스를 스팬(span)하는 양(+)진행 "리세트"펄스를 발생시키기 위해 AND게이트(913)와 결합하는 S-R 플립플롭(909), (911)의 각 세트(S)입력에 연결된다. 이에 대해 설명하면 다음과 같다.
NOR게이트(921), 배타 OR게이트(923) 및 NOR게이트(925)를 구비한 S-R 플립플롭(915), 데이타 플립플롭(917) 및 데이타 플립플롭(919)는 제8도에 도시된 회로에 "거침 동조", "중간 동조" 및 "미세 동조"제어신호를 발생한다. 특히 "거침 동조" 제어 신호는 "새로운 채널"신호에 응답하여 고 논리 레벨을 갖게 되고, 이후에는 "중간 동조" 및 "미세 동조"제어 신호가 LO 주파수 샘플러(31)에 의해 검출되는 주파수 에러의 각 변화에 연속적으로 응답하여 고 논리 레벨을 갖게 된다.
제9도에 도시된 구조를 특히 참조하면, 주파수 샘플러(30)에 의해 발생되는 "고 카운트" 및 "저 카운트"에러 펄스는 S-R 플립플롭(915)의 세트(S) 및 리세트(R)입력에 각각 연결된다. S-R 플립플롭(915)의
Figure kpo00043
및 Q 출력은 데이타 플립플롭(917), (919)의 클럭(C)입력에 각각 연결된다.
데이타 플립플롭(917), (919)의 각
Figure kpo00044
출력과 D입력은 서로 연결되어 데이타 플립플롭(917), (919)을 "토글"플립플롭으로 구성한다. "리세트"펄스는 데이타 플립플롭(917), (919)의 리세트 입력에 연결된다. S-R 플립플롭(907)의
Figure kpo00045
출력에서 발생되는 "AFT 인에이블"신호는 데이타 플립플롭(917), (919)의 세트 입력에 연결된다. 데이타 플립플롭(917)의
Figure kpo00046
출력에서 생성되는 출력 신호(A로 표시)는 NOR게이트(921)의 제1입력과 배타 OR(XOR)게이트(923)의 제1입력에 연결되고, 데이타 플립플롭(917)의
Figure kpo00047
출력에서 발생되는 신호(
Figure kpo00048
로 표시)는 NOR게이트(925)의 제1입력에 연결된다. 데이타 플립플롭(919)의 Q 출력에서 발생되는 신호(
Figure kpo00049
로 표시)는 NOR게이트(921)의 제2입력과 XOR게이트(923)의 제2입력에 연결되고, 데이타 플립플롭(919)의
Figure kpo00050
출력에서 발생되는 신호(
Figure kpo00051
로 표시)는 NOR게이트(925)의 제2입력에 연결된다. "AFT 인에이블"신호는 NOR게이트(925)의 제3입력에 연결된다.
AFT 동작 모드동안, "AFT 인에이블"신호가 고 논리 레벨이 되면, NOR게이트(925)는
Figure kpo00052
Figure kpo00053
신호로의 응답으로부터 차단된다. 왜냐하면, 이는 항상 고논리 레벨 "AFT 인에이블"신호에 응답하여 각 출력에서 저 논리 레벨을 발생하기 때문이다. "AFT 인에이블"신호가 저논리 레벨을 가지면, NOR게이트(925)는 인에이블되어
Figure kpo00054
Figure kpo00055
신호의 레벨에 응답한다. "거침 동조"신호는 NOR게이트(921)의 출력에서 발생된다. "중간 동조"신호는 XOR게이트(923)의 출력에서 발생되고, "미세 동조"신호는 NOR게이트(925)의 출력에서 발생된다.
고 논리 레벨의 "새로운 채널"신호에 응답하여 발생되는 양(+)진행 "리세트"펄스는 데이타 플립플롭(917), (919)를 리세트시킨다. 그결과, 신호 A, B 모두 저논리 레벨이 되며 NOR게이트(921)의 출력에서 발생되는 "거침 동조"신호는 고 논리 레벨이 된다. 이와 동시에, XOR게이트(923)의 출력에서 발생되는 "중간 동조"신호는 저 논리 레벨이 되고 NOR게이트(925)의 출력에서 발생되는 "미세 동조"신호는 저논리 레벨이 된다.
거침 동조 기간동안, LO 신호 주파수 자신이 가져야 하는 값보다 더 높거나 더 갖게 되며 "저 카운트" 또는 "고 카운트"에러 펄스는 각각 연속적으로 발생하게 된다. 예로써, LO 주파수는 "저카운트"에러 펄스가 제9a도에서 도시된 바와 같이 발생되도록 새로운 채널이 선택된 후에 자신에 가져야 하는 값보다 더 낮게 정의된다. 그런 후, 업/다운 카운터(55), BRM(57), 저역통과필터(59) 및 증폭기(61)의 연결된 국부 발진 주파수 샘플러(31)는 동조 전압에 의해 동작되어 LO 신호 주파수가 최종치 또는 보정치를 초과할때 LO 주파수는 증가하게 되므로, "저 카운트" 보다는 "고 카운트"에러 펄스가 발생된다. 이는 S-R 플립플롭(915)을 리세트시켜
Figure kpo00056
출력에서 양(+)진행 펄스를 발생시키게 된다. 이는 데이타 플립플롭(917)를 세트시켜 A신호가 고 논리 레벨이 되고
Figure kpo00057
신호가 저 논리 레벨이 되게 한다. 여기서, B는 아직까지 저 논리 레벨을 가지며
Figure kpo00058
는 아직껏 고 논리 레벨을 갖는다. 그 결과, "거침 동조"신호는 고 논리 레벨을, "중간 동조"신호는 고 논리 레벨을, "미세 동조"신호는 저논리 레벨을 각각 갖는다.
"고 카운트"에러 펄스에 응답하여, LO 주파수는 감소하게 된다. LO 신호 주파수가 또 다시 최종치를 초과하게 되면, "저 카운트"에러 펄스는 "고 카운트"에러 펄스 대신 또 다시 발생하게 된다. 이는 또 다시 A 및 B가 고 논리 레벨을 갖고
Figure kpo00059
Figure kpo00060
가 저 논리 레벨을 갖도록 S-R 플립플롭(915)와 데이타 플립플롭(919)를 세트시킨다. 그결과, "거침 동조" 및 "중간 동조"신호는 저 논리 레벨이 되고 "미세 동조"신호는 고 논리 레벨이 된다.
이미 언급된 바와 같이, 구성 요소(901) 내지 (913)를 포함하는 논리는 리세트 펄스를 제1샘플 펄스로 스팬시키므로 제1"고 카운트" 또는 "저 카운트"에러 펄스는 고 논리 레벨 "새로운 채널"신호가 발생한 후에 발생된다. 이는 정상적인 동작 조건하에서 주파수 보정에 대한 감지기가 변할 때까지 데이타 플립플롭(917), (919)의 상태가 변하지 않음을 의미한다. 만약 "리세트" 펄스가 제1에러 펄스로 스팬되지 않는다면, 어떤 형태의 에러 펄스로부터 다른 형태로의 변화는 처음의 일정치 않는 동작 조건에 의해 새로운 채널을 선택한 후에 즉각적으로 발생된다. 이는 S-R 플립플롭(915)의 상태와 데이타 플립플롭(917), (919)의 상태를 변화시켜 "거침 동조", "중간 동조" 및 "미세 동조"제어 신호의 적절한 발생 절차를 업세트시킨다.
NOR게이트(925)의 출력은 S-R 플립플롭(927)의 세트 입력에 인가된다. S-R 플립플롭(927)의 Q 출력은 AND게이트(929)의 한 입력에 연결된다. NOR게이트(925)의 출력인 인버터(931)의 입력에 또한 연결되고, 인버터의 출력은 AND게이트(929)의 제2입력에 연결된다. AND게이트(929)의 출력은 S-R 플립플롭(907)의 리세트 입력에 연결된다. 이미 언급된 바와 같이, "합성 인에이블"신호는 S-R 플립플롭(907)의 Q 출력에서 발생되고, "AFT 인에이블"신호는 S-R 플립플롭(907)의
Figure kpo00061
출력에서 발생된다. 고 논리 레벨 "미세 동조"신호에 응답하여, S-R 플립플롭(907)는 세트되어 Q출력이 AND 게이트(929)를 인에블하는 고 논리 레벨을 갖도록 한다. "미세 동조"신호가 고 논리 레벨을 갖게 되면, 이에 대응하는 고 논리 레벨은 인버터(931)에 의해 발생되어 인에이블된 AND 게이트(929)를 통해 S-R 플립플롭(907)의 리세트 입력으로 연결된다. 후자는 S-R 플립플롭(907)의
Figure kpo00062
출력에서 발생되는 "AFT 인에이블"신호가 고 논리 레벨을 갖도록 한다. "스타트"펄스는 S-R 플립플롭(927)의 리세트 입력에 연결되어 플립플롭(927)을 리세트시킨다. 이는 AND 게이트(929)를 디스에이블하여, "고 논리 레벨"의 미세 동조 신호 발생이 종결될 때까지 S-R 플립플롭(907)이 리세트되는 합성 동작 모드 동안, NOR 게이트(925)의 출력에서 저 논리 레벨이 발생되는 것을 방지한다.
고 논리 레벨의 "AFT 인에이블"신호는 데이타 플립플롭(917), (919)를 AFT 모드 동안 세트시킨다. 그결과, AFT 동작 모드 동안 A 및 B는 고 논리 레벨이 되고,
Figure kpo00063
Figure kpo00064
는 저 논리 레벨이 된다. 이미 언급된 바와 같이, 고 논리 레벨 "AFT 인에이블"신호는 출력이 저논리 레벨을 갖도록 하므로써 NOR 게이트(925)가 신호
Figure kpo00065
Figure kpo00066
에 응답하지 못하도록 한다. 그결과, AFT 동작 모드 동안 모드 "거침 동조""중간 동조" 및 "미세 동조"제어 신호는 저 논리 레벨을 갖는다.
"오프셋"신호는 S-R 플립플롭(907)의 제2세트(S) 입력에 연결된다. S-R 플립플롭(907)은 양(+) 진행 "오프셋"펄스에 응답하여 세트되어, "합성 인에이블"신호가 고 논리 레벨을 갖게 하고 또한 "AFT 인에이블"신호가 저 논리 레벨을 갖도록 한다. 이는 AFT 동작 모드를 종결짓고 합성 동작 모드로 되돌린다. 저 논리 레벨의 "AFT 인에이블"신호에 응답하여, NOR 게이트(925)는 저 논리 레벨을 갖는 A 및 B 신호에 응답하기 위해 인에이블 된다. 그결과, "미세 동조"제어 신호는 고 논리 레벨을 갖게 된다. 그런후, LO 주파수가 최종치를 초과하게 되면, 데이타 플립플롭(917), (919)중 하나는 리세트된다. 이는 "미세 동조"신호가 "저 논리 레벨"을 갖게 한다. 그결과, 이미 언급된 바와 같이, "미세 동조"신호의 고 논리 레벨이 끝나면, S-R 플립플롭(907)은 리세트되어, "AFT 인에이블"신호가 고 논리 레벨을, "합성 인에이블"신호가 저 논리 레벨을 각각 갖도록 한다.
본 발명을 지금껏 주파수 록 루프 동조 시스템으로 설명하였지만, 이는 엠. 라스트가 "텔리비젼 동조 장치용 이중 모드 주파수 합성기"라는 제목으로 1978년 3월 7일자로 출원한 미합중국 특허 제 4,078,212호에 소개되어 있는 위상 록 루프 동조 시스템을 이용할 수 있다. 이외에도, IF 화상 주파수가 수직 귀선 동기 기간동안 측정되는 특정한 실시예를 들어 설명하였지만, 이는 또한 수평 귀선 동기 기간동안에도 측정된다. LO 및 IF 주파수를 측정하는데 있어서, 지금껏 전술된 특정한 실시예는 신호가 공통으로 분리된 시간 다중 카운터 장치를 이용하였지만 이를 위해서 분리 카운터도 또한 이용될 수 있다. 본 발명은 청구된 특허청구범위 및 사상을 벗어나지 않는 영역내에서 수정 변경이 가능하다.

Claims (12)

  1. 수직 귀선 기간 사이에서 자체적으로 발생하는 수평 귀선 기간사이에서 발생하는 화상 기간에서 화상 정보를 포함하는 비데오 정보로 변조되는 화상 반송파 진폭을 각각 지니며, 각각의 채널에 대응하는 RF 텔레비젼 신호들을 수신하는 입력과; 상기 RF 신호를 처리하는 RF 증폭기(3)와; 동조 제어 신호에 응답하여, 선택된 채널과 관련된 주파수를 갖는 국부 발진(LO) 신호를 발생시키는 국부 발진기(7)와; 상기 RF 증폭기(3)에 연결되고 그리고 상기 LO 신호에 응답하여, 선택된 채널에 대응하는 RF 신호의 화상 반송파와 같은 방식으로 변조되는 화상 반송파 진폭을 갖는 IF 신호를 발생시키는 믹서(5)와; 상기 IF 신호에 응답하여, 상기 화상 기간에 포함된 상기 화상 정보를 나타내는 화상 신호를 발생시키는 화상 처리 수단(13, 15, 23)과; 상기 IF 신호에 응답하여, 각각 상기 수평 귀선 기간 및 상기 수직 귀선 기간의 발생을 나타내는 수평 및 수직 동기 신호를 발생시키는 동기 처리 수단(17, 25, 27, 29)과; 상기 동조 제어 신호를 발생시키는 동조 제어 신호 발생 수단(55, 57, 59, 61)과; 상기 동조 제어 신호 발생 수단에 연결되고 그리고 상기 IF 신호에 응답하여, 인에이블 상태에 있을때, 상기 IF 화상 반송파가 명목 주파수(nominal frequency)를 갖도록 상기 동조 제어 신호를 제어하는 미세 동조 제어 수단(30, 45)과; 상기 미세 동조 제어 수단(30, 45)에 연결되는 미세 동조 인에이블링 수단(71)을 구비하며, 상기 미세 동조 인에이블링 수단(71)은 상기 동조 처리 수단(17)에 연결됨과 아울러 동기 신호들중 일부에 응답하여 상기 귀선 기간중 소정의 귀선 기간동안 상기 진폭 변조된 IF 신호에 반응하도록 상기 미세 동조 제어 수단(30, 45)을 선택적으로 인에이블시키는 것을 특징으로 하는 자동 미세 동조 제어 장치.
  2. 제1항에 있어서, 상기 미세 동조 인에이블링 수단(501 내지 521를 포함하는 71)은 수직 귀선 기간의 소정 기간 동안 IF 신호에 반응하도록 미세 동조 제어 수단(30)을 선택적으로 인에이블 시키는 것을 특징으로 하는 동조 제어 장치.
  3. 제2항에 있어서, 상기 미세 동조 인에이블링 수단(501 내지 521를 포함하는 71)은 테스트 또는 텔레텍스트 정보가 저장되는, 부기간(auxiliary intervals)이 배제된 수직 귀선 기간의 소정 기간 동안 상기 IF 신호에 반응하도록 상기 미세 동조 제어 수단(30)을 선택적으로 인에이블시키는 것을 특징으로 하는 자동 미세 동조 제어 장치.
  4. 제1항, 2항 또는 3항에 있어서, 상기 미세 동조 제어 수단(30)은 상기 미세 동조 인에이블링 수단(501 내지 521를 포함하는 71)에 의해 상기 IF 신호에 반응하도록 인에이블 될때, 상기 IF 신호의 싸이클을 카운트하는 카운팅 수단(30, 201 내지 205, 209, 211, 217, 221 내지 225, 237 내지 253)을 포함하는 것을 특징으로 하는 동조 제어 장치.
  5. 제4항에 있어서, 상기 동조 제어 신호 발생 수단에 연결됨과 아울러 상기 LO 신호에 응답하여, 소정 방식에 따라 상기 LO 신호가 선택된 채널의 명목 주파수와 관련되는 주파수를 갖도록 동조 제어 신호를 제어하는 합성 동조 제어수단(41 내지 45, 50, 213, 215, 227 내지 233, 305, 307, 401 내지 407)을 포함하는 것을 특징으로 하는 자동 미세 동조 제어 장치.
  6. 제5항에 있어서, 상기 카운팅 수단(30)에 포함된 카운터(201, 203)가 상기 IF 신호의 사이클을 카운트하고 제2기간 동안은 상기 LO 신호의 사이클을 카운트하도록 선택적으로 인에이블되는 것을 특징으로 하는 자동 미세 동조 제어 장치.
  7. 제2항에 있어서, 상기 미세 동조 제어 수단은 상기 미세 동조 인에이블링 수단에 의해 IF 신호에 반응하도록 인에이블되는 소정의 IF 측정 기간동안 상기 IF 신호의 사이클을 카운트하는 카운터 수단(30, 201 내지 205, 209, 211, 217, 221 내지 225, 237 내지 253)과 그리고 카운터 수단에 연결되어, IF 화상 반송파와 명목 주파수에 대응하는 소정의 IF 카운트와 IF 측정 기간이 종결되었을 때 상기 IF 카운터 수단의 카운트와의 편이에 따라 "저 카운트 IF 에러"신호 또는 "고 카운트 IF 에러"신호를 발생시키는 IF 에러 신호 발생수단(301, 303, 309 내지 315)을 포함하며; 상기 동조 제어 신호 발생 수단은 에러 신호 발생 수단에 연결되어 상기 IF 에러 신호 발생 수단에 의해 발생되는 "저 카운트 IF 에러"신호 또는 "고 카운트 IF 에러"신호에 따라 올림 차순 또는 내림 차순으로 카운트를 행하는 업/다운 카운팅 수단(55)과, 업/다운 카운팅 수단에 연결되어 업/다운 카운팅 수단의 카운트 평균치인 펄스 신호를 발생시키는 펄스 발생 수단(35, 37, 57)과 그리고 상기 동조 제어 신호를 발생시키기 위해 펄스 신호를 필터링하는 필터링 수단(59)을 포함하는 것을 특징으로 하는 자동 미세 동조 제어 장치.
  8. 제7항에 있어서, 상기 펄스 발생 수단은 업/다운 카운팅 수단(55)의 카운트에 따라, 주어진 기간에 많은 펄스를 발생시키는 2진을 증배기(57)을 포함하는 것을 특징으로 하는 자동 미세 동조 제어 장치.
  9. 제8항에 있어서, 상기 동조 제어 신호 발생 수단에 연결되며, 소정 방식에 따라 LO 신호가 선택된 채널에 대한 자체의 명목 주파수와 관련되는 요망 주파수를 갖도록 동조 제어 신호를 제어하는 합성 동조 제어수단(41 내지 45, 50, 213, 215, 219, 227 내지 233, 305, 307, 401 내지 407)을 포함하고, 여기서 상기 합성 동조 제어 수단(301, 303, 309 내지 315)은 소정의 LO 측정 기간 동안 LO 신호의 사이클을 카운트하는 LO 카운팅 수단(213, 215, 219, 227 내지 233, 401 내지 407)을 포함하며, 또한 상기 LO 카운팅 수단에 연결되어, 요망 LO 주파수에 대응하는 소정의 LO 카운트와 상기 LO 측정 기간이 종결 되었을때 상기 LO 카운팅 수단의 카운트에 따라 "저 카운트 LO 에러"신호 또는 "고 카운트 LO 에러"신호를 발생시키는 LO 에러 신호 발생 수단(305, 307)을 포함하고, 그리고 또한 상기 업/다운 카운팅 수단(55)은 상기 LO 에러 신호 발생 수단에 연결되어, 상기 LO 에러 신호 발생 수단에 의해 발생되는 "저 카운트 LO 에러" 또는 "고 카운트 LO 에러 신호"에 따라 올림 차순 또는 내림 차순으로 카운팅을 행하는 것을 특징으로 하는 자동 미세 동조 제어 장치.
  10. 제9항에 있어서, 새로운 채널이 선택된 후 업/다운 카운팅 수단(55)이 합성 동작 모드에서 "LO 에러"신호에 응답하도록 하며, 합성 동작 모드 동안 상기 LO 신호의 주파수가 자체의 명목 주파수의 소정 범위내에 놓여진 후 업/다운 카운팅 수단(55)이 미세 동조 동작 모드에서 "IF 에러"신호에 응답하도록 하는 모드 제어 수단(45)을 포함하는 것을 특징으로 하는 자동 미세 동조 제어 장치.
  11. 제10항에 있어서, 상기 업/다운 카운팅 수단(55)은 다단계 업/다운 카운터(55a, 55b, 55c 및 55d)를 포함하고, 그리고 상기 모드 제어 수단(45)에 연결되어, 상기 합성 동작 모드 동안 상기 "LO 에러"신호에 응답하도록 상기 다단계 업/다운 카운터의 연속적인 내림 차순 단계군을 인에이블시키는 단계 선택 수단(811a, 811b, 811c, 813, 815a, 815b, 815c, 817a, 817b, 817c 및 819)을 추가로 포함하는 것을 특징으로 하는 자동 미세 동조 제어 장치.
  12. 제10항에 있어서, 상기 모드 제어 수단(45)은 LO 카운팅 수단(305, 307)에 연결되어 합성 동작 모드 동안 LO 카운팅 수단에 의해 발생되는 LO 에러 신호의 센스가 변하는 때를 검출하는 센스 검출 수단(915, 917, 919)을 포함하고 있으며, 그리고 상기 센스 검출 수단(915, 917, 919)과 상기 단계 선택 수단(811a, 811b, 811c, 813, 815a, 815b, 815c)가 연결되어, 합성 동작 모드 동안 "LO 에러"신호의 센스가 변할때 상기 다단계 업/다운 카운터(55a, 55b, 55c, 55d)의 연속적인 내림 차순 단계군중 일부가 "LO 에러"신호에 응답하도록함과 아울러 상기 업/다운 카운팅 수단(55)에 연결되어, LO 신호의 센스가 정해진대로 몇번 변했을 때 상기 업/다운 카운팅 수단이 "중간 주파수 에러"신호에 응답하도록 하는 시퀸스 제어 수단(912 내지 925)을 포함하는 것을 특징으로 하는 자동 미세 동조 제어 장치.
KR1019830004077A 1982-09-01 1983-08-31 디지탈 자동 미세 동조 제어 장치 KR920009011B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US413769 1982-09-01
US413762 1982-09-01
US06/413,762 US4484221A (en) 1982-09-01 1982-09-01 Shared counter arrangement for a digital frequency locked loop tuning system for selectively measuring the frequencies of the LO and IF signals
US06/413,769 US4485404A (en) 1982-09-01 1982-09-01 Digital aft system which is activated during vertical retrace intervals

Publications (2)

Publication Number Publication Date
KR840006116A KR840006116A (ko) 1984-11-21
KR920009011B1 true KR920009011B1 (ko) 1992-10-12

Family

ID=27022287

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019830004077A KR920009011B1 (ko) 1982-09-01 1983-08-31 디지탈 자동 미세 동조 제어 장치

Country Status (11)

Country Link
JP (1) JPH0793710B2 (ko)
KR (1) KR920009011B1 (ko)
AT (1) AT386713B (ko)
AU (1) AU567304B2 (ko)
CA (1) CA1203330A (ko)
DE (1) DE3331609A1 (ko)
ES (1) ES525161A0 (ko)
FR (1) FR2541545B1 (ko)
GB (1) GB2126813B (ko)
HK (1) HK59291A (ko)
IT (1) IT1171083B (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4503465A (en) * 1982-11-24 1985-03-05 Rca Corporation Analog signal comparator using digital circuitry
JPS59106265U (ja) * 1982-12-31 1984-07-17 日本電気ホームエレクトロニクス株式会社 自動微同調回路
US4524387A (en) * 1983-03-30 1985-06-18 Rca Corporation Synchronization input for television receiver on-screen alphanumeric display
US4601060A (en) * 1984-10-24 1986-07-15 Rca Corporation Automatic digital fine tuning system
NL8801874A (nl) * 1988-07-26 1990-02-16 Philips Nv Televisie-ontvanger met een afstemschakeling die een frequentiesyntheseschakeling bevat.
JPH0648778B2 (ja) * 1989-09-29 1994-06-22 三洋電機株式会社 衛星放送受信装置のafc方法
US5163164A (en) * 1990-12-31 1992-11-10 Thomson Consumer Electronics, Inc. Microprocessor controlled digital aft unit

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB673770A (en) * 1950-03-30 1952-06-11 Standard Telephones Cables Ltd Improvements in or relating to automatic frequency control arrangements for radio communication systems
DE2660248C2 (de) * 1975-11-14 1982-06-24 RCA Corp., 10020 New York, N.Y. Abstimmeinrichtung für Fernsehempfänger
IT1073074B (it) * 1975-11-14 1985-04-13 Rca Corp Sintetizzatore di frequenze televisive,per portanti di frequenza non standardizzata
FR2340909A1 (fr) * 1976-02-10 1977-09-09 Omnium Assainissement Materiaux-supports de fermentation biologique
US4084127A (en) * 1976-07-29 1978-04-11 Rca Corporation Digital frequency deviation detector useful in a television tuning system
JPS5580928A (en) * 1978-12-15 1980-06-18 Sony Corp Channel selection device
JPS55147884A (en) * 1979-05-07 1980-11-18 Sanyo Electric Co Ltd Aft circuit of television receiver
NZ193794A (en) * 1979-05-30 1984-03-30 Rca Corp Channel identification in multiband sweep tuning system
JPS56782A (en) * 1979-06-15 1981-01-07 Sanyo Electric Co Ltd Automatic tuning unit
US4358791A (en) * 1980-12-01 1982-11-09 Rca Corporation Phase locked loop tuning control system including a sync activated AFT signal seeking arrangement
US4368540A (en) * 1981-06-05 1983-01-11 Rca Corporation Phase locked loop tuning system including a prescaler conditioned to oscillate at an out-of-band frequency
US4402089A (en) * 1981-09-16 1983-08-30 Rca Corporation Television tuning system with electronic frequency adjustment apparatus
JPS58111522A (ja) * 1981-12-25 1983-07-02 Sony Corp Aft回路

Also Published As

Publication number Publication date
ES8406020A1 (es) 1984-06-16
AT386713B (de) 1988-10-10
ATA313583A (de) 1988-02-15
IT8322693A1 (it) 1985-03-02
CA1203330A (en) 1986-04-15
AU1854483A (en) 1984-03-08
GB8323490D0 (en) 1983-10-05
FR2541545B1 (fr) 1989-06-30
ES525161A0 (es) 1984-06-16
IT1171083B (it) 1987-06-10
KR840006116A (ko) 1984-11-21
FR2541545A1 (fr) 1984-08-24
GB2126813A (en) 1984-03-28
IT8322693A0 (it) 1983-08-30
HK59291A (en) 1991-08-09
DE3331609C2 (ko) 1988-01-21
AU567304B2 (en) 1987-11-19
GB2126813B (en) 1986-07-23
JPS5964980A (ja) 1984-04-13
DE3331609A1 (de) 1984-03-01
JPH0793710B2 (ja) 1995-10-09

Similar Documents

Publication Publication Date Title
US4763195A (en) Television tuning system with provisions for quickly locating active cable channels
US4078212A (en) Dual mode frequency synthesizer for a television tuning apparatus
US5199109A (en) Multi channel scanning receiver with improved signal strength detecting circuitry
US4025953A (en) Frequency synthesizer tuning system for television receivers
US4038689A (en) Frequency synthesizer tuning system with manual fine tuning control
US4485404A (en) Digital aft system which is activated during vertical retrace intervals
US4484221A (en) Shared counter arrangement for a digital frequency locked loop tuning system for selectively measuring the frequencies of the LO and IF signals
US4405947A (en) Dual search mode type tuning system
US4823387A (en) Television tuning system with provisions for tuning RF signals with scrambled video information
US2896018A (en) Automatic frequency control apparatus
US4077008A (en) Phase locked loop tuning system with station scanning provisions
US4291413A (en) Search type tuning system with direct address channel selection apparatus
KR920009011B1 (ko) 디지탈 자동 미세 동조 제어 장치
US3913020A (en) Electronic television tuning system
US4317225A (en) Channel identification apparatus useful in a sweep type tuning system
US4084127A (en) Digital frequency deviation detector useful in a television tuning system
US4387401A (en) Carrier detector apparatus useful in a multiband sweep type tuning system
US4009439A (en) Programming unit for a television tuning phase locked loop
US5995169A (en) SIF signal processing circuit
JPS58157217A (ja) 同調方式
CA1149978A (en) Search type tuning system
US4598317A (en) Ramp comparator arrangement useful in an on-screen channel indicator system of a television receiver
US5107335A (en) Automatic frequency control method and receiving apparatus using thereof
US5303398A (en) Stability detection method and apparatus for a tuning system
US4245351A (en) AFT Arrangement for a phase locked loop tuning system

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19990910

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee