KR920006856A - 아이비엠피시의 입출력 포트를 통한 디램 억세스 방법 - Google Patents

아이비엠피시의 입출력 포트를 통한 디램 억세스 방법 Download PDF

Info

Publication number
KR920006856A
KR920006856A KR1019900014199A KR900014199A KR920006856A KR 920006856 A KR920006856 A KR 920006856A KR 1019900014199 A KR1019900014199 A KR 1019900014199A KR 900014199 A KR900014199 A KR 900014199A KR 920006856 A KR920006856 A KR 920006856A
Authority
KR
South Korea
Prior art keywords
signal
address
dram
write
extension bus
Prior art date
Application number
KR1019900014199A
Other languages
English (en)
Inventor
임종승
Original Assignee
이헌조
주식회사 금성사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 주식회사 금성사 filed Critical 이헌조
Priority to KR1019900014199A priority Critical patent/KR920006856A/ko
Publication of KR920006856A publication Critical patent/KR920006856A/ko

Links

Landscapes

  • Dram (AREA)

Abstract

내용 없음

Description

아이비엠피시의 입출력 포트를 통한 디램 억세스 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 디램 억세스에 대한 블럭도
제2도는 본 발명의 디램억세스에 대한 신호흐름도.

Claims (1)

  1. IBM PC(17)의 데이타를 전송하는 익스텐션버스(18)상에서 슬롯 어드레스(SAø-SA9), 입출력리드신호, 라이트신호, 제어신호, 비트제어신호를 수용하여 게이트신호(6), 방향신호(7), 클럭신호(8), 로드신호(9), 클리어신호(10)를 발생하는 디코딩 및 콘트롤로직(1)과, 상기 클릭신호(8), 로드신호(9), 클리어신호(10)를 수용하여 어드레스(11)를 발생하는 어드레스발생로직(2)과, 상기리드신호(12), 라이트신호(13), 어드레스(11), 익스텐션버스(18)의 리프레쉬신호의 수용으로 제어신호(14)(15)및 어드레스를 발생하여 다램(5)을 억세스하는 디램콘트롤러(3)와, 상기 게이트신호(6), 방향신호(7)를 수용하여 상기 어드레스발생로직(2), 디램(5), 프로세싱 엘리먼트(16)의 데이타를 전송하고 익스텐션버스(18)상의 데이타를 전송하는 데이타버퍼(4)로 구성하여, 호스트 컴퓨터 오퍼레이션상태에서 공유메모리의 억세스상태로 되면 입출력 포트발생으로 억세스를 수행한 후 스타트어드레스를 카운트하고, 호스트의 리드 또는 라이트상태로 되면 클럭발생으로 카운트를 증가한 후 리드 또는 라이트기능을 수행하고, 상기 공유메모리의 완료되지 않은 상태에서 카운터의재스타트 상태를 판별하여 재스타트상태로 되지 않으면 상기 리드 또는 라이트상태를 점검하고, 재스타트 상태로 되면 상기 스타트어드레스카운터를 로드하는 것을 특징으로 하는 아이비엠 피시의 입출력 포트를 통한 디램 억세스 방법
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900014199A 1990-09-08 1990-09-08 아이비엠피시의 입출력 포트를 통한 디램 억세스 방법 KR920006856A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900014199A KR920006856A (ko) 1990-09-08 1990-09-08 아이비엠피시의 입출력 포트를 통한 디램 억세스 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900014199A KR920006856A (ko) 1990-09-08 1990-09-08 아이비엠피시의 입출력 포트를 통한 디램 억세스 방법

Publications (1)

Publication Number Publication Date
KR920006856A true KR920006856A (ko) 1992-04-28

Family

ID=67542944

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900014199A KR920006856A (ko) 1990-09-08 1990-09-08 아이비엠피시의 입출력 포트를 통한 디램 억세스 방법

Country Status (1)

Country Link
KR (1) KR920006856A (ko)

Similar Documents

Publication Publication Date Title
KR890017611A (ko) 페이지 모드 메모리에 기억된 정보를 억세스하기 위한 장치 및 방법
US4792929A (en) Data processing system with extended memory access
SE8402598D0 (sv) Databehandlingssystem
US5210847A (en) Noncacheable address random access memory
JPS63163937A (ja) メモリ制御装置
KR920004946A (ko) Vga의 입출력 포트 액세스 회로
KR920006856A (ko) 아이비엠피시의 입출력 포트를 통한 디램 억세스 방법
AU9755798A (en) Method and apparatus for controlling shared memory access
KR860004359A (ko) 개선된 성능의 메모리 버스 아키텍쳐(memory bus architecture)
US5960456A (en) Method and apparatus for providing a readable and writable cache tag memory
KR910014786A (ko) 메모리 pcb의 3채널 동시 악세스 방법 및 장치
JP3318125B2 (ja) Dram制御回路
KR950011061B1 (ko) 메모리공유를 위한 입출력데이터 제어회로
KR920005294B1 (ko) 듀얼포트 메모리 소자의 칩인에이블신호 제어회로
KR940006830B1 (ko) Pc/at의 주사기와 글로버메모리 제어 시스템
KR920004975A (ko) 듀얼 포트램을 이용한 at-버스와 입출력 콘트롤러 프로세서의 인터페이스 회로
KR970000140Y1 (ko) Rtc 인터페이스 회로
KR940008715B1 (ko) Dram의 리프레쉬 제어회로
KR920004977A (ko) 퍼스날 컴퓨터에서의 메모리 확장 장치
KR910012880A (ko) I/o 포트를 통한 메모리 팩 인터페이스 로직회로
JPH01258152A (ja) メモリ制御装置
KR920015202A (ko) 이중포트 기억 장치의 제어 로직 회로
KR920004983A (ko) 폰트 메모리 리맵 및 뱅크 판독 장치
KR930010727A (ko) 컴퓨터 시스템의 dma 어드레스 확장장치
KR950025548A (ko) 베사 로컬버스와 아이사 버스의 겸용회로

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination