KR920005668Y1 - 오디오 출력신호의 위상차 제거회로 - Google Patents

오디오 출력신호의 위상차 제거회로 Download PDF

Info

Publication number
KR920005668Y1
KR920005668Y1 KR2019900004165U KR900004165U KR920005668Y1 KR 920005668 Y1 KR920005668 Y1 KR 920005668Y1 KR 2019900004165 U KR2019900004165 U KR 2019900004165U KR 900004165 U KR900004165 U KR 900004165U KR 920005668 Y1 KR920005668 Y1 KR 920005668Y1
Authority
KR
South Korea
Prior art keywords
signal
digital
sampling
analog
signals
Prior art date
Application number
KR2019900004165U
Other languages
English (en)
Other versions
KR910018830U (ko
Inventor
박인식
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR2019900004165U priority Critical patent/KR920005668Y1/ko
Publication of KR910018830U publication Critical patent/KR910018830U/ko
Application granted granted Critical
Publication of KR920005668Y1 publication Critical patent/KR920005668Y1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10046Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10037A/D conversion, D/A conversion, sampling, slicing and digital quantisation or adjusting parameters thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Stereophonic System (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)

Abstract

내용 없음.

Description

오디오 출력신호의 위상차 제거회로
제1도는 종래 기술에 따른 디지틀 오디오 레코더의 개략적 회로 블럭도.
제2도는 제1도 각부의 신호파형도.
제3도는 본 고안에 따른 회로구성도.
제4도는 제 3도 각부의 신호파형도.
* 도면의 주요부분에 대한 부호의 설명
1, 2 : 샘플링/홀드회로 3 : 아날로그/디지틀변환기
5 : 디지틀신호처리기 6, 10, 16, 17 : 증폭기
8 : 테이프 12, 13 : 디지틀/아날로그변환기
14, 15 : 저역필터 20 : 마이컴
21 : L/R신호분리기 22 : 필터연산부
23 : 스위치 24 : 쉬프트 레지스터
본 고안은 디지틀 오디오 테이프 레코더에 관한 것으로서, 특히 아날로그 신호를 디지틀 방식으로 녹음할시 좌,우측 채널 신호를 교대로 샘플링함으로써 녹음된 신호를 재생할때 발생되는 좌우측 신호의 위상차를 재거하기 위한 오디오 출력신호의 위상차 제거회로에 관한 것이다.
디지틀 오디오 테이프 레코더와 같은 디지틀 방식의 음향기기는 아날로그 신호를 디지틀 신호로 녹음하기위해 아날로그/디지틀변한기 전단에 샘플링 및 홀드회로를 장착하여 좌, 우측 신호를 교대로 샘플링 함으로써,모니터신호 또는 실제의 녹음신호를 재생하는테, 재생시 디지틀/아날로그 변환기에서는 동시 샘플링 신호와 같이 재생시키므로 원래의 녹음신호와는 달리 위상편차가 발생되는 바. 이를 제 1도 및 제 2도를 참조하여 개략적으로 설명한다.
제1도는 종래기술에 따른 디지틀 오디오 테이프 레코더의 개략적 블럭회로도인바, 우선 아날로그 신호를 녹음할 경우 입력단자(INL,INR)에는 제2도(A)와 (C)에 점선으로 도시한 바와 같은 아날로그 신호가 입력되어 샘플링 및 홀드회로(1,2)에 인가된다.
이때, 샘플링 및 홀드회로(1,2)는 입력된 좌,우측 아날로그신호를 제 2도(A)와 (C)에서 실선으로 도시한 바와같이 샘플링하여 아날로그/디지틀 벼환기(3)에 인가한다. 그러면, 아날로그/디지틀 변환기(3)는 제 2도(B)와 같은 신호를 샘플링 및 홀드회로(1)에 인가하는바, 제2도(B)의 신호는 인버터(4)에 의해 제2도(D)와 같이 반전되어 샘플링 및 홀드회로(2)에 인가된다. 따라서, 아날로그/디지틀변환기(3)는 재 2도(E)와 같이 교대로 샘플링된 신호를 디지틀 신호처리회로(5)에 공급한다. 그러면, 디지틀 신호처리회로(5)는 입력된 신호를 처리하여 녹음증폭기(6)에 인가하고, 녹음증폭기(6)는 이를 증폭시켜 녹음헤드(7)에 인가시킴으로써 테이프(8)에는 좌,우측 체널에 대한 디지틀 신호가 기록된다.
한편, 테이프(8)에 녹음된 디지틀 오디오 신호를 재생할경우, 재생헤드(9)에서 읽혀진 테이프(8)의 녹음신호는 재생증폭기(10)에 의해 증폭된뒤 디지틀 신호 처리회로(5)에 인가되며, 디지틀 신호처리회로(5)는 제 2도(F)와 같은 신호를 출력하여 디지틀 필터(11)에 인가한다. 이때 디지틀 필터(11)는 제 2도(G)와 같이 좌측채널신호(LCH)만을 원신호의만큼 지연시켜 디지틀/아날로그변환기(12)에 인가하고, 우측채널신호(RCH)는 그대로 지연없이 디지틀/아날로그 변환기(13)에 입력시킨다.
이들 디지틀/아날로그변환기(12,13)는 입력된 디지틀 신호를 아날로그신호로 변환하고, 변환된 각각의 아날로그 신호는 저역필터(14,15)를 경유하여 출력증폭기(16,17)에 인가된다. 그러면, 출력증폭기(16,17)는 이들 아날로그신호를 증폭하여 스피커(18,19)를 통해 외부로 출력하게 된다.
그러나, 제1도와 같은 종래의회로는 디지틀 필터(11)에서 좌측 채널신호를 원신호의만큼 지연시켜 동시샘플링된 신호와 같이 출력시키기 때문에 제2도 (I)와 (J)에 도시한 좌측 채널신호(LCH)가 제 2도(A)와 같은좌측체널신호 보다만큼 지연되므로 좌측신호와 우측신호의 위상차가 발생하는바, 이러한 위상차는 고주파로 갈수록 더욱 심하게 되어 음질에 악영향을 미치는 문제점이 있었다.
따라서, 본 고안은 이러한 문제점을 해결하기 위해 안출한 것으로서 아날로그의 좌우측 채널신호를 교대로 샘플링하여 녹음함으로써 재생시 좌/우측신호의 위상편차 발생을 제거하기 위한 디지틀 오디오 테이프 레코더에 있어서의 오디오 출력신호 위상차 제거회로를 제공하는데 그 목적이 있다.
이러한 목적을 달성하기 위한 본 고안은 녹음시 외부로부터 입력되는 아날로그의 좌우측 체널신호를 교대로 샘플링하기 위한 두개의 샘플링/홀드수단과, 샘플링된 상기의 아날로그 신호를 디지틀 신호로 변환하여 교번 샘플링된 코드신호를 발생하는 아날로그/디지틀 변환기, 및 상기의 디지틀 신호를 처리하여 테이프에 녹음토록하고, 재생시에는 상기 테이프로부터 입력되는 디지틀 신호를 처리하는 디지틀 신호 처리기를 구비한 오디오 출력신호의 위상차 제거회로에 있어서, 상기의 교번 샘플링 코드신호를 좌측신호와 우측신호로 분리하는 신호분리부와, 교번 분리된 샘플링신호의 좌측신호를 지연시키지 않고, 동시 샘플링된 신호를 지연시키도록 선택적으로 동작되는 스위치, 및 상기의 스위치를 제어하여 출력되는 좌우측 출력신호의 위상차를 제거하기 위한 제어부로 구성된 디지틀 필터 수단으로 구성시켜서 된 것이다.
이하 본 고안을 첨부된 도면에 의거하여 상세히 설명하면 다음과 같다.
제3도는 본 고안의 회로구성도인바, 제 3도중 제2도와 동일한 참조번호는 동일부품을 표시한다.
제3도에 도시한 바와같이, 아날로그 신호를 녹음하고자 할경우, 사용자가 녹음스위치(도시하지 않았음)를 누르면, 마이컴(20)에 녹음신호가 인가되는바, 이때 마이컴(20)은 이를 인식하여 제 3도의 시스템을 녹음 모드로서 작동되도록 한다. 그러면, 제 1도를 참조하여 설명한 바와같이 디지틀 신호 처리기(5)에는 제2도(E)와 같은 신호가 인가된다. 녹음 모드시 디지틀 신호 처리기(5)는 마이컴(20)의 제어하에서 입력된 제 2도(E)의 신호물 증폭기((6)를 경유하여 테이프((8)에 녹음토록 한다.
한편, 재생을 하고자 할경우 사용자가 재생키이(도시하지 않았음)를 누르면 마이컴(20)은 이를 인식하여 디지틀 신호 처리기(5)를 제어하게 되는바, 교번 샘플링 방식으로 녹음된 테이프(8)의 신호는 재생헤드(9)에 의해 읽혀진후 증폭기(10)에 의해 증폭되어 디지틀 신호 처리기(5)에 인가되고, 디지틀 신호처리기(5)는 테이프(8)로부터 읽혀져 입력된 신호를 좌/우측 신호분리기(21)에 인가한다.
이때 좌/우측 신호분리기(21)는 좌측신호분리단자(L)와 우측 신호분리단자(R)를 통해 좌측신호(LCH)와 우측신호(RCH)를 각각 분리하여 필터연산부(22)와 스위치(23)에 각각 인가시킨다. 이경우 마이컴(20)은 테이프(8)에서 읽혀진 신호가 교번 샘플링된 신호일경우 이를 인식하여 스위치(23)를 ⓑ-접점에 연결시켜 좌측신호(LCH)를 지연시키지 않도록 한다. 그러면, 필터연산부(22)의 출력은 제4도의 (G')와 (H')로 도시한 바와같이 발생되어 디지틀/아날로그 변환기(12,13)에 입력된다. 아날로그로 변환된 신호는 저역필터(14,15)와 출력증폭기(16,17) 및 스피커(18,19)를 통해 외부로 출력된다.
한편, 동일 셋트내에서 녹음되지 않은 테이프(8) 즉, 동시 샘플링된 신호가 녹음된 테이프를 재생할경우, 마이컴(20)은 디지틀 신호처리기(5)로부터 동시 샘플링신호임을 인식하여 스위치(23)를 ⓐ접점에 위치시켜 좌측신호(LCH)를 쉬프트 레지스터(24)에 의해 반주기동안 지연시켜 필터연산부(22)에 인가한다. 따라서, 오디오출력신호의 좌측신호와 우측신호는 위상차없이 동시에 출력될수가 있다.
이와같이 동작하는 본 고안은 종래의 디지틀 필터회로에 좌우신호 교번 샘플링 또는 동시 샘플링을 선택할수 있도록 함으로써 출력되는 좌우측신호의 위상차를 없앨수 있는 특징을 지닌 것이다,

Claims (1)

  1. 녹음시 외부로부터 입력되는 아날로그의 좌우측 채널신호를 교대로 샘플링하기 위한 두개의 샘플링/홀드수단(1,2)과, 샘플링된 상기의 아날로그 신호를 디지틀 신호로 각각 변환하여 교번 샘플링된 코드신호를 발생하기 위한 아날로그/디지틀 변환수단(3), 및 상기의 디지틀 신호를 처리하여 테이프에 녹음토록 하고, 재생시 상기의 테이프로부터 입력되는 디지틀 신호를 처리하기 위한 디지틀 신호처리 수단을 구비한 오디오 출력신호의 위상차 제거회로에 있어서; 상기의 교번 샘플링 코드신호를 좌측신호와 우측신호로 분리하는 신호분리부(21)와, 교번 분리된 샘플링신호의 좌측신호를 지연시키지 않고, 동시 샘플링된 신호를 지연시키도록 선택적으로 동작되는 스위치부(23) 및, 상기의 스위치를 제어하여 출력되는 좌우측 출력신호의 위상차를 제거하기 위한 제어부로 구성된 디지틀 필터수단(22)으로 구성됨을 특징으로 하는 오디오 출력신호의 위상차 제거회로.
KR2019900004165U 1990-04-09 1990-04-09 오디오 출력신호의 위상차 제거회로 KR920005668Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019900004165U KR920005668Y1 (ko) 1990-04-09 1990-04-09 오디오 출력신호의 위상차 제거회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019900004165U KR920005668Y1 (ko) 1990-04-09 1990-04-09 오디오 출력신호의 위상차 제거회로

Publications (2)

Publication Number Publication Date
KR910018830U KR910018830U (ko) 1991-11-29
KR920005668Y1 true KR920005668Y1 (ko) 1992-08-18

Family

ID=19297434

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019900004165U KR920005668Y1 (ko) 1990-04-09 1990-04-09 오디오 출력신호의 위상차 제거회로

Country Status (1)

Country Link
KR (1) KR920005668Y1 (ko)

Also Published As

Publication number Publication date
KR910018830U (ko) 1991-11-29

Similar Documents

Publication Publication Date Title
KR920005668Y1 (ko) 오디오 출력신호의 위상차 제거회로
US5138601A (en) Digital information signal reproducing apparatus
JPS6383962A (ja) ディエンファシス切換え回路
US4815131A (en) Digital audio channel selection circuit
US5343531A (en) Audio reproducing apparatus
JPS60165831A (ja) Pcm方式再生装置
JPH0753357Y2 (ja) ディジタルオーディオソース再生装置
JPH0481279B2 (ko)
JPS5821325B2 (ja) ドロツプアウトホシヨウソウチオソナエタ タチヤンネルサイセイソウチ
KR0149601B1 (ko) 오디오 콤포넌트 및 그 원격 제어 장치
KR0121543B1 (ko) 음성신호의 아날로그 기록장치를 갖는 오디오 레코더
JPH1011901A (ja) ノイズキャンセル回路を備えた記録/再生装置
KR910002115Y1 (ko) 디지탈 오디오 테이프 레코오더의 녹음/재생 공용 오디오 회로
JP4686925B2 (ja) デジタルアナログ変換システム
KR940000983B1 (ko) 하이파이 음성신호의 타임베이스 에러잡음신호 저감회로
KR940002621Y1 (ko) 음성신호의 fm복조회로
KR940003920Y1 (ko) 디지탈 음향 장치의 글리치(Glitch) 잡음 방지 장치
KR0121703Y1 (ko) 에러블럭 보상회로를 가진 오디오 기록 및 재생장치
JPS62239198A (ja) 音声再生回路
JPS5975479A (ja) 録音再生装置
JP3495759B2 (ja) 再生装置
JPH0554538A (ja) データ圧縮/伸長機能を有する長時間の多チヤンネルデータのテープレコーダー
JPH02303217A (ja) エリアシングノイズ除去回路
JPH0923137A (ja) 信号処理装置
JPH06338797A (ja) ビット長拡張装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20030730

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee