KR920003741A - 비디오 신호 처리방법 - Google Patents

비디오 신호 처리방법 Download PDF

Info

Publication number
KR920003741A
KR920003741A KR1019910011654A KR910011654A KR920003741A KR 920003741 A KR920003741 A KR 920003741A KR 1019910011654 A KR1019910011654 A KR 1019910011654A KR 910011654 A KR910011654 A KR 910011654A KR 920003741 A KR920003741 A KR 920003741A
Authority
KR
South Korea
Prior art keywords
data
memory
video signal
processing method
signal processing
Prior art date
Application number
KR1019910011654A
Other languages
English (en)
Inventor
기용 쟝-끌로드
페르드리유 로랑
Original Assignee
아르레뜨 다낭제
라보라뚜와르 유로삐엥 드 르세르쉬 일렉트로니끄 아방세 소시에떼 앙 농 꼴레띠쁘
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아르레뜨 다낭제, 라보라뚜와르 유로삐엥 드 르세르쉬 일렉트로니끄 아방세 소시에떼 앙 농 꼴레띠쁘 filed Critical 아르레뜨 다낭제
Publication of KR920003741A publication Critical patent/KR920003741A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/74Circuits for processing colour signals for obtaining special effects
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N11/00Colour television systems
    • H04N11/04Colour television systems using pulse code modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/907Television signal recording using static stores, e.g. storage tubes or semiconductor memories

Abstract

내용 없음

Description

비디오 신호 처리방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 사용된 프레임 메모리의 개요도,
제2도는 상이한 프레임 메모리 내요을 시간 함수로 표시한 타이밍도,
제6도는 본 발명에 따라서 처리 방법을 수행하기 위하여 사용된 장치의 개요도.

Claims (5)

  1. K원드의 블럭 형태로 코드화되고 입력포트, 고속 출력 포트 및 저속 입력 포트를 각각 포함하는 두 개의 프레인 메모리 기입되거나 또는 그것으로부터 판독되는 비디오 신호처리 방법에 있어서, 입력 디지탈 비디오 신호는 휘도 데이타를 포함하는 N′블럭을 갖는 M′블럭 및 색도 데이타를 포함하는 M′-N′블럭의 세트로 형성되고 색도 데이타를 포함하는 블럭은 제1메모리에 기입되고 휘도 데이타를 포함하는 블럭은 제2메모리에 기입되며, 상기 메모리는 각 프레임에서 인버트되고 휘도 데이타를 포함하는 상기 블럭 및 색도 데이타를 포함하는 상기 블럭은 각 메모리의 고속 출력 포트상에서 판독되며, 상기 메모리는 각 프레임에서 인버트되고 상기 데이타는 가능한한 처리되어 M>N인 M/N의 압축비를 나타내는 출력에서 데이타를 얻는 것을 특징으로 하는 비디오 신호 처리방법.
  2. 제1항에 있어서, M=4 및 M=3인 것을 특징으로 하는 비디오 신호처리방법.
  3. 제1항 또는 2항에 있어서, 상기 입력 포트는 13.5Mhz의 출력 주파수에서 동작하고 고속 출력 포트는 27Mhz.의 클럭 주파수에서 동작하는 것을 특징으로 하는 비디오 신호 처리 방법.
  4. 제1항 내지 3항중 어느 한 항에 있어서, 휘도 데이타를 포함하는 상기 블럭과 색도 데이타를 포함하는 상기 블럭은 각 메모리의 저속 출력 포트상에서 동시에 판독되며, 상기 메모리는 각 프레임에서 인버트되어 일프레임씩 딜레이되는 출력 비디오 데이타를 얻는 것을 특징으로 하는 비디오 신호 처리 방법.
  5. 제4항에 있어서, 저속 출력 포트는 13.5Mhz의 클럭 주파수에서 동작하는 것을 특징으로 하는 비디오 신호처리방법.
    ※ 참고사항 : 최초출원에 의하여 공개하는 것임.
KR1019910011654A 1990-07-13 1991-07-10 비디오 신호 처리방법 KR920003741A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR9008951A FR2664779B1 (fr) 1990-07-13 1990-07-13 Procede de traitement d'un signal video.
FR9008951 1990-07-13

Publications (1)

Publication Number Publication Date
KR920003741A true KR920003741A (ko) 1992-02-29

Family

ID=9398691

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910011654A KR920003741A (ko) 1990-07-13 1991-07-10 비디오 신호 처리방법

Country Status (7)

Country Link
US (1) US5488432A (ko)
EP (1) EP0466554B1 (ko)
JP (1) JPH04255196A (ko)
KR (1) KR920003741A (ko)
DE (1) DE69106794T2 (ko)
ES (1) ES2069846T3 (ko)
FR (1) FR2664779B1 (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5829007A (en) 1993-06-24 1998-10-27 Discovision Associates Technique for implementing a swing buffer in a memory array
US5861894A (en) 1993-06-24 1999-01-19 Discovision Associates Buffer manager
CA2145365C (en) 1994-03-24 1999-04-27 Anthony M. Jones Method for accessing banks of dram
CA2145361C (en) 1994-03-24 1999-09-07 Martin William Sotheran Buffer manager
JP3508119B2 (ja) * 1995-06-20 2004-03-22 ソニー株式会社 画面表示領域判別装置
US6005546A (en) 1996-03-21 1999-12-21 S3 Incorporated Hardware assist for YUV data format conversion to software MPEG decoder
US5907372A (en) * 1996-06-28 1999-05-25 Hitachi, Ltd. Decoding/displaying device for decoding/displaying coded picture data generated by high efficiency coding for interlace scanning picture format
JP3449142B2 (ja) 1996-12-06 2003-09-22 松下電器産業株式会社 画像縮小装置およびその制御方法
GB9704027D0 (en) * 1997-02-26 1997-04-16 Discovision Ass Memory manager for mpeg decoder
US6118823A (en) * 1997-04-01 2000-09-12 International Business Machines Corporation Control scheme for shared-use dual-port predicted error array
US6724758B1 (en) * 1999-12-20 2004-04-20 Cisco Technology, Inc. Stage specific dilation in multi-stage interconnection networks

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2644706C3 (de) * 1976-10-04 1985-12-05 Robert Bosch Gmbh, 7000 Stuttgart System zur Übertragung bzw. Speicherung eines Farbfernsehsignals
JPS5848591A (ja) * 1981-09-18 1983-03-22 Matsushita Electric Ind Co Ltd 画像メモリ−制御装置
DE3787324T2 (de) * 1986-06-20 1994-03-31 Sony Corp Videospeicher.
EP0309875A3 (de) * 1987-09-30 1991-02-06 Deutsche Thomson-Brandt GmbH Demultiplexer
EP0334932A1 (de) * 1987-09-30 1989-10-04 Deutsche Thomson-Brandt GmbH Schaltungsanordnung zur bearbeitung von videokomponenten
JPH01292984A (ja) * 1988-05-20 1989-11-27 Sony Corp 映像信号の方式変換装置
DE68912095D1 (de) * 1988-10-31 1994-02-17 Nec Corp Bildgrössenreduzierungsschaltung zur Reduzierung eines Bildes normaler Grösse in eine kleinere Fläche.

Also Published As

Publication number Publication date
FR2664779A1 (fr) 1992-01-17
DE69106794D1 (de) 1995-03-02
US5488432A (en) 1996-01-30
FR2664779B1 (fr) 1993-06-11
DE69106794T2 (de) 1995-08-24
JPH04255196A (ja) 1992-09-10
ES2069846T3 (es) 1995-05-16
EP0466554B1 (fr) 1995-01-18
EP0466554A1 (fr) 1992-01-15

Similar Documents

Publication Publication Date Title
KR940005091A (ko) 영상 신호 합성 장치 및 그 방법
KR880002383A (ko) 영상 표시장치
KR920003741A (ko) 비디오 신호 처리방법
KR860000771A (ko) 영상신호 처리장치
EP0264961A3 (en) Television special effects system
KR920001488A (ko) 디스크 재생 장치
KR910006921A (ko) 영상신호 처리회로
KR910008964A (ko) 분할비율이 변화될 수 있는 주파수 분할회로
KR910015178A (ko) 화상데이터 처리장치
JPS52138834A (en) Multiple signal reproducer
KR920001918A (ko) 텔레비젼 신호의 윤곽강조회로
JPS6454874A (en) Picture input system
JPS5730084A (en) Image data processor
JPS5376815A (en) Magnetic recorder/reproducer
KR850000861A (ko) 영상 신호 처리장치
JPS5787288A (en) Video signal processing device
JPS63228281A (ja) メモリカ−ド
JPS5622295A (en) Memory circuit
ES2040795T3 (es) Disposicion de memoria.
DE59008315D1 (de) Elektronisches bildwiedergabegerät.
JPS5646367A (en) Picture processor
JPS536009A (en) Record-reproduce system
JPS5711574A (en) Picture processing method
JPS5731268A (en) Frame signal generator
JPS52124821A (en) Picture output circuit

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid