KR920002553B1 - 컴퓨터의 fdd 제어시스템 - Google Patents

컴퓨터의 fdd 제어시스템 Download PDF

Info

Publication number
KR920002553B1
KR920002553B1 KR1019890020430A KR890020430A KR920002553B1 KR 920002553 B1 KR920002553 B1 KR 920002553B1 KR 1019890020430 A KR1019890020430 A KR 1019890020430A KR 890020430 A KR890020430 A KR 890020430A KR 920002553 B1 KR920002553 B1 KR 920002553B1
Authority
KR
South Korea
Prior art keywords
fdd
computer
control unit
keyboard
signal
Prior art date
Application number
KR1019890020430A
Other languages
English (en)
Other versions
KR910012944A (ko
Inventor
한완희
Original Assignee
삼성전자 주식회사
정용문
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 정용문 filed Critical 삼성전자 주식회사
Priority to KR1019890020430A priority Critical patent/KR920002553B1/ko
Publication of KR910012944A publication Critical patent/KR910012944A/ko
Application granted granted Critical
Publication of KR920002553B1 publication Critical patent/KR920002553B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Input From Keyboards Or The Like (AREA)

Abstract

내용 없음.

Description

컴퓨터의 FDD 제어시스템
제1도는 종래 구성의 컴퓨터 시스템.
제2도는 이 발명의 컴퓨터 시스템.
제3도는 이 발명의 분리변경회로의 상세도이다.
* 도면의 주요부분에 대한 부호의 설명
1 : 주 컴퓨터 2 : 키보드
3 : FDD 제어부 4, 5, 7, 8 : FFD
6 : 분리변경회로
이 발명의 컴퓨터의 플로피 디스크 드라이브(이하 FDD라함)제어에 관한 것으로, 특히 FDD를 2개 이상 사용하는 컴퓨터 시스템에 있어서, 사용 우선순위가 사용자에 의해 선택 제어되도록 한 컴퓨터의 FDD 제어시스템에 관한 것이다.
통상적으로 사용하는 컴퓨터 특히 개인용 컴퓨터에서, 그 전체구성은 제1도와 같이 구성되는 바, 주 컴퓨터(1)에는 입력장치인 키보드(2)와, 보조기억장치로 사용되는 FDD의 제어부(3)와, 이에 연결된 다수의 FDD(1), (2)가 연결되어 있다.
사용자가 상기 구성의 컴퓨터 시스템을 사용하고자 전원을 투입하면 컴퓨터 OS(운영체제)에 따른 디폴트(default)된 값에 의해 FDD(1), (2)의 사용우선순위가 사전에 정해져 있으므로 통상 FDD(1)가 항상 먼저 동작된다.
즉, FDD 제어부에서 FDD를 동작시키기 위한 신호를 각각의 FDD를 구동하는데 요구되는 소정의 신호를 출력한다. 따라서 제1FDD를 동작시키기 위한 신호는 제2FDD를 동작시키는데 사용될 수 없으므로 FDD 동작은 지정된 신호에 의해서만 동작되므로 사용자로 임의로 FDD를 바꾸어 사용할 수 없는 것이다.
이러한 이유로, 상기 구성의 컴퓨터에 있어서, 사용자의 요구에 따라서는 특히 제1FDD를, 예를 들면 5.25" 크기의 것을 사용하고, 제2의 FDD를 3.5" 크기의 것을 사용할때, 사용자가 3.5"용 디스크를 사용하고자 제2의 FDD에 넣어 사용하더라도, 제2의 FDD를 제1의 FDD로서, 또한 상기 5.25"용 FDD를 제2의 FDD로서 변경사용하고자 할 때는 종래 시스템으로는 불가능한 것이다.
따라서, 이 발명의 목적은 이와 같은 문제점을 해결하는 것으로 FDD 제어기와 다수의 FDD간에 분리변경회로를 삽입구성하여 실현한 컴퓨터의 FDD 제어시스템에 관한 것이다.
이 발명의 시스템은 제2도에 도시된 바와 같이, 컴퓨터(1)와 이에 연결된 키보드(2), FDD 제어부(3) 및 다수의 FDD를 갖는 컴퓨터에 있어서, 상기 키보드로부터의 입력에 응하여 주 컴퓨터(1)로부터 출력된 FDD 선택신호(1A)를 받는 분리변경회로(6)가 상기 FDD 제어부(3)와, 상기 다수의 FDD(7), (8)간에 연결되며, 상기 분리변경회로(6) 구성에 있어서는 제3도와 같이 주 컴퓨터로부터의 FDD 선택신호(1A)에 의해 제어되는 3상태 버퍼(9), (10)의 입력에는 FDD 제어부의 출력을 연결하고 출력에는 콘넥터(C1, C2)를 거쳐 각각의 FDD(7), (8)에 연결된다.
상기 구성의 시스템 동작에 있어서는 먼저 사용자가 요구에 의해 제1FDD(7)를 제2FDD(8)로 또는 그 역으로 사용하고자할 때 사용자는 입력장치인 키보드(2)상의 소정의 키를 누르면 주 컴퓨터(1)는 내장되 있는 BIOS(basic input output system)내의 셋업(set up) 프로그램에 의해 제1FDD와 제2FDD의 종류와 순위를 결정하여 이 결정에 따라 BIOS는 FDD 선택신호, 즉, "0" 또는 "1"을 이 발명의 분리변경회로(6)에 보낸다. 즉, 제3도와 같이 상기 FDD 선택신호(1A)는 FDD 제어부로부터의 신호(31-34)를 입력으로 하는 다수의 3상태 버퍼의 제어신호로써 연결된다. 이때 상기한 제어신호(31-34)는 각각 FDD 제어출력신호로서 제1모터 인에이블신호, 제2구동선택신호, 제1구동선택신호, 제2모터 인에이블 신호이다.
먼저 FDD 선택신호(1A)가 "0"이면 제1FDD(7)에 연결된 콘넥터(C1) 입력측(P1-P4)에는 3상태 버퍼(9)가 활성화되어 FDD 제어부신호(31-34)기 입력되며, 제2(8)에 연결된 또다른 콘넥터(C2) 입력측(P1-P4)에는 역순으로 FDD 제어부신호(31-34)가 각각 입력되어 상기 제1콘넥터(C1)에 연결된 FDD(7)가 2순위가 되며 제2콘넥터(C2)에 연결된 FDD(8)가 제1순위가 된다.
그리고, 주 컴퓨터로부터의 FDD 선택신호(1A)가 상기 기술과 반대로 "1"일 경우에는 역순으로 제1콘넥터(C1)에 연결된 FDD(7)가 제1순위가 되며 제2콘넥터(C2)에 연결된 FDD(8)가 제2순위가 되며 된다.
그리고 도면에서 신호 "35"는 FDD 제어부(3)로부터 공급되는 별도의 제어신호를 공히 상기 콘넥터(C1),(C2)에 동시에 인가한다.
따라서 이 발명의 시스템으로 사용자는 키보드만으로 FDD 사용 우선순위를 자유로이 선택결정하여 사용 가능하며, 그 실시도 3상태 버퍼 및 소정프로그램만으로 실형되므로 장치가 간단하고 사용이 용이한 잇점이 있다.

Claims (2)

  1. 키보드와 다수의 FDD 및 이를 제어하는 FDD 제어부가 주 컴퓨터에 상호 연결된 컴퓨터 시스템에 있어서, 상기 다수의 FDD 사용우선순위를 설정하기 위해서 상기 FDD 제어부와 FDD간에 분리변경회로를 연결하고, 키보드로부터의 키입력에 응하여 소정의 FDD 선택신호를 주 컴퓨터로부터 공급받도록 상기 분리변경회로에 연결한 것을 특징으로 하는 컴퓨터의 FDD 제어시스템.
  2. 제1항에 있어서, 상기 분리변경회로는 상기 FDD 선택신호에 의해 활성화 또는 비활성화되는 다수의 3상태 버퍼의 입력과 출력에 각각 FDD 제어부신호와 FDD 연결용 콘넥터가 연결된 것을 특징으로 하는 컴퓨터의 FDD 제어시스템.
KR1019890020430A 1989-12-30 1989-12-30 컴퓨터의 fdd 제어시스템 KR920002553B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890020430A KR920002553B1 (ko) 1989-12-30 1989-12-30 컴퓨터의 fdd 제어시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890020430A KR920002553B1 (ko) 1989-12-30 1989-12-30 컴퓨터의 fdd 제어시스템

Publications (2)

Publication Number Publication Date
KR910012944A KR910012944A (ko) 1991-08-08
KR920002553B1 true KR920002553B1 (ko) 1992-03-27

Family

ID=19294460

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890020430A KR920002553B1 (ko) 1989-12-30 1989-12-30 컴퓨터의 fdd 제어시스템

Country Status (1)

Country Link
KR (1) KR920002553B1 (ko)

Also Published As

Publication number Publication date
KR910012944A (ko) 1991-08-08

Similar Documents

Publication Publication Date Title
EP0453199B1 (en) Computer system with synchronous bus
US5101498A (en) Pin selectable multi-mode processor
KR19990073754A (ko) 인터페이스 기능 전환을 위한 지능형 입/출력 제어기
US7248597B2 (en) General purpose input/output controller
JP2000242377A (ja) ディスプレイ装置
JP2003256352A (ja) 自動経路切り換え可能なusb制御回路
US6630895B1 (en) Computer keyboard with built-in display
KR920002553B1 (ko) 컴퓨터의 fdd 제어시스템
JPS61267136A (ja) 情報処理システムにおける割込方式
US5241646A (en) Systems for changing hardware parameters using sub-CPU for sensing specialized key inputs and main CPU for changes
US5274766A (en) Universal keyboard and keyboard/spatial input device controller
JPH04270383A (ja) 表示制御装置
US4667307A (en) Circuit for selecting and locking in operation function circuitry
KR920001961B1 (ko) 컴퓨터 시스템에서의 키보드 선택 방법 및 장치
EP0464393A2 (en) Signal processor
KR20030061908A (ko) 디바이스 인터페이스를 위한 장치 및 방법
JP2845666B2 (ja) マイクロコンピュータ
JP4832721B2 (ja) 半導体装置およびマイクロコントローラ
KR920002750Y1 (ko) 부-트 디스크 드라이버 선택회로
JPH04167043A (ja) 携帯型電子機器
KR0167320B1 (ko) Pc시스템의 드라이브 변경 장치
US5636154A (en) Digital operation unit
JPS602963A (ja) 複写機の制御装置
KR100206471B1 (ko) 동기식 전송시스템의 데이터통신채널 처리장치
KR940008856B1 (ko) 자동 인터럽트 선택시스템 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030227

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee