KR910012944A - 컴퓨터의 fdd 제어시스템 - Google Patents
컴퓨터의 fdd 제어시스템 Download PDFInfo
- Publication number
- KR910012944A KR910012944A KR1019890020430A KR890020430A KR910012944A KR 910012944 A KR910012944 A KR 910012944A KR 1019890020430 A KR1019890020430 A KR 1019890020430A KR 890020430 A KR890020430 A KR 890020430A KR 910012944 A KR910012944 A KR 910012944A
- Authority
- KR
- South Korea
- Prior art keywords
- fdd
- computer
- change circuit
- fdd control
- control system
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Input From Keyboards Or The Like (AREA)
Abstract
내용 없음.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 이 발명의 컴퓨터 시스템,
제3도는 이 발명의 분리변경회로의 상세도이다.
Claims (2)
- 키보드와 다수의 FDD및 이를 제어하는 FDD 제어부가 주 컴퓨터에 상호 연결된 컴퓨터 시스템에 있어서, 상기 다수의 FDD 사용우선순위를 설정하기 위해서 상기 FDD제어부와 FDD간에 분리변경회로를 연결하고, 키보드로부터의 키입력에 응하여 소정의 FDD선택신호를 주 컴퓨터로부터 공급받도록 상기 분리변경회로에 연결한 것을 특징으로 하는 컴퓨터의 FDD제어시스템.
- 제1항에 있어서, 상기 분리변경회로는 상기 FDD 선택신호에 의해 활성화 또는 비활성화되는 다수의 3상태 버퍼의 입력과 출력에 각각 FDD 제어부신호와 FDD 연결용 콘넥터가 연결된 것을 특징으로 하는 컴퓨터의 FDD 제어시스템.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019890020430A KR920002553B1 (ko) | 1989-12-30 | 1989-12-30 | 컴퓨터의 fdd 제어시스템 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019890020430A KR920002553B1 (ko) | 1989-12-30 | 1989-12-30 | 컴퓨터의 fdd 제어시스템 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR910012944A true KR910012944A (ko) | 1991-08-08 |
KR920002553B1 KR920002553B1 (ko) | 1992-03-27 |
Family
ID=19294460
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019890020430A KR920002553B1 (ko) | 1989-12-30 | 1989-12-30 | 컴퓨터의 fdd 제어시스템 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR920002553B1 (ko) |
-
1989
- 1989-12-30 KR KR1019890020430A patent/KR920002553B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR920002553B1 (ko) | 1992-03-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920004996A (ko) | 전자기기장치 | |
KR970076288A (ko) | 핫 플러거블 모듈식 베이를 갖는 휴대용 컴퓨터를 제공하는 방법 및 장치 | |
KR960035221A (ko) | 칩인 카드에 의한 사용방지 기능을 가진 퍼스널 컴퓨터 | |
KR900003720A (ko) | 집적 회로 타이머 | |
KR900003719A (ko) | 타이머 시스템 | |
KR900006853A (ko) | 마이크로 프로세서 | |
KR880011652A (ko) | 컴퓨터 시스템 | |
KR910012944A (ko) | 컴퓨터의 fdd 제어시스템 | |
KR910006855A (ko) | 인터럽트 제어회로 | |
KR970012172A (ko) | 멀티 마이크로 프로세서용 버스제어(bus controller)장치 | |
KR970022742A (ko) | 컴퓨터 시스템에서 제어신호를 공유하는 방법 및 그를 구현한 장치 | |
KR910010325A (ko) | 퍼스널 컴퓨터를 이용한 데이타 전송시스템 | |
KR940012145A (ko) | 이중화시스템의 이중화상태 결정회로 | |
KR950020038A (ko) | 공용 모니터 및 키보드 선택 스위칭 장치 | |
KR900004002A (ko) | 집적회로의 배치구조 | |
KR900010571A (ko) | 소프트웨어에 의한 프린터 절환회로 | |
Nedbal | Human Interface with a New Microcomputer Family | |
KR910010322A (ko) | Rsa 알고리즘을 사용한 보안 모듈 회로 | |
KR890015530A (ko) | 이중화 프로세서에 있어서 병렬 데이타 통신 제어회로 | |
KR970076175A (ko) | Gpio보드의 내부클럭 분주제어방법 | |
KR960020584A (ko) | 다기능복합제품의 기능키제어장치 | |
KR880003269A (ko) | 음성경보장치 | |
KR930004866A (ko) | 고속 데이타 송수신 인터페이스 회로 및 방법 | |
KR910012867A (ko) | 콤퓨터에 의한 가동시스템 제어장치 | |
KR850002125A (ko) | 매트릭스키와 데이터 선별기의 조합방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20030227 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |