KR910007190Y1 - Character display circuit - Google Patents

Character display circuit Download PDF

Info

Publication number
KR910007190Y1
KR910007190Y1 KR2019880021197U KR880021197U KR910007190Y1 KR 910007190 Y1 KR910007190 Y1 KR 910007190Y1 KR 2019880021197 U KR2019880021197 U KR 2019880021197U KR 880021197 U KR880021197 U KR 880021197U KR 910007190 Y1 KR910007190 Y1 KR 910007190Y1
Authority
KR
South Korea
Prior art keywords
signal
vertical
character
horizontal
character display
Prior art date
Application number
KR2019880021197U
Other languages
Korean (ko)
Other versions
KR900013785U (en
Inventor
한홍규
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019880021197U priority Critical patent/KR910007190Y1/en
Publication of KR900013785U publication Critical patent/KR900013785U/en
Application granted granted Critical
Publication of KR910007190Y1 publication Critical patent/KR910007190Y1/en

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/22Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory
    • G09G5/32Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory with means for controlling the display position

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

내용 없음.No content.

Description

문자표시 장치의 문자표시 안정회로Character display stability circuit of character display device

제1도는 본 고안의 문자표시 안정회로도.1 is a character display stable circuit diagram of the present invention.

제2도의 (a)-(f)는 제1도 각부의 파형도.(A)-(f) of FIG. 2 is a waveform diagram of each part of FIG.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 수직 동기신호 발생부 2 : 수평 동기신호 발생부1: vertical sync signal generator 2: horizontal sync signal generator

3 : 수직 및 수평 동기신호 발생부 4 : 문자 발생용 집적소자3: vertical and horizontal synchronization signal generating unit 4: character generation integrated device

11 : 지연기 PBH : 재생모드 제어신호11: Delay Timer PBH: Playback Mode Control Signal

VS : 수직 동기신호 HS : 수평 동기신호VS: Vertical Sync Signal HS: Horizontal Sync Signal

HS : 헤드 스위칭 신호HS: Head Switching Signal

본 고안은 브라운관의 화면에 문자를 왜곡됨이 없이 정확한 위치에 표시하는 문자표시 장치의 문자표시 안정회로에 관한 것으로, 특히 비디오 테이프 레코더로 비디오 테이프를 재생시켜 재생영상 신호를 시청할 경우에 문자의 표시를 안정화시키는 문자표시 장치의 문자표시 안정회로에 관한 것이다.The present invention relates to a character display stabilization circuit of a character display device that displays characters on a screen of a CRT without distorting them. Especially, when a video tape is played by a video tape recorder, the character display is displayed. A character display stabilization circuit of a character display device to stabilize.

종래의 비디오 테이프 레코더 등에 사용되는 문자표시 장치는 영상신호에 혼합되어 있는 수직 동기신호 및 수평 동기신호를 이용하여 문자의 표시를 제어하고 있다. 즉, 수직 동기신호가 입력된 후 부터 입력되는 수평동기 신호의수를 카운트하고, 카운트한 수평 동기신호의 수가 화면에 표시할 문자의 표시 위치의 값과 일치할때 문자 발생용 집적소자가 소정의 문자신호를 출력하여 화면에 표시하고 있다.BACKGROUND ART Character display apparatuses used in conventional video tape recorders and the like control display of characters by using a vertical synchronizing signal and a horizontal synchronizing signal mixed with a video signal. That is, after the vertical synchronization signal is input, the number of horizontal synchronization signals inputted is counted, and when the counted number of horizontal synchronization signals coincides with the value of the display position of the character to be displayed on the screen, the character generating integrated device generates a predetermined value. The text signal is output and displayed on the screen.

그러나, 상기와 같이 영상신호에 혼합되어 있는 수직 및 수평 동기신호를 이용하여 화면에 문자를 표시하면, 비디오 테이프 레코더가 비디오 테이프를 재생하는 재생모드 이외의 동작모드, 즉, 예를들면, EE 모드, 녹화모드 및 블루 백(BLUE BACK)모드등에서는 영상신호에 혼합되어 있는 수직 및 수평 동기신호가 안정되어 있으므로 문자를 왜곡됨이 없이 화면의 소정위치에 정확히 표시할 수 있으나, 비디오 테이프를 정속 재생하는 재생모드에서는 비디오 테이프의 상태에 따라 재생 영상신호에 혼합되어 있는 수직 및 수평 동기신호가 안정되어 있지 못하므로 화면에 표시되는 문자가 왜곡 되었음은 물론 정확한 위치에 문자가 표시되지 않았으며, 비디오 테이프를 고속으로 정 및 역방향 주행시키면서 재생하는 고속 탐색 모드에서는 수직 및 수평 동기신호가 매우 왜곡되어 있어 화면에 표시된 문자가 거의 알아볼 수 없을 정도로 왜곡되었으며, 또한 비디오 테이프의 복사를 방지하는 AGC 비디오 테이프는 복사의 방지를 위하여 수직 및 수평 동기신호를 왜곡시켜 두었으므로 화면에 문자가 정상으로 표시되지 못하는 결함이 있었다.However, when characters are displayed on the screen by using the vertical and horizontal synchronization signals mixed with the video signals as described above, an operation mode other than the playback mode in which the video tape recorder plays back the video tape, that is, the EE mode, for example. In the recording mode and the blue back mode, the vertical and horizontal synchronizing signals mixed with the video signal are stable, so that the characters can be displayed accurately at a predetermined position on the screen without distortion. In the playback mode, the vertical and horizontal sync signals mixed with the playback video signals are not stable according to the condition of the video tape. Therefore, the characters displayed on the screen are distorted and the characters are not displayed at the correct position. In fast search mode, which plays while driving forward and backward at high speed, the vertical and horizontal synchronization The arcs are so distorted that the characters displayed on the screen are almost indistinguishable. Also, the AGC video tape, which prevents the copying of the videotape, distorts the vertical and horizontal sync signals to prevent copying. There was a defect that could not be displayed.

따라서, 본 고안의 목적은 비디오 테이프를 정속재생 및 고속탐색 재생등을 하는 재생모드일 경우에 재생영상신호에 혼합되어 있는 수직 및 수평 동기신호를 이용하지 않고 별도로 수직 및 수평 동기신호를 발생시켜 공급함으로써 재생 영상신호에 혼합되어 있는 수직 및 수평 동기신호의 상태에 관계없이 화면에 문자를 왜곡됨이 없이 정확한 위치에 표시하는 문자표시 안정회로를 제공하는 데 있다.Accordingly, an object of the present invention is to generate and supply a vertical and horizontal synchronizing signal separately without using the vertical and horizontal synchronizing signals mixed with the reproduced video signal when the video tape is in a reproducing mode for constant speed reproduction and high speed search reproduction. The present invention provides a character display stabilization circuit which displays characters on a screen at a precise position without distortion, regardless of the state of the vertical and horizontal synchronization signals mixed in the reproduced video signal.

이와같은 목적을 가지는 본 고안은 30 HZ의 헤드 스위칭 신호를 일정시간 지연시킨 후 그 지연된 헤드 스위칭 신호의 상승 시점 및 하강 시점에서 수직 동기신호를 발생시키고, 비안정 멀티바이브레이터로 수평동기 신호를 발생시키며, 재생 모드일 경우에 재생모드 제어신호에 따라 수직 및 수평 동기신호 선택부가 상기의 발생한 수직 및 수평 동기신호를 선택하여 문자 발생용 집적소자에 입력시킴으로써 달성될 수 있다.The present invention having such a purpose delays the head switching signal of 30 HZ for a predetermined time and generates a vertical synchronizing signal at the rising and falling time of the delayed head switching signal, and generates a horizontal synchronizing signal with an unstable multivibrator. In the reproducing mode, the vertical and horizontal synchronizing signal selector may select the generated vertical and horizontal synchronizing signals according to the reproducing mode control signal and input them to the character generating integrated device.

이하, 첨부된 도면을 참조하여 상기한 목적을 가지는 본 고안의 문자표시 안정 회로를 상세히 설명하면 다음과 같다.Hereinafter, with reference to the accompanying drawings will be described in detail the character display stable circuit of the present invention having the above object as follows.

제1도는 본 고안의 문자표시 안정회로도로서 이에 도시한 바와 같이, 30 HZ의 헤드 스위칭 신호(HS)로 수직동기신호를 발생하는 수직 동기 신호 발생부(1)와, 발진하여 수평동기 신호를 발생하는 연산증폭기(OP), 저항(R3-R7), 정전압 다이오드(ZD1, ZD2), 다이오드(D1-D3) 및 콘덴서(C2)로 된 수평 동기신호 발생부(2)와, 재생모드 제어신호(PBH)로, 비디오 테이프의 정속재생 및 고속 탐색재생등의 재생모드시 상기 수직 및 수평동기신호 발생부(1)(2)의 출력신호를 선택하여 문자발생용 집적소자(4)로 입력시키고, 재생모드가 아닐 경우에 영상신호에 혼합되어 있는 수직 및 수평 동기신호(VS)(HS)를 선택하여 문자발생용 집적소자(4)로 입력시키는 트라이 스테이트 버퍼(BF1-BF4) 및 인버터(I1, I2)로 된 수직 및 수평 동기신호 선택부(3)로 구성하였다.1 is a character display stable circuit diagram of the present invention, as shown here, a vertical synchronization signal generator 1 for generating a vertical synchronization signal with a head switching signal HS of 30 HZ, and oscillating to generate a horizontal synchronization signal. Horizontal synchronizing signal generator 2 comprising an operational amplifier OP, resistors R 3 -R 7 , constant voltage diodes ZD 1 , ZD 2 , diodes D 1 -D 3 , and capacitor C 2. And an output element of the vertical and horizontal synchronous signal generators 1 and 2 in the playback mode such as the constant speed playback and the fast search playback of the videotape by the playback mode control signal PBH. A tri-state buffer (BF 1 ) which inputs to (4) and selects the vertical and horizontal synchronizing signal VS (HS) mixed in the video signal and inputs it to the character generating integrated device 4 when it is not in the playback mode. -BF 4 ) and vertical and horizontal synchronizing signal selector 3 composed of inverters I 1 and I 2 .

상기에서, 수직 동기신호 발생부(1)는 30 HZ의 헤드 스위칭 신호(HS)를 6.5H(여기서, H는 수평 동기신호의 주기임) 지연시키는 저항(R1) 및 콘덴서(C1)로 된 지연기(11)와, 상기 지연기(11)의 출력신호를 발전시키는 트랜지스터(TR) 및 저항(R2)으로 된 반전기(12)와, 상기 지연기(11) 및 반전기(12)의 출력신호에 따라 각기 트리거되어 수직동기 신호의 폭인 5msec의 펄스신호를 출력하는 모노 멀티바이브레이터(13)(14)와, 상기 모노 멀티바이브레이터(13)(14)의 출력신호를 논리합하여 수직 동시신호를 출력하는 오아게이트(OR)로 구성하였다.In the above, the vertical synchronizing signal generator 1 is a resistor R 1 and a condenser C 1 for delaying the head switching signal HS of 30 HZ to 6.5H (where H is a period of the horizontal synchronizing signal). The retarder 11 comprising the retarder 11, the transistor TR and the resistor R 2 for generating the output signal of the retarder 11, the retarder 11 and the reversor 12. Vertical multi-simultaneous operation of the mono multivibrators 13 and 14 and the output signals of the mono multivibrators 13 and 14 which are triggered in accordance with the output signal of < RTI ID = 0.0 > It consisted of the OR gate which outputs a signal.

상기에서, 재생 모드 제어신호(PBH)는 정속재생 및 고속 탐색 재생등의 재생 모드일 경우에 고전위로 입력되고, 도면의 설명중 미설명 부호 VCC는 전원단자이다.In the above, the reproduction mode control signal PBH is input at high potential in the case of the reproduction mode such as the constant speed reproduction and the high-speed search reproduction, and the reference numeral VCC in the description of the drawing is the power supply terminal.

이와같이 구성된 본 고안의 작용 및 효과를 재생모드가 아닐 경우와 재생모드일 경우로 나누어 설명하면 다음과 같다.When the operation and effects of the present invention configured as described above are divided into the case of the non-play mode and the case of the play mode as follows.

1. 재생 모드가 아닐 경우 비디오 테이프 레코더가 이디오 테이프를 재생하지 않는 EE 모드, 녹화모드 및 블루 백 모드 등일 경우에는 재생모드 제어신호(PBH)를 저전위가 입력되므로 수직 및 평 동기신호 선택부(3)의 버퍼(BF1, BF2)의 제어단자에 저전위가 인가되어 그가 차단상태로 되고, 또한 그 저전위의 재생모드 제어신호(PBH)가 인버터(I1, I2)를 통해 고전위로 반전된 후 버퍼(BF3, BF4)의 제어단자에 인가되므로 버퍼(BF3)(BF4)는 도통상태로 된다.1. When the video tape recorder does not play back the video tape. In the EE mode, the recording mode and the blue back mode, when the video tape recorder is not in the playback mode, the low potential is input to the playback mode control signal (PBH). The low potential is applied to the control terminals of the buffers BF 1 and BF 2 of (3) so that they are cut off, and the regeneration mode control signal PBH of the low potential is transmitted through the inverters I 1 and I 2 . After being inverted to a high potential, the buffer BF 3 and BF 4 become conductive because they are applied to the control terminals of the buffers BF 3 and BF 4 .

따라서, 영상신호에 검출되어 입력되는 수직 동기신호(VS) 및 수평 동기신호(HS)가 버퍼(BF3, BF4)를 통해 문자발생용 집적소자(4)의 수지 및 수평 동기신호 입력단자(VSI)(HSI)로 각기 입력된다.Accordingly, the vertical sync signal VS and the horizontal sync signal HS which are detected and input to the video signal are inputted through the buffers BF 3 and BF 4 . VSI) (HSI) respectively.

즉, 영상신호가 안정되어 있어 영상신호에서 검출하는 수직 및 수평 동기신호((VS)(HS)가 왜곡됨이 없이 안정되어 있는 재생모드 이외의 동작모드에서는 그 수직 및 수평 동기신호(VS)(HS)를 수직 및 수평 동기신호 선택부(3)가 선택하여 문자발생용 집적소자(4)에 입력시키게 된다.That is, the vertical and horizontal synchronizing signals (VS) (HS) detected in the video signals are stable and the vertical and horizontal synchronizing signals (VS) (HS) are not used in an operation mode other than the playback mode in which the image signals are stable without distortion. ) Is selected by the vertical and horizontal synchronizing signal selector 3 and input to the character generating integrated device 4.

그리고, 이 때 재생모드 이외의 동작모드에서는 30 HZ의 헤드 스위칭 신호(HS)가 없으므로 수직동기신호발생부(1)는 동작하지 않는다.In this case, since there is no head switching signal HS of 30 HZ in the operation mode other than the regeneration mode, the vertical synchronous signal generator 1 does not operate.

2. 재생모드일 경우 비디오 테이프 레코더가 비디오 테이프를 정속재생하는 정속재생모드 및 비디오 테이프를 고속으로 정 및 역방향 주행시키면서 재생하는 고속 탐색 재생등의 재생모드에서는 재생모드 제어신호(PBH)가 고전위로 입력되므로 버퍼(BF1, BF2)의 제어단자에는 고전위가 인가되어 그가 도통 상태로 되고, 또한 고전위의 재생모드 제어신호(PBH)가 인버터(I1, I2)를 통해 저전위로 반전되어 버퍼(BF3, BF4)의 제어단자에 인가되므로 버퍼(BF3, BF4)는 모두 차단상태로 되어 재생모드가 아닐 경우와는 반대로 수직 및 수평 동기신호(VS)(HS)가 문자 발생용 집적소자(4)로 입력되지 않게 된다.2. In the playback mode, the playback mode control signal (PBH) is at high potential in the playback mode such as the constant speed playback mode in which the video tape recorder plays the video tape at constant speed, and the high speed search playback in which the video tape is played forward and backward at high speed. Since a high potential is applied to the control terminals of the buffers BF 1 and BF 2 so that they become conductive, the regeneration mode control signal PBH of the high potential is inverted to a low potential through the inverters I 1 and I 2 . is applied to the control terminal of the buffer (BF 3, BF 4) because the buffer (BF 3, BF 4) from the case not be blocked in the reproduction mode as opposed to vertical and horizontal synchronization signals (VS) (HS) is character It is not input to the generation integrated device 4.

이와같은 상태에서 수직동기신호 발생부(1)로 제2도의 (가)에 도시한 바와 같이 30 HZ의 헤드 스위칭 신호(HS)가 입력되면, 그 헤드 스위칭 신호(HS)는 지연기(11)를 통해 제2도의 (나)에 도시한 바와 같이 6.5H 지연된다. 여기서, 헤드 스위칭 신호(HS)를 6.5H 지연시키는 것은 비디오 테이프 레코더의 정격 규격으로 헤드 스위칭 신호(HS)보다 수직동기신호가 6.5H 늦기 때문이다.In such a state, when the head switching signal HS of 30 HZ is input to the vertical synchronous signal generator 1 as shown in FIG. 2A, the head switching signal HS is delayed by the delayer 11. Delay through 6.5H as shown in (b) of FIG. The delay of 6.5H of the head switching signal HS is because the vertical synchronization signal is 6.5H later than the head switching signal HS in the rated standard of the video tape recorder.

이와같이 지연기(11)에서 지연되어 출력된 신호는 모노 멀티바이브레이터(13)로 입력되어 그가 트리거되므로 모노멀티 바이브레이터(13)는 제2도의 (다)에 도시한 바와같이 수직동기신호의 폭과 동일한 5msec 폭의 펄스신호를 출력하게 되고, 또한 지연기(11)의 출력신호가 반전기(12)를 통해 제2도의 (라)에 도시한 바와같이 반전되어 모노멀티 바이브레이터(14)에 트리거 신호로 입력되므로 모노 멀티 바이브레이터(14)는 제2도의(마)에 도시한 바와같이 5msec 폭의 펄스신호를 출력하게 되며, 이와같이 모노멀티 바이브레이터(13)(14)가 출력하는 펄스신호는 오아게이트(OR)를 통해 논리합되어 제2도의 (바)에 도시한 바와같이 수직동기신호를 출력하게 된다.The delayed signal outputted from the delay unit 11 is input to the mono multivibrator 13 and triggered. Thus, the mono multivibrator 13 is equal to the width of the vertical synchronization signal as shown in FIG. A pulse signal of 5 msec width is output, and the output signal of the delay unit 11 is inverted through the inverter 12 as shown in (d) of FIG. 2 as a trigger signal to the monomulti vibrator 14. As it is input, the mono multi vibrator 14 outputs a pulse signal having a width of 5 msec as shown in FIG. By OR, it outputs a vertical synchronization signal as shown in (bar) of FIG.

그리고, 비안정 멀티 바이브레이터(2)는 저항(R3, R4) 및 콘덴서(C2)의 시정수로 발진되어 펄스신호를 출력하게 되고, 이 때 저항(R3, R4) 및 콘덴서(C2)의 값으로 펄스신호의 폭 및 주기를 수평동기신호와 동일하게하면, 비안정 멀티바이브레이터(2)는 수평동기 신호를 출력하게 된다.The unstable multivibrator 2 is oscillated with time constants of the resistors R 3 and R 4 and the capacitor C 2 to output a pulse signal. At this time, the resistors R 3 and R 4 and the capacitor ( If the width and period of the pulse signal are equal to the horizontal synchronization signal at the value of C 2 ), the unstable multivibrator 2 outputs the horizontal synchronization signal.

이와같이 수직 및 수평 동기신호 발생부(1)(2)가 각기 발생하는 수직 및 수평 동기신호를 버퍼(BF1)(BF2)에 입력되고, 이 때 재생모드에서는 상기와 같이 고전위의 재생 제어신호(PBH)에 의해 버퍼(BF1)(BF2)가 도통상태로 되므로 버퍼(BF1)(BF2)는 수직 및 수평 동기신호 발생부(1)(2)에서 발생된 수직 및 수평 동기신호를 출력하여 문자발생용 집적소자(4)로 입력된다.In this way, the vertical and horizontal synchronizing signal generators 1 and 2 input the vertical and horizontal synchronizing signals respectively generated to the buffers BF 1 and BF 2 . by a signal (PBH) buffer (BF 1) (BF 2) is therefore in a conductive state buffer (BF 1) (BF 2) is the vertical and horizontal sync occurs in the vertical and horizontal synchronizing signal-generating unit (1) (2) The signal is output and input to the character generating integrated device 4.

즉, 영상신호가 왜곡되어 있어 영상신호에 의거 검출된 수직 및 수평 동기신호(VS)(HS)가 왜곡되는 재생모드에서는 수직 및 수평 동기신호 선택부(3)가 왜곡된 수직 및 수평 동기신호(VS)(HS)를 선택하지 않고, 수직 및 수평 동기신호 발생부(1)(2)가 발생한 수직 및 수평 동기신호를 선택하여 문자 발생용 집적소자(4)로 입력시키게 된다.That is, in the playback mode in which the video signal is distorted and the vertical and horizontal synchronization signals VS and HS detected by the video signal are distorted, the vertical and horizontal synchronization signal selector 3 is distorted. Without selecting VS) (HS), the vertical and horizontal synchronizing signals generated by the vertical and horizontal synchronizing signal generators 1 and 2 are selected and input to the character generating integrated device 4.

이상에서 상세히 설명한 바와같이 본 고안은 재생모드가 아닐 경우에는 영상신호에 혼합되어 있는 수직 및 수평 동기신호를 문자 발생용 집적소자로 입력시키고, 재생모드일 경우에는 영상신호에 혼합되어 있는 왜곡된 수직 및 수평 동기신호 대신에 별도로 수직 및 수평 동기신호를 발생시켜 문자발생용 집적소자로 입력시키므로 항상 화면에는 문자를 왜곡됨이 없이 정확히 표시할 수 있게 되는 효과가 있다.As described in detail above, the present invention inputs the vertical and horizontal synchronizing signals mixed with the video signal to the character generating integrated device in the non-playback mode, and distorted vertically mixed with the video signal in the play mode. Instead of the horizontal synchronizing signal, the vertical and horizontal synchronizing signals are generated separately and input to the character generating integrated device, thereby always displaying characters accurately on the screen without distortion.

Claims (1)

문자 발생용 집적소자(4)로 화면에 문자를 표시하는 문자 표시 장치에 있어서, 30 HZ의 헤드 스위칭신호(HS)로 수직 동기신호를 발생시키는 수직동기신호 발생부(1)와, 발진하여 수평동기신호를 발생하는 수평 동기신호(2)와, 재생모드 제어신호(PBH)로 재생모드 이외의 동작모드에서는 영상 신호에서 검출한 수직 및 수평동기신호(VS)(HS)를 선택하고 재생모드에서는 상기 수직 및 수평 동기신호 발생부(1)(2)에서 발생한 수직 및 수평 동기신호를 선택하여 상기 문자 발생용 집적소자(4)로 입력시키는 수직 및 수평 동기신호 선택부(3)로 구성함을 특징으로 하는 문자 표시 장치의 문자표시 안정회로.In the character display apparatus which displays a character on the screen by the character generation integrated element 4, oscillates horizontally with the vertical synchronous signal generator 1 which generates a vertical synchronization signal by the head switching signal HS of 30 HZ. In the operation mode other than the reproduction mode, the horizontal synchronization signal 2 generating the synchronization signal and the reproduction mode control signal PBH select the vertical and horizontal synchronization signals VS (HS) detected in the video signal. And vertical and horizontal synchronizing signal selectors 3 for selecting the vertical and horizontal synchronizing signals generated by the vertical and horizontal synchronizing signal generators 1 and 2 and inputting them to the character generating integrated device 4. Character display stability circuit of character display device.
KR2019880021197U 1988-12-22 1988-12-22 Character display circuit KR910007190Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880021197U KR910007190Y1 (en) 1988-12-22 1988-12-22 Character display circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880021197U KR910007190Y1 (en) 1988-12-22 1988-12-22 Character display circuit

Publications (2)

Publication Number Publication Date
KR900013785U KR900013785U (en) 1990-07-06
KR910007190Y1 true KR910007190Y1 (en) 1991-09-24

Family

ID=19282381

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880021197U KR910007190Y1 (en) 1988-12-22 1988-12-22 Character display circuit

Country Status (1)

Country Link
KR (1) KR910007190Y1 (en)

Also Published As

Publication number Publication date
KR900013785U (en) 1990-07-06

Similar Documents

Publication Publication Date Title
KR950005598B1 (en) Video disc reproducing apparatus
KR910007190Y1 (en) Character display circuit
US4675751A (en) Processing circuit for television sync signals produced from a recording medium for performing a non-interlaced display
KR900008245Y1 (en) Picture stabilizing circuit
KR890006631Y1 (en) Pulse generating circuit
KR850004161A (en) Motor servo circuit of magnetic recording and reproducing apparatus
KR970010486B1 (en) Video signal reproducing apparatus
KR850001845Y1 (en) Vertical saw type wave control circuit
KR930004034Y1 (en) Video(screen) jitter fixing circuit at converting velosity play for video tape recorder
KR940006721Y1 (en) Circuit for compensating control signal
KR100203289B1 (en) Recording mute signal generating apparatus and method in time lapse vcr
JPH0659091B2 (en) Sync signal generator
JPS58111588A (en) Video signal reproducer
KR880004356Y1 (en) Synchronizing signal generating circuit of vtr
KR930012165B1 (en) Ldp picture stablizing circuit and method
US5067030A (en) System for reproducing picture signals and inserting character signals in the reproduced picture signals
KR880002120B1 (en) Compact disc player
KR940004269Y1 (en) Stability circuit of display picture of video diproductor
KR900009706Y1 (en) Alarm character record prevention circuit for video camera
KR870000045B1 (en) Automatic repeat cassette device
KR960000831Y1 (en) Anti-trembling circuit of osd apparatus
KR0150961B1 (en) Reference signal generation circuit of osd
KR900009922Y1 (en) Character display controller
KR930003724Y1 (en) V-corresponding signal rocking stabilizing circuit for vcr
KR900007212B1 (en) Picture correction circuit for special reproducing

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19961231

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee