KR870000045B1 - Automatic repeat cassette device - Google Patents

Automatic repeat cassette device Download PDF

Info

Publication number
KR870000045B1
KR870000045B1 KR1019840004758A KR840004758A KR870000045B1 KR 870000045 B1 KR870000045 B1 KR 870000045B1 KR 1019840004758 A KR1019840004758 A KR 1019840004758A KR 840004758 A KR840004758 A KR 840004758A KR 870000045 B1 KR870000045 B1 KR 870000045B1
Authority
KR
South Korea
Prior art keywords
output
terminal
tape
unit
input terminal
Prior art date
Application number
KR1019840004758A
Other languages
Korean (ko)
Other versions
KR860002090A (en
Inventor
박인종
이대영
Original Assignee
김영철
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영철 filed Critical 김영철
Priority to KR1019840004758A priority Critical patent/KR870000045B1/en
Publication of KR860002090A publication Critical patent/KR860002090A/en
Application granted granted Critical
Publication of KR870000045B1 publication Critical patent/KR870000045B1/en

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/18Driving; Starting; Stopping; Arrangements for control or regulation thereof
    • G11B15/20Moving record carrier backwards or forwards by finite amounts, i.e. backspacing, forward spacing

Landscapes

  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)
  • Management Or Editing Of Information On Record Carriers (AREA)

Abstract

This invention is an instrument of the cassette which repeats the arbitary interval of the tape. The third head which is attached to the magnetic head enables the center track of the tape to record and to reproduce the constant signal, so that the recorded start point signal and end point signal of the arbitary interval can be detected and repeated from the start point to the end point continuously. Th advantages of this method are the easy operation and the low cost of the product. The blok diagram is the figure 1, and the third head is installed in the center of the magnetic head opposite the center track of the tape.

Description

테이프의 임의 구간 자동반복 카세트 장치Random section automatic repeat cassette device of tape

제1도는 본 발명의 계통도.1 is a schematic diagram of the present invention.

제2도 (a)는 테이프의 트랙 구성도.2A is a track configuration diagram of a tape.

(b)는 본 발명의 자기헤드.(b) is the magnetic head of the present invention.

제3도는 본 발명의 회로도.3 is a circuit diagram of the present invention.

제4도는 본 발명의 검출신호 기록시의 각부 파형도.4 is a waveform diagram of each part at the time of recording the detection signal of this invention.

제5도는 본 발명의 신호 검출시의 각부 파형도.5 is a waveform diagram of each part when the signal of the present invention is detected.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1: 조작부 2 : 단펄스 발생부1: operation part 2: short pulse generating part

3 : 펄스발생부 4 : 스위칭부3: pulse generator 4: switching unit

5 : 제1증폭부 6 : 제2증폭부5: first amplifier 6: 2nd amplifier

8 : 등화기 9 : 펄스정형부8 equalizer 9 pulse shaping part

11 : 인버터부 13 : 앤드부11: inverter portion 13: end portion

15 : 낸드부 H3: 제3헤드15: NAND part H 3 : 3rd head

AG : 발진기 IC : J. K 플립플롭AG: Oscillator ICs: J. K Flip-Flops

N1-N3: 낸드게이트 I1-I7: 인버터N 1 -N 3 : NAND gate I 1 -I 7 : Inverter

본 발명은 카세트 장치에 있어서, 학습 또는 선곡하고자 하는 특정 구간만을 계속 반복하여 청취할 수 있는 테이프의 임의구간 자동 반복 카세트 장치에 관한 것이다.The present invention relates to an automatic repeating cassette device of any section of a tape capable of continuously listening to only a specific section to be learned or selected.

일반적인 카세트 장치에서 테이프의 특정 구간만을 반복하여 청취하고자 할 경우에는, 해당구간의 재생이 종료되면, 테이프의 리와인드 기능 버튼을 조작하여 테이프를 해당구간의 최초 시작점으로 리와인드 시킨 후, 재차 재생을 시켜 청취해야 하는 문제가 있었다.In a typical cassette device, if you want to listen to only a certain section of the tape repeatedly, when the playback of the corresponding section ends, operate the tape rewind function button to rewind the tape to the beginning of the corresponding section, and then play again. There was a problem to be done.

즉, 선곡이나 영어학습등을 위한 특정구간 반복 재생시에는, 해당구간의 최초 시작점을 찾기 위해 수차례의 기능버튼을 조작하게 되므로써, 그 작업이 번거롭게 됨은 물론 기기의 경년변화가 쉽게 초래되는 문제가 있는 것이며, 이러한 번거로움을 피하기 위하여 테이프상에 같은 내용을 반복하여 기록하게 되는 경우가 있으나, 한개의 테이프상에 동일 내용을 반복 기록하는데는 한계가 있는 것이고, 또한 테이프의 이용율이 현저히 떨어지는 문제가 있었다.In other words, when repeatedly playing a specific section for music selection or English learning, the function button is operated several times to find the first starting point of the section, which makes the task cumbersome and easily causes the secular variation of the device. In order to avoid such inconvenience, the same contents may be repeatedly recorded on the tape, but there is a limit in repeatedly recording the same contents on one tape, and there is a problem that the utilization rate of the tape is significantly decreased. .

한편, 근자에 와서는 메모리 및 카운터등을 이용한 테이프 자동 선곡장치가 제안된 바 있으나, 특정구간 반복재생을 위한 프로그램의 세팅이 번거로움은 물론, 그 제어장치가 비교적 고가이어서 제품의 원가상승이 따르게 되는 단점을 지니고 있는 것이었다.On the other hand, in recent years, the automatic tape selection system using memory and counter has been proposed, but it is not only cumbersome to set the program for repeat playback of a specific section, but also the control device is relatively expensive so that the cost of the product can be increased. Had the disadvantages.

본 발명은 이와같은 문제점에 착안하여, 현재 이용되고 있지 않는 기존 규격 테이프의 중중 앙트랙에 일정한 시그날의 기록 및 재생이 가능하도록 기존 자기헤드의 중앙부에 별도의 제3헤드를 설치하여, 테이프상의 특정구간에 그 시작점과 종료점 검출용 시그날이 기록되게 하고, 이 시그날을 검출하는 것으로써, 테이프의 특정구간이 계속적으로 반복 재생되도록 안출한 것이다.In view of the above problems, the present invention provides a separate third head in the center of the existing magnetic head to enable recording and playback of a constant signal in the middle track of an existing standard tape, which is not currently used, and thus, a specific tape on the tape can be specified. The start and end point detection signals are recorded in the section, and the signal is detected so that a specific section of the tape is continuously reproduced.

이하 첨부도면에 의하여 본 발명의 구성을 설명하면 다음과 같다.Referring to the configuration of the present invention by the accompanying drawings as follows.

제2도 (a)는 층 폭이 3.8mm인 기존 자기 테이프의 각 트랙 구성도인 것으로, 상, 하 양측의 각 트랙(L1, R1)(L2, R2)은 테이프의 스테레오 녹음 및 재생용 각 좌, 우 채널이고, 중앙트랙(Ct)은 본 발명에서 이용하고자 하는 무녹음 부분으로써, 기존 테이프에서는 이 중앙트랙(Ct)을 이용하지 않고 있다.FIG. 2 (a) is a diagram showing the structure of each track of a conventional magnetic tape having a layer width of 3.8 mm. Each track L 1 and R 1 (L 2 and R 2 ) on the upper and lower sides is a stereo recording of the tape. And the left and right channels for playback, and the center track Ct is a recording portion to be used in the present invention, and the center track Ct is not used in the existing tape.

제2도 (b)는 본 발명 자기헤드의 구성도로써, 0.3mm의 간극을 가지는 0.6mm폭의 각 헤드(H1, H2)는 기존 테이프의 좌, 우 채널 녹음 및 재생용 헤드이고, 상기 헤드(H1)와 0.2mm의 간극을 가지는 0.4mm폭의 제3헤드 (H3)는 중앙트랙(Ct)의 특정구간 시작점 및 종료점 시그날 기록 검출용 헤드이다.Figure 2 (b) is a block diagram of the magnetic head of the present invention, each head (H 1 , H 2 ) of 0.6mm width having a gap of 0.3mm is the head for recording and playback of the left and right channels of the existing tape, The 0.4 mm wide third head H 3 having a clearance of 0.2 mm from the head H 1 is a head for detecting the start and end points of a specific section of the center track Ct.

제1도는 본 고안의 계통도로써, 조작부(1)의 출력단을 단펄스발생부(2)의 입력단과 앤드부(13)의 일입력단에 접속하고, 단펄스 발생부(2)의 출력단을 펄스발생부(3)의 출력단과 함께 낸드게이트(N2)를 통하여 제2 증폭부(6)의 입력단에 접속하며, 또한 단펄스 발생부(2)의 출력단은 인버터(I2)를 통하여 앤드부(13)의 타입력단에 접속한다.1 is a schematic diagram of the present invention, in which the output terminal of the operation unit 1 is connected to the input terminal of the short pulse generator 2 and the one input terminal of the end unit 13, and the output terminal of the short pulse generator 2 is pulsed. the output terminal of the unit (3) a second amplification unit 6 and connected to an input terminal, and only a pulse generating unit (2) with the output stage through the NAND gate (N 2) of the end portion (via an inverter (I 2) Connect to the type force end of 13).

앤드부(13)의 출력단에 각 입력단이 접속된 스위칭부(4)와 제1 증폭부(5)의 출력단을 각각 등화기(8)의 제어신호 입력단 및 인버터부(11)의 입력단과, 발진기(AG)의 제어신호 입력단 및 J. K플립플롭(IC)의 제어신호 입력단에 접속하고, 제3헤드(H3)에는 발진기(14)와 제2증폭부(6)의 출력단을 접속하며, 또한 제2증폭부(6)의 출력단은 등화기(8)를 통하여 펄스정형부(9)의 입력단에 접속하고, 펄스정형부(9)의 출력단과 인버터부(11)의 출력단은 낸드부(15)를 통하여 J. K플립플롭(IC)의 클럭신호 입력단에 접속하여 구성한다.The output of the switching section 4 and the first amplifying section 5, each of which is connected to the output of the end section 13, is connected to the control signal input of the equalizer 8, the input of the inverter section 11, and the oscillator. (AG) is connected to the control signal input terminal and J. K flip-flop (IC) control signal input terminal, and the third head (H 3 ) is connected to the output terminal of the oscillator 14 and the second amplifier (6), In addition, the output terminal of the second amplifier 6 is connected to the input terminal of the pulse shaping section 9 through the equalizer 8, and the output terminal of the pulse shaping section 9 and the output terminal of the inverter section 11 are connected to the NAND section. 15) is connected to the clock signal input terminal of J. K flip-flop (IC).

제3도는 본 고안의 회로도로써, 조작부(1)의 연동스위치(S1, S2)가 각각의 단자(a1, b2)에 위치될 때, 각부에는 전원전압(Vcc)이 공급되면서, 낸드게이트 (N1), 인버터(I1), 다이오드(D8, D9), 콘덴서(C1, C3, C4), 및 저항(R1-R7)로 구성된 단펄스 발생부(2)의 입력단은 접지전의(로우레벨)로 되게 접속하고, 연동스위치(S1, S2)가 각각의 단자(a3, b3)에 위치될때는 각부의 전원전압(Vcc)공급이 유지되면서 단펄스 발생부(2)의 입력단은 하이레벨로 되게 접속한다.3 is a circuit diagram of the present invention, when the interlock switch (S 1 , S 2 ) of the operation unit 1 is located at each terminal (a 1 , b 2 ), while the power supply voltage (Vcc) is supplied to each part, The short pulse generator consisting of a NAND gate (N 1 ), an inverter (I 1 ), a diode (D 8 , D 9 ), a capacitor (C 1 , C 3 , C 4 ), and a resistor (R 1- R 7 ) ( The input terminal of 2) is connected to the ground level (low level), and when the interlock switch (S 1 , S 2 ) is located at each terminal (a 3 , b 3 ), the supply of the supply voltage (Vcc) of each part is maintained. The input terminal of the short pulse generator 2 is connected at a high level.

또한 인버터(I2)를 통한 단펄스발생부(2)의 출력은 다이오드(D1, D2)및 저항(R6)으로 구성된 앤드부(13)의 일입력단인 다이오드(D1)로 입력되게 접속하고, 앤드부(13)의 타입력단인 다이오드(D2)에는 스위치(S1)의 단자(a2)에 접속하며, 상기 앤드부(13)의 출력이 트랜지스터(T1, T2) 및 저항(R9, R10)으로 구성된 제1증폭부 (5)를 통하여는 발진기(AG)의 발진제어단자(B)와 J. K플립플롭(IC)의 세트단자(S)로 입력되고, 트랜지스터(T3) 및 저항으로 구성된 스위칭부(4)를 통하여는 인버터(I3), 콘덴서(C5) 및 저항(R14, R15)으로 구성된 인버터(11)로 입력되게 접속하여 구성한다.In addition, the output of the single pulse generator (2) via an inverter (I 2) is input to the diode (D 1, D 2) and a resistor (R 6) to one input terminal of the diode (D 1) of the end portion 13 is configured be connected to, and, and connected to a terminal (a 2) of the switch (S 1), the other input terminal of the diode (D 2) of the end section 13, the output of the end portion (13) transistors (T 1, T 2 ) And input via the first amplifier 5 composed of resistors R 9 and R 10 to the oscillation control terminal B of the oscillator AG and the set terminal S of the J. K flip-flop IC. Through the switching unit 4 composed of a transistor T 3 and a resistor, connected to the inverter 11 composed of the inverter I 3 , the capacitor C 5 , and the resistors R 14 and R 15 . Configure.

한편, 인버터(I5, I6), 콘덴서(C7, C8) 및 저항(R28-R30)으로 구성된 펄스발생부(3)의 출력단과 단펄스 발생부(2)의 출력이 낸드게이트(N2)를 통하여 트랜지스터(T4, T5) 및 저항(R24-R27)으로 구성된 제2증폭부(6)로 입력되게 접속하고, 제2 증폭부(6)의 출력은 스위칭부(4)의 출력으로 제어되는 등화기(8)를 통하여 낸드게이트(N3), 인버터(I4), 트랜지스터(T6), 다이오드(D4-D7), 콘덴서(C2, C6) 및 저항(R16-R23)으로 구성된 펄스정형부(9)로 입력되게 접속하며, 인버터(I7), 다이오드(D3, D10) 및 저항(R13)으로 구성된 낸드부(15)의 각 입력단인 다이오드(D3, D10)에는 각각 인버터부(11)와 펄스정형부(9)의 출력이 인가되게 접속하고, 낸드부(15)의 출력은 저항(R12)을 통하여 J. K플립플롭(IC)의 클럭단자(CL)로 입력되게 접속하여 구성한다. 한편, 제3헤드(H3)에는 콘덴서(C8) 및 가변저항(VR1)을 통한 발진기(AG)의 출력과 제2증폭부(6)의 출력이 인가되게 접속하며, J.K플립플롭(IC)의 입력단자(J. K) 및 전원단자에는 전원전압(Vcc)이 인가되게 접속하고 리세트 단자(R)를 접지시키며, 출력단자(Q)의 출력으로는 테이프의 모우드 절환 기능 제어부(12)를 제어하도록 접속 구성한다. 이와 같이 구성된 본 고안의 작용 및 효과를 설명하면 다음과 같다.On the other hand, the output terminal of the pulse generator 3 composed of the inverters I 5 , I 6 , the capacitors C 7 , C 8 , and the resistors R 28- R 30 and the output of the short pulse generator 2 are NAND. It is connected to the second amplifier 6 composed of transistors T 4 , T 5 and resistors R 24 -R 27 through the gate N 2 , and the output of the second amplifier 6 is switched. NAND gate (N 3 ), inverter (I 4 ), transistor (T 6 ), diode (D 4 -D 7 ), capacitor (C 2 , C) through equalizer (8) controlled by the output of unit (4) 6 ) and a NAND part composed of an inverter I 7 , a diode D 3 , D 10 , and a resistor R 13 connected to the pulse shaping part 9 composed of the resistors R 16 to R 23 . The outputs of the inverter section 11 and the pulse shaping section 9 are respectively connected to the diodes D 3 and D 10 , which are input terminals of the input section 15, respectively, and the output of the NAND section 15 connects the resistor R 12 . It is configured to be connected to the clock terminal CL of J. K flip-flop (IC). Meanwhile, an output of the oscillator AG and an output of the second amplifier 6 are applied to the third head H 3 through the capacitor C 8 and the variable resistor VR 1 , and the JK flip-flop ( Connect to the input terminal (J. K) and the power terminal of the IC so that the power supply voltage (Vcc) is applied, and ground the reset terminal (R) .The output of the output terminal (Q) is a tape switching function control unit ( 12) to configure the connection to control. Referring to the operation and effects of the present invention configured as described above are as follows.

우선 테이프 반복 구간의 시작점과 종료점에 반복신호 검출용 시그날을 기록하고자 하는 경우에는, 기존 카세트 테이프 플레이어의 녹음이나 재생 모우드시, 조작부(1)의 연동스위치(S1, S2)를 각각의 단자(a2, b2)에 위치되도록 절환시킨다.First, when recording a signal for detecting a repeat signal at a start point and an end point of a tape repeating section, the interlocking switches S 1 and S 2 of the operation unit 1 are connected to each terminal during recording or playback mode of an existing cassette tape player. switch to (a 2 , b 2 ).

따라서 스위치(S2)에 의해서는 각부에 전원전압(Vcc)이 공급되게 되고, 스위치(S1)에 의해서는 제4도(a)의 (a)와 같이 단펄스 발생부(2)의 입력단과 앤드부(13)의 일입력단에 로우레벨이 인가되게 된다.Therefore, the switch (S 2) is to be a power supply voltage (Vcc) is supplied to each part, a switch (S 1) is the input stage of FIG. 4 (a) short-pulse generation unit (2) as shown in (a) of by by The low level is applied to the one input terminal of the and part 13.

그러므로 단펄스 발생부(2)의 콘덴서(C3)에는 저항(R6) 및 다이오드(D9)를 통한 충전전류가 흐르게 되어 낸드게이트(N1)의 일 입력단에는 제4도 (a)의 (b)와 같은 로우펄스가 인가되게 되며, 이에 따라 낸드게이트(N1)의 출력단에 나타나는 하이레벨 펄스는 콘덴서(C1) 및 저항(R1, R2)을 통하게 되므로, 상기 단펄스 발생부(2)의 출력펄스는 제4도 (a)의 (d)와 같이 나타나게 된다.Therefore, the charging current through the resistor R 6 and the diode D 9 flows through the capacitor C 3 of the short pulse generator 2 so that one input terminal of the NAND gate N 1 is connected to the one shown in FIG. The low pulse as shown in (b) is applied, so that the high-level pulse appearing at the output terminal of the NAND gate N 1 passes through the capacitor C 1 and the resistors R 1 and R 2 , thus generating the short pulse. The output pulse of the negative part 2 is shown as (d) of FIG.

이와 같은 단펄스 발생부(2)의 하이레벨 출력펄스는 인버터(I2)에서 반전되어 앤드부(13)의 타입력단인 다이오드(D1)에 로우레벨로 인가되게 되고, 또한 앤드부(13)의 일 입력단인 다이오드(D2)에는 제4도 (a)의 (c)와 같이 로우레벨이 인가되고 있으므로, 그의 출력단에는 제4도의 (a)의 (e)와 같은 로우레벨이 나타나게 된다.The high level output pulse of the short pulse generator 2 is inverted by the inverter I 2 and applied to the diode D 1 , which is a type force terminal of the AND 13, at a low level. Since the low level is applied to the diode D 2 , which is one input terminal of Fig. 4A, as shown in Fig. 4A, the output level thereof has a low level as shown in Fig. 4A. .

따라서, 제1증폭부(5)의 트랜지스터(T1, T2)가 온되고 그의 출력단에 나타난 하이레벨 신호가 발진기(AG)의 제어단자(13)와 J.K 플립플롭(IC)의 세트단자(S)로 인가되어, 발진기(AG)에서 발생된 시작점 시그날 기록용 교류 바이어스 전압이 콘덴서(C8) 및 가변저항(VR1)을 통하여 제3헤드(H3)로 인가됨과 동시에, J.K플립플롭(IC)이 어떠한 입력신호에서도 테이프의 로우드 기능 절환제어부(12)용 출력신호(Q)가 출력되지 못하게 된다.Accordingly, the transistors T 1 and T 2 of the first amplifier 5 are turned on and the high level signal shown at the output terminal thereof is set to the control terminal 13 of the oscillator AG and the set terminal of the JK flip-flop IC ( S), the AC bias voltage for recording the starting point signal generated by the oscillator AG is applied to the third head H 3 through the capacitor C 8 and the variable resistor VR 1 , and at the same time, the JK flip-flop The output signal Q for the loud function switching control unit 12 of the tape is prevented from being output by any of the input signals (IC).

한편, 제4도 (a)의 (f)와 같은 펄스발생부(3)의 출력펄스와, 제4도 (a)의 (d)와 같은 단펄스 발생부(2)의 출력펄스가 낸드게이트(N2)에서 조합된 후 제4도 (a)의 (g)와 같이 출력되게 되며, 이 신호는 제2증폭부(6)의 트랜지스터(T4, T5)로서 증폭되어 제3헤드(H3)로 인가되게 되므로, 상기 발진기(AG)의 교류바이어스 전압에 의한 제2증폭부(6)의 출력펄스가 테이프이의 중앙트랙(Ct)에 반복구간의 시작점 검출용 시그날로 기록되는 것이다.On the other hand, the output pulses of the pulse generator 3 as shown in (f) of FIG. 4 and the output pulses of the short pulse generator 2 as shown in (d) of FIG. After combination in (N 2 ) and is output as shown in (g) of FIG. 4 (a), the signal is amplified as the transistors T 4 and T 5 of the second amplifier 6 and the third head ( H 3 ), the output pulse of the second amplifier 6 caused by the AC bias voltage of the oscillator AG is recorded as a signal for detecting the starting point of the repeating section in the center track Ct of the tape.

이때, 스위칭부(4)의 트랜지스터(T3)가 오프상태 이므로 그의 출력단이 로우레벨로 나타나, 동화기(8)에 제어전압을 공급하지 못하게 되어, 제2증폭부의 테이프 시작점 기록용 시그날은 펄스정형부(9)의 입력단으로 입렬되지 못하게 된다.At this time, since the transistor T 3 of the switching unit 4 is in the off state, the output terminal thereof appears at a low level, and thus the control voltage cannot be supplied to the moving unit 8, so that the signal for recording the tape start point of the second amplification unit is pulsed. It is impossible to enter the input terminal of the shaping section 9.

한편, 특정구간의 종료점에서 조작부(1)의 스위치(S1, S2)를 각각 단자(a3, b3)에 위치시켜 주므로써, 테이프의 중앙트랙(Ct)상에 종료점 검출용 시그날이 기록되게 되는데, 이때에는 스위치(S2)에 의해서는 각부의 전원전압(Vcc)공급이 계속 공급되고, 스위치(S1)에 의해서는 단펄스 발생부(2)의 입력단과 앤드부(13)의 입력단에 하이레벨이 인가되게 된다.On the other hand, by placing the switches S 1 and S 2 of the operation unit 1 at the terminals a 3 and b 3 at the end of the specified section, the signal for detecting the end point is detected on the center track Ct of the tape. there is to be recorded, wherein the switch is a power source voltage (Vcc) supplied to each part by (S 2) is still present, an input end and an end portion 13 of the single pulse generator (2) by a switch (S 1) The high level is applied to the input terminal of.

따라서, 단펄스 발생부(2)의 인버터(I1)의 출력이 로우레벨로 되어, 콘덴서(C4)에는 저항(R6) 및 다이오드(D8)를 통한 충전전류가 흐르게 되므로, 낸드게이트(N1)의 일 입력단에는 제4도 (b)의 (b)와 같은 로우펄스가 나타나게 되며, 이에 따라 낸드게이트(N1)의 출력단으로 출력되는 하이레벨은 콘덴서(C1) 및 저항(R1, R2)을 통하게 되므로, 단펄스 발생부(2)의 출력은 제4도 (b)의 (d)와 같은 펄스로 출력된다.Therefore, the output of the inverter I 1 of the short pulse generator 2 becomes low level, and the charging current through the resistor R 6 and the diode D 8 flows to the capacitor C 4 , so that the NAND gate At one input terminal of (N 1 ), a low pulse as shown in (b) of FIG. 4 (b) appears, and accordingly, the high level outputted to the output terminal of the NAND gate N 1 is represented by a capacitor (C 1 ) and a resistor ( Since R 1 and R 2 are passed through, the output of the short pulse generator 2 is output in the same pulse as (d) in FIG.

이러한 단펄스발생부(2)의 하이레벨 출력펄스가 낸드게이트(N2)의 일 입력단으로 인가됨과 동시에, 인버터(I2)를 통하여 앤드부(13)의 일 입력단으로 인가되게 되므로 제1증폭부(5)에서는 하이레벨이 출력되게 되며, 이후, 상기한 반복구간 시작점 검출용 시그날의 기록시의 과정과 동일한 과정을 거치게 되므로, 테이프의 반복구간 종료점의 중앙트랙(Ct)에는 제4도 (b)의 (h)와 같은 시그날이 기록되는 것이다.Since the high level output pulse of the short pulse generator 2 is applied to one input terminal of the NAND gate N 2 , it is applied to one input terminal of the end portion 13 through the inverter I 2 , and thus, the first amplification is performed. In the section 5, the high level is output, and then the same process as in the recording of the start point detecting signal for the repeating section is performed. Therefore, the center track Ct of the end point of the repeating section of the tape is shown in FIG. A signal such as (h) of b) is recorded.

이상과 같이 테이프의 특정구간에 시작점 및 종료점 검출용 시그날을 기록시킨 다음, 상기의 특정구간을 반복재생시키고자 할 경우에는, 기존의 테이프 레코더를 재생모우드로 하고 제3도의 조작부(1)의 스위치(S1, S2)를 각각 단자(a3, b3)에 위치시키게 된다.As described above, when the signal for detecting the start point and the end point is recorded in a specific section of the tape, and then the user wants to repeat playback of the specific section, the existing tape recorder is used as the playback mode. (S 1 , S 2 ) are positioned at terminals a 3 and b 3 , respectively.

이때에는, 단펄스 발생부(2)의 출력단에 콘덴서(C1)가 차지된 이후부터 로우레벨이 출력되므로 낸드게이트(N2)의 출력이 하이레벨로 되어 제2증폭부(6)가 오프되고, 또한 앤드부(13)의 양 입력이 모두 하이레벨이므로 그의 출력단에는 제5도 (a)의 (e)와 같이 하이레벨로 출력되게 된다.At this time, since the low level is output after the capacitor C 1 is charged to the output terminal of the short pulse generator 2, the output of the NAND gate N 2 becomes a high level, and the second amplifier 6 is turned off. In addition, since both inputs of the end portion 13 are high level, the output portion thereof is output at the high level as shown in (e) of FIG.

이에 따라, 제1증폭부(5)가 오프되므로서, 발진기(AG)의 단자(B)의 발진 전원공급이 차단됨과 동시에 J.K플립플롭(IC)의 세트단자(S)에 로우레벨이 인가되므로, J.K플립플롭(IC)의 래치 상태가 해제되는 것이며, 이때 스위칭부(4)의 트랜지스터(T1)가 온되어 인버터부(11)의 콘덴서(C5)에는 제5도 (a)의 (o)와 같은 하이레벨의 충전전류가 흐르게 되므로, 상기 인버터부(11)의 출력단에는 제5도 (a)의 (q)와 같은 로우레벨의 단펄스가 발생된다.Accordingly, since the first amplifier 5 is turned off, the oscillation power supply of the terminal B of the oscillator AG is cut off and a low level is applied to the set terminal S of the JK flip-flop IC. In this case, the latch state of the JK flip-flop IC is released. At this time, the transistor T 1 of the switching unit 4 is turned on, and the capacitor C 5 of the inverter unit 11 is connected to (c) of FIG. Since a high level charging current flows as shown in o), a low level short pulse as shown in FIG. 5 (a) (q) is generated at the output terminal of the inverter unit 11.

따라서, 낸드부(15)의 출력단에는 제5도 (a)의 (r)과 같은 하이레벨의 짧은 클럭펄스가 나타나 J.K플립플롭(IC)의 클럭단자(CL)에 인가되므로, 단자(J.K)에 하이레벨이 인가되고, 있는 J.K플립플롭(IC)의 출력단자(Q)의 레벨이 토굴되어 모우드 절환기능제어부(12)로 입력되게 된다.Accordingly, a short clock pulse of a high level as shown in (r) of FIG. 5 (a) appears at the output terminal of the NAND unit 15, and is applied to the clock terminal CL of the JK flip-flop IC. The high level is applied to the level of the output terminal Q of the JK flip-flop IC, and is inputted to the mode switching function control unit 12.

이때, J.K플립플롭(IC)의 출력단자(Q)의 레벨이 제5도 (a)의 (q)와 같이 하이레벨에서 로우레벨로 토글되면, 테이프 레코더는 모우드 절환 기능제어부(12)에 의하여 재생모우드로 되는 것이고, J.K플립플롭(IC)의 출력단자(Q)의 레벨이 제5도 (a)의 (Q')와 같이 로우레벨에서 하이레벨로 토글되면, 테이프 레코더는 모우드 절환기능 제어부(12)에 의하여 리와인드 모우드로 되는 것이다.At this time, when the level of the output terminal Q of the JK flip-flop IC is toggled from the high level to the low level as shown in (q) of FIG. 5 (a), the tape recorder is controlled by the mode switching function control unit 12. When the level of the output terminal Q of the JK flip-flop IC is toggled from low level to high level as shown in (Q ') of FIG. 5 (a), the tape recorder controls the mode switching function. By (12) it becomes the rewind mode.

만일, 테이프 레코더가 모우드 절환 기능 제어부(12)에 의하여 재생 모우드로 선택되어지면, 테이프 레코더는 재생 기능을 수행하게 하는 것이며, 이에따른 테이프 레코더의 재생중, 제3헤드(H3)에 의하여 테이프의 중앙트랙(Ct)에 기록된 제5도 (b)의 (h)와 같은 종료점 시그날이 검출되면, 이 시그날은 스위칭부(4)의 하이레벨 출력으로 동작되고 있는 동화기(8)를 통하여 펄스정형부(9)로 입력되게 된다.If the tape recorder is selected as the playback mode by the mode switching function control section 12, the tape recorder is to perform the playback function, and thus during the playback of the tape recorder, the tape is recorded by the third head H 3 . When an endpoint signal such as (h) of FIG. 5 (b) recorded on the central track Ct of the signal is detected, the signal is passed through the moving device 8 which is operated at the high level output of the switching section 4. It is input to the pulse shaping part 9.

따라서, 펄스인형부(9)의 트랜지스터(T6)의 베이스에는 제5도 (b)의 (j)와 같은 시그날이 입력되게 되며, 이 시그날을 트랜지스터(T6)에서 증폭 반전되어 제5도 (b)의 (k)와 같이 나타나게 되므로, 낸드게이트(N3)의 일측 입력단에는 콘덴서(C6) 및 저항(R9)으로 미분된 제5도 (b)의 (ℓ)과 같은 시그날이 입력되어, 상기 펄스정형부(9)의 출력단에는 제5도 (b)의 (m)과 같은 파형이 출력되게 된다.Accordingly, a signal such as (j) of FIG. 5 (b) is input to the base of the transistor T 6 of the pulse doll 9, and this signal is amplified and inverted by the transistor T 6 to FIG. As shown in (b) of (b), at one input terminal of the NAND gate N 3 , a signal such as (l) of FIG. 5 (b) differentiated by the capacitor C 6 and the resistor R 9 is applied. The waveform as shown in (m) of FIG. 5B is output to the output terminal of the pulse shaping section 9.

그러므로, 낸드부(15)의 출력단에는 제5도 (b)의 (r)과 같은 하이레벨 펄스가 나타나, J.K플립플롭(IC)의 클럭단자(CL)로 인가되므로, J.K플립플롭(IC)의 출력단자(Q)의 출력레벨이 반전되어, 모우드 절환기능 제어부(12)에 의해 기존 테이프 레코더를 리와인드 기능으로 전환시키는 것이다.Therefore, a high level pulse as shown in (r) of FIG. 5 (b) appears at the output terminal of the NAND unit 15, and is applied to the clock terminal CL of the JK flip flop IC. Therefore, the JK flip flop IC The output level of the output terminal Q is reversed, and the mode switching function control unit 12 switches the existing tape recorder to the rewind function.

이와 같이 테이프 레코더가 리와인드 기능 모우드로 됨에 따라 테이프 되감기 기능이 수행되는 것이며, 이때 제3헤드(H3)에 의해서 테이프의 중앙트랙(Ct)에 기록된 제5도 (a)의 (h)와 같은 시작점 시그날이 검출되면, 상기한 바와 동일한 과정을 거쳐 테이프 레코더를 재생 모우드로 전환시키는 것이며, 이러한 반복동작은 조작부(1)의 연동스위치(S1, S2)를 각각의 단자(a1, b1)에 위치시킬때까지 계속적으로 이루어지는 것이다. 이와 같은 본 발명은 테이프상의 임의구간이 계속적으로 자동반복 재생되는 것으로써, 특정곡의 반복 청취나 테이프를 이용하는 학습등에서 폭넓게 이용될 수 있는 특징을 가지는 것이다.As the tape recorder becomes the rewind function mode as described above, the tape rewinding function is performed. In this case, (h) of FIG. 5 (a) recorded in the center track Ct of the tape by the third head H 3 and When the same starting point signal is detected, the tape recorder is switched to the playback mode through the same process as described above. This repetitive operation causes the interlocking switches S 1 and S 2 of the operation unit 1 to be connected to the respective terminals a 1 ,. b is continuously formed with until the position in Figure 1). As described above, the present invention is characterized in that arbitrary sections on a tape are continuously and automatically reproduced, and thus can be widely used in repetitive listening to a specific song or learning using a tape.

Claims (2)

카세트 테이프의 자동 반복재생 장치에 있어서, 조작부(1)의 출력단을 단 펄스 발생부(2)의 입력단에 접속하고, 단펄스 발생부(2)의 출력단과 펄스발생부(3)의 출력단을 낸드게이트(N2)를 통하여 제2증폭부(6)의 입력단에 접속하며, 인버터(I2)를 통한 단펄스 발생부(2)의 출력단과 조작부(1)의 출력단을 앤드부(13)의 입력단에 접속하고, 앤드부(13)의 출력단에 각 입력단이 접속된 스위칭부(4)와 제1증폭부(5)의 출력단을 각각 등화기(8)의 제어신호 입력단과, 발진기(AG)의 제어신호 입력단 및 J.K플립플롭(IC)의 제어신호 입력단에 접속하며, 제3 헤드(H3)에 제2증폭부(6)와 발진기(AG)의 출력단을 접속하고, 등화기(8)와 펄스정형부(9)를 통한 제2증폭부(6)의 출력단과 인버터부(11)를 통한 스위칭부(4)의 출력단을 낸드부(15)의 입력단에 접속하며, 낸드부(15)의 출력단을 J.K플립플롭(IC)의 클럭단자에 접속하여, J.K플립플롭(IC)의 출력으로 모드 절환기능 제어부(12)가 제어되게 구성됨을 특징으로 하는 테이프의 임의구간 자동 반복 카세트 장치.In the automatic repeat playback apparatus of a cassette tape, the output terminal of the operation unit 1 is connected to the input terminal of the short pulse generating unit 2, and the output terminal of the short pulse generating unit 2 and the output end of the pulse generating unit 3 are NAND. through a gate (N 2) of the second amplifier (6) and connected to an input terminal, a short pulse is generated by an inverter (I 2) portion (2) end portion 13, the output terminal of the output stage and the control panel (1) of the A control signal input terminal of the equalizer 8 and an output terminal of the switching unit 4 and the first amplifier 5 connected to the input terminal and each input terminal connected to the output terminal of the end unit 13 and the oscillator AG, respectively. Is connected to the control signal input terminal and the control signal input terminal of the JK flip-flop (IC), the second amplifier 6 and the output terminal of the oscillator AG are connected to the third head (H 3 ), the equalizer (8) And an output terminal of the second amplifier 6 through the pulse shaping unit 9 and an output terminal of the switching unit 4 through the inverter unit 11 are connected to an input terminal of the NAND unit 15, and the NAND unit 15 Output of JK connected to the clock terminal of the flip-flop (IC), JK flip-flop (IC) automatically repeat any sections on the tape cassette apparatus, characterized by an output mode switching function control section 12 is configured to be controlled for. 제1항에 있어서, 테이프의 중앙트랙(Ct)과 대향되는 자기헤드의 중앙부에 제3헤드(H3)를 설치함을 특징으로 하는 테이프의 임의 구간 자동 반복 카세트 장치.The automatic repeating cassette device according to claim 1, wherein the third head (H 3 ) is provided at the center of the magnetic head opposite to the center track (Ct) of the tape.
KR1019840004758A 1984-08-09 1984-08-09 Automatic repeat cassette device KR870000045B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019840004758A KR870000045B1 (en) 1984-08-09 1984-08-09 Automatic repeat cassette device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019840004758A KR870000045B1 (en) 1984-08-09 1984-08-09 Automatic repeat cassette device

Publications (2)

Publication Number Publication Date
KR860002090A KR860002090A (en) 1986-03-26
KR870000045B1 true KR870000045B1 (en) 1987-02-07

Family

ID=19234920

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840004758A KR870000045B1 (en) 1984-08-09 1984-08-09 Automatic repeat cassette device

Country Status (1)

Country Link
KR (1) KR870000045B1 (en)

Also Published As

Publication number Publication date
KR860002090A (en) 1986-03-26

Similar Documents

Publication Publication Date Title
US4338529A (en) Cue signal generating circuit
KR920002000B1 (en) Audio memory disk playing-back device
KR890010803A (en) Recording circuit of hybrid audio equipment
KR870000045B1 (en) Automatic repeat cassette device
US5008762A (en) Parallel and continuous playback circuit for an audio cassette deck of the double-deck type
EP0150968B1 (en) Cue signal recording circuit for magnetic recording and reproducing apparatus
KR890004231Y1 (en) Automatic tape scanning circuit
KR850001425Y1 (en) Automatic music selecting device for tape recorders
KR900008392Y1 (en) Tracking switch control circuit in video disk player
KR950001241B1 (en) Circuit for automatically selecting music in tape recorder
KR910002496B1 (en) Automatic selecting music circuit of magnetic tape
KR940005551Y1 (en) Auto-selecting circuit for audio system
US3546354A (en) Automatic synchronization of pitches in electronic musical instruments with magnetic recording-reproducing apparatus
KR900010116Y1 (en) Automatic program selecting circuit for vtr
KR900010114Y1 (en) Some protion repeat recording circuit for video tape recorder
KR900006650Y1 (en) Tape selecting cirsuit of the vtr
KR940002500Y1 (en) Continuity play control circuit for vtr
KR930000774Y1 (en) Apparatus for recording control coding of vtr
KR890003679Y1 (en) Tracking device of image record reproducer
KR0128055B1 (en) Autometic selecting method and apparatus for tape record player
KR920007425Y1 (en) Recording and play back mode locking circuit
KR910002031Y1 (en) Remaining signal removal circuit on viss rocording
JPS6353622B2 (en)
JPS604268Y2 (en) magnetic recording and playback device
KR890000510Y1 (en) Dubbing control circuit of double deck cassette

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right