KR910004040A - 비디오신호 데이타를 기억시키는 방법 및 그 방법을 실시하기 위한 회로 - Google Patents

비디오신호 데이타를 기억시키는 방법 및 그 방법을 실시하기 위한 회로 Download PDF

Info

Publication number
KR910004040A
KR910004040A KR1019900010830A KR900010830A KR910004040A KR 910004040 A KR910004040 A KR 910004040A KR 1019900010830 A KR1019900010830 A KR 1019900010830A KR 900010830 A KR900010830 A KR 900010830A KR 910004040 A KR910004040 A KR 910004040A
Authority
KR
South Korea
Prior art keywords
address
memory
video signal
signal data
bit
Prior art date
Application number
KR1019900010830A
Other languages
English (en)
Inventor
보드 브라운
에리히-요한 바이어
Original Assignee
발도르프, 피켄셔
지멘스 악티엔게젤샤프트
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 발도르프, 피켄셔, 지멘스 악티엔게젤샤프트 filed Critical 발도르프, 피켄셔
Publication of KR910004040A publication Critical patent/KR910004040A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/907Television signal recording using static stores, e.g. storage tubes or semiconductor memories
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Image Input (AREA)
  • Television Signal Processing For Recording (AREA)
  • Television Systems (AREA)
  • Closed-Circuit Television Systems (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Cash Registers Or Receiving Machines (AREA)
  • Memory System (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

내용 없음.

Description

비디오신호 데이터를 기억시키는 방법 및 그 방법을 실시하기 위한 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 매우 큰 메모리용량을 가진 표준 메모리모듈에 화상정보를 기억시킨 예,
제2도는 제1도에 따른 화상을 기억시켜야할 때 본 발명의 방법을 나타낸 도면,
제3도는 제2도에 따른 가능한 어드레스 코드변환.

Claims (11)

  1. b<2x및 z<2x그리고 m, b, z, x 및 y는 양의 정수라는 조건하에서, 화상 어드레스에 대해 b화소는 x어드레스 비트로, 그리고 z주사선은 y어드레스 비트로 분리되어 어드레싱 되는, 2x가능한 메모리 어드레스를 가진 표준메모리 모듈에 적어도 1필드의 비디오 신호 데이터를 기억시키는 방법에 있어서, 2x은 가급적 작지만 b와 z의 적보다 크게 선택되며, x어드레스 비트 및 y어드레스 비트가 화상어드레스의 발생되지 않은 비트조합을 이용해서 발생된 각 화상 어드레스에 고유의 메모리 어드레스가 명확히 할당되도록 코드 변환되는 것을 특징으로 하는 비디오 신호 데이터를 기억시키는 방법.
  2. 제1항에 있어서, 매핑 매트릭스로 코드변환이 이루어지는 것을 특징으로 하는 비디오 신호 데이터를 기억시키는 방법.
  3. 제1항 또는 2항에 있어서, x어드레스 비트 또는 y어드레스비트중 적어도 하나의 비트가 코드변환의 제어에 사용되는 것을 특징으로 하는 비디오 신호 데이터를 기억시키는 방법.
  4. 제1항 내지 3항중 어느 한 항에 있어서, 제1x어드레스 비트의 s어드레스 비트 그리고 제2y어드레스 비트의 r어드레스비트가 메모리어드레스의 p어드레스비트로 코드변환되며, 이 경우 s<x, r<y 및 p<s+r이 선택되는 것을 특징으로 하는 비디오 신호 데이터를 기억시키는 방법.
  5. 제1항 내지 4항중 어느 한 항에 있어서, 비디오 신호 데이터가 직렬로 다중화 되는 것을 특징으로 하는 비디오 신호 데이터를 기억시키는 방법.
  6. 제1항 내지 5항중 어느 한 항에 있어서, 매 주사선당 적어도 768화소 그리고 적어도 288 주사선이 기억되는 것을 특징으로 하는 비디오 신호 데이터를 기억시키는 방법.
  7. 제1항 내지 6항중 어느 한 항에 있어서, 1필드가 기억되는 것을 특징으로 하는 비디오 신호 데이터를 기억시키는 방법.
  8. 제1항 내지 5항중 어느 한 항에 있어서, 1프레임이 기억되는 것을 특징으로 하는 비디오 신호 데이터를 기억시키는 방법.
  9. 제1항 내지 8항중 어느 한 항에 있어서, 비디오 신호 데이터가 비트 플레인의 인터레이스에 의해 기억되며, 주사선당 메모리 워드의 수는 대략 데이터 워드 크기와 메모리 워드 크기의 비율과 주사선상 데이터 워드의 수를 곱한 값으로 선택되는 것을 특징으로 하는 비디오 신호 데이터를 기억시키는 방법.
  10. -2가능한 메모리 어드레스를 어드레싱하기 위한 메모리 어드레스 입력 단자(SPE), 하나의 데이터 입력단자(DE) 및 하나의 데이터 출력단자(DA)를 가진 메모리(SE), -분리된 화소 어드레싱을 위한 x어드레스 비트와 화소 어드레싱을 위한 제2의 y어드레스 비트로 구성된 화상 어드레스 단자(BK)에서 출력될 수 있는 화상 어드레스를 비디오신호 데이터에 할당하고 비디오신호 데이터의 기억을 제어하는 제어장치(ST), -화상 어드레스 단자(BK)와 메모리어드레스 입력단자(SPE) 사이에 접속되어 각 화상 어드레스에 고유의 메모리 어드레스를 명확히 할당하는 코드변환장치(U), -메모리(SE)로부터 비디오 신호 데이터를 독출하기 위한 수단으로 구성되는 것을 특징으로 하는 제1항 내지 9항에 따른 바업을 실시하기 위한 회로.
  11. 제10항에 있어서, 코드변환장치(U)가 화상 어드레스중 적어도 하나의 비트에 의해 제어되는 멀티플렉서(MUX1, MUX2 : MUX3, MUX4)를 가지는 것을 특징으로 하는 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900010830A 1989-07-14 1990-07-14 비디오신호 데이타를 기억시키는 방법 및 그 방법을 실시하기 위한 회로 KR910004040A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP89112979A EP0407648B1 (de) 1989-07-14 1989-07-14 Verfahren zur Speicherung von Videosignaldaten und Vorrichtung zur Durchführung des Verfahrens
EP89112979.3 1989-07-14

Publications (1)

Publication Number Publication Date
KR910004040A true KR910004040A (ko) 1991-02-28

Family

ID=8201624

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900010830A KR910004040A (ko) 1989-07-14 1990-07-14 비디오신호 데이타를 기억시키는 방법 및 그 방법을 실시하기 위한 회로

Country Status (10)

Country Link
US (1) US5289279A (ko)
EP (1) EP0407648B1 (ko)
JP (1) JPH0353387A (ko)
KR (1) KR910004040A (ko)
AT (1) ATE103752T1 (ko)
CA (1) CA2021046A1 (ko)
DD (1) DD300666A5 (ko)
DE (1) DE58907357D1 (ko)
ES (1) ES2050738T3 (ko)
PT (1) PT94672A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160030692A (ko) 2014-09-11 2016-03-21 이상수 발포체코팅조성물을 이용한 흡음용 발포시트의 제조방법

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5361339A (en) * 1992-05-04 1994-11-01 Xerox Corporation Circuit for fast page mode addressing of a RAM with multiplexed row and column address lines
EP2925968A4 (en) * 2012-12-03 2016-01-27 United Technologies Corp METHOD FOR MANUFACTURING A ROTOR OF A COAT DRIVE WORKPIECE

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6352179A (ja) * 1986-08-22 1988-03-05 フアナツク株式会社 デイスプレイ用ramの配置方法
GB2199678B (en) * 1987-01-13 1990-11-14 Ferranti Plc Pixel memory arrangement for information display system
JPH02100715A (ja) * 1988-10-07 1990-04-12 Sharp Corp 表示用メモリの有効利用方式
JP2796329B2 (ja) * 1989-02-08 1998-09-10 株式会社日立製作所 表示メモリとそれを備えた画像処理装置
US5170251A (en) * 1991-05-16 1992-12-08 Sony Corporation Of America Method and apparatus for storing high definition video data for interlace or progressive access

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160030692A (ko) 2014-09-11 2016-03-21 이상수 발포체코팅조성물을 이용한 흡음용 발포시트의 제조방법

Also Published As

Publication number Publication date
ATE103752T1 (de) 1994-04-15
DE58907357D1 (de) 1994-05-05
EP0407648B1 (de) 1994-03-30
US5289279A (en) 1994-02-22
DD300666A5 (de) 1992-06-25
JPH0353387A (ja) 1991-03-07
EP0407648A1 (de) 1991-01-16
CA2021046A1 (en) 1991-01-15
PT94672A (pt) 1992-01-31
ES2050738T3 (es) 1994-06-01

Similar Documents

Publication Publication Date Title
KR930024500A (ko) 디지탈 데이타 변환 장치 및 방법
US4581721A (en) Memory apparatus with random and sequential addressing
KR890004235A (ko) 데이타 변조장치
US3999167A (en) Method and apparatus for generating character patterns
CA2139972A1 (en) Data converting device
US4393443A (en) Memory mapping system
KR950015399A (ko) 비트 단위 데이타의 입력 및 출력용 반도체 메모리 장치
KR900702499A (ko) 비디오 신호를 발생시키기 위한 방법 및 장치
KR950033953A (ko) 화상 생성 방법 및 화상 생성 장치
KR880013704A (ko) 프린터 장치
KR910004040A (ko) 비디오신호 데이타를 기억시키는 방법 및 그 방법을 실시하기 위한 회로
EP0105724A2 (en) Data write arrangement for color graphic display unit
JPH037955B2 (ko)
KR950005650B1 (ko) 어드레스 변환 방법 및 장치
US4835527A (en) Look-up table
KR890001058B1 (ko) 영상 표시 제어장치
KR950005464Y1 (ko) 확장 메모리 액세스 장치
JPH05152542A (ja) 記憶装置及びそのアドレス指定方法
US5638094A (en) Method and apparatus for displaying motion video images
SU849195A1 (ru) Устройство дл преобразовани информацииВ ВидЕОСигНАл
KR970049392A (ko) 24 bpp 모드에서의 메모리 매핑 방법
KR960036534A (ko) 영상처리용 고속데이타 전송장치
JPS60162287A (ja) 画像メモリのアクセス処理装置
KR900010560A (ko) 콤퓨터 시스템의 등속 호출 기억장치
KR910013919A (ko) 역감마 보정방식

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee