KR900019420A - 지터(Jitter) 제거회로 - Google Patents

지터(Jitter) 제거회로 Download PDF

Info

Publication number
KR900019420A
KR900019420A KR1019890006679A KR890006679A KR900019420A KR 900019420 A KR900019420 A KR 900019420A KR 1019890006679 A KR1019890006679 A KR 1019890006679A KR 890006679 A KR890006679 A KR 890006679A KR 900019420 A KR900019420 A KR 900019420A
Authority
KR
South Korea
Prior art keywords
frequency
clock
phase
output
division circuit
Prior art date
Application number
KR1019890006679A
Other languages
English (en)
Other versions
KR910009669B1 (ko
Inventor
장문수
고성봉
김철규
Original Assignee
경상현
재단법인 한국전자통신연구소
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 경상현, 재단법인 한국전자통신연구소 filed Critical 경상현
Priority to KR1019890006679A priority Critical patent/KR910009669B1/ko
Publication of KR900019420A publication Critical patent/KR900019420A/ko
Application granted granted Critical
Publication of KR910009669B1 publication Critical patent/KR910009669B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/08Modifications for reducing interference; Modifications for reducing effects due to line faults ; Receiver end arrangements for detecting or overcoming line faults

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

내용 없음

Description

지터(Jitter) 제거회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 전체구성 블록도, 제3도는 지터 제거과정의 각 단계별 파형 표시도.

Claims (2)

  1. 마스터(Master) 클럭을 발생하는 수정자 클럭발생수단(20), 상기 수정자 클럭발생수단(20)에 연결되어 수정자클럭과 프레임 펄스를 입력으로 하고 이 두 입력을 위상동기 시켜 1.544MHz구형 펄스를 출력하는 위상보상루프 수단(10), 상기 위상 보상 루프 수단(10)에 연결되어 파형 정형 및 필터링 기능을 하는 구동 및 여파 수단(30), 상기 구동 및 여파수단(30)에 연결되어 지터성분을 제거하여 아날로그 정현파 형태로 출력시키는 수정여파수단(40), 상기 수정여파 수단(50)에 연결되어 아날로그 정현파를 TTL레벨의 디지탈 펄스로 변환시키는 진폭 비교기(50)로 구성된 것을 특징으로 하는 지터 제거회로.
  2. 제1항에 있어서, 상기 위상 보상 루프 수단(10)은 수정자 클럭을 주파수 교정하는 주파수 교정수단(11), 상기 주파수 교정수단(11)에 연결되어 주파수 교정수단(11)을 거쳐 출력되는 수정자 클럭을 8분주하여 1.544MHz를 발생시키는 8분주 회로(12), 상기 8분주 회로(12)에 연결되어 궤환된 출력을 193분주하여 프레임 펄스와 위상 비교할 8KHz를 발생시키는 193분주회로(13), 상기 193분주 회로(13)에 연결되어 프레임 펄스와 193분주 회로(13)의 출력을 위상 비교하여 주파수 교정수단(11)으로 출력하는 위상 비교수단(14)로 구성되어 프레임 펄스에 위상 동기된 1.544MHz를 출력하도록 구성된 것을 특징으로 하는 지터 제거회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890006679A 1989-05-19 1989-05-19 지터(Jitter) 제거 회로 KR910009669B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890006679A KR910009669B1 (ko) 1989-05-19 1989-05-19 지터(Jitter) 제거 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890006679A KR910009669B1 (ko) 1989-05-19 1989-05-19 지터(Jitter) 제거 회로

Publications (2)

Publication Number Publication Date
KR900019420A true KR900019420A (ko) 1990-12-24
KR910009669B1 KR910009669B1 (ko) 1991-11-25

Family

ID=19286294

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890006679A KR910009669B1 (ko) 1989-05-19 1989-05-19 지터(Jitter) 제거 회로

Country Status (1)

Country Link
KR (1) KR910009669B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020024875A (ko) * 2000-09-27 2002-04-03 구자홍 비엘디씨 모터의 회전자 및 그 제조방법
KR100396505B1 (ko) * 1994-08-12 2003-11-05 삼성전자주식회사 국설교환기에서기준클럭의지터제거회로

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100396505B1 (ko) * 1994-08-12 2003-11-05 삼성전자주식회사 국설교환기에서기준클럭의지터제거회로
KR20020024875A (ko) * 2000-09-27 2002-04-03 구자홍 비엘디씨 모터의 회전자 및 그 제조방법

Also Published As

Publication number Publication date
KR910009669B1 (ko) 1991-11-25

Similar Documents

Publication Publication Date Title
KR890003084A (ko) 병렬식 ac전력 시스템에서의 전원을 동기시키기 위한 회로 및 방법
FR2743960B1 (fr) Convertisseur numerique analogique a haute resolution destine notamment a l'accord d'un oscillateur a quartz controle par tension
KR900019420A (ko) 지터(Jitter) 제거회로
JPH01125180A (ja) バーストゲートパルスを出力できる同期信号分離集積回路
KR940010538A (ko) 업/다운 카운터를 이용한 정현파 발생장치
KR970055245A (ko) 에프.엠 복조 회로
JPS55160975A (en) Controlling circuit for inverter
JPS54141507A (en) Phase synchronism circuit
JPS566528A (en) Signal converter
JPS6451712A (en) Clock synchronizing circuit
JPS6444194A (en) Sampling clock generator for video signal
SU1193802A1 (ru) Устройство фазовой автоподстройки частоты
KR950004752A (ko) 디지탈 위상동기루프(pll)
JPS5713978A (en) High frequency switching inverter
JPS59204470A (ja) 電流形インバ−タの制御装置
KR960001534B1 (ko) 위상검출제어회로
EP0323595A3 (de) Schaltunganordnung zum Erzeugen eines elektrischen Sinussignals mit veränderlicher Frequenz
JPS6478466A (en) Noise elimination circuit
JPS55160974A (en) Controlling circuit inverter
JPH01103169A (ja) Pwmインバータ装置の制御回路
KR970057525A (ko) 펄스수변조파형을 이용한 전압제어수정발진기 제어장치
JPS6333908A (ja) 可変位相器
KR960018613A (ko) 잡음 정형기를 사용한 디지탈 주파수 합성기
KR910013197A (ko) 정보 기록 매체의 재생측 신호 처리 장치
JPS5478959A (en) Phase fllowing oscillator

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19980929

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee