KR900012441A - 아날로그 디지탈 변환회로를 갖는 반도체 집적회로 장치 - Google Patents
아날로그 디지탈 변환회로를 갖는 반도체 집적회로 장치 Download PDFInfo
- Publication number
- KR900012441A KR900012441A KR1019900000046A KR900000046A KR900012441A KR 900012441 A KR900012441 A KR 900012441A KR 1019900000046 A KR1019900000046 A KR 1019900000046A KR 900000046 A KR900000046 A KR 900000046A KR 900012441 A KR900012441 A KR 900012441A
- Authority
- KR
- South Korea
- Prior art keywords
- analog
- signal
- circuit
- semiconductor integrated
- control
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/05—Digital input using the sampling of an analogue quantity at regular intervals of time, input from a/d converter or output to d/a converter
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1도는 본 발명의 1실시예인 샘플홀드 기능을 내장하는 순차비교형A/D변환회로를 갖는 단일칩 마이크로 컴퓨터의 블록도, 제2도는 제1도의 제어상태 레지스터 (12)의 설명도, 제3도는 제1도의 A/D 변환회로의 동작설명도.
Claims (7)
- 아날로그 신호가 공급되어야할 제1외부단자(AT), 상기 제1외부단자에 공급된 아날로그 신호를 받고, 상기 아날로그 신호를 디지털 신호로 변환하며, 상기 아날로그 신호를 샘플링하기 위한 샘플홀드 회로(6)을 갖는 변환수단(7,8,9,11), 상기 변환수단에 결합되어 상기 변환수단의 동작을 제어하고, 상기 샘플홀드 회로를 동작시키기 위한 제1의 제어신호(SE)를 상기 샘플홀드 회로(6)에 선택적으로 출력함과 동시에 상기 샘플홀드 회로를 제어하기 위한 제1의 제어신호에 따른 제2의 제어신호(SS1)을 출력하는 제어수단(10), 상기 제2의 제어신호가 공급되어야 할 제2외부단자(ACT)를 포함하는 반도체 집적회로 장치.
- 특허청구의 범위 제1항에 있어서, 상기 변환 수단은, 또 아날로그 디지털 변환을 위한 양자화 레벨을 생성하는 디지털 아날로그 변환회로(8), 상기 양자화 레벨과 샘플홀드회로(6)에 의해 샘플링된 아날로그 신호의 전압레벨을 비교하는 비교회로(9) 및 변환결과를 유지하는 데이터 레지스터(11)을 포함하는 것인 반도체 집적 회로 장치.
- 특허청구의 범위 제1항에 있어서, 상기 제어회로 (10)은 상기 반도체 집적회로 장치의 외부상태를 식별하기 위한 기억 수단 (ESH)을 포함하고, 상기 제어수단은 상기 기억수단(ESH)을 참조해서 상기 제2의 제어신호를 상기 제2외부단자에 공급하는가 안하는가를 제어하는 반도체 집적회로 장치.
- 특허청구의 범위 제1항에 있어서, 상기 제2의 제어신호는 아날로그 신호의 샘플링 개시, 종료 또는 그기간중 적어도 1개를 지지하기 위한 스트로브 신호를 포함하는 반도체 집적회로 장치.
- 특허청구의 범위 제1항에 있어서, 또 소정의 동작클럭에 따라서 소정의 데이터를 처리하는 중앙처리장치 (CPU)와 상기 소정의 동작클럭을 공급하는 클럭발생 수단을 포함하며, 상기 변환수단은 상기 동작클럭에 동기해서 아날로그 디지털 변환을 실행하는 반도체 집적회로 장치.
- 특허청구의 범위 제1항에 있어서, 상기 샘플홀드 회로는 상기 아날로그 신호의 전압레벨을 유지하기 위한 홀드용량(6B)를 포함하는 반도체 집적회로 장치.
- 중앙처리 장치(CPU)(2), 아날로그 신호를 디지털 신호로 변환하는 아날로그 디지털 변환회로, 아날로그 신호가 공급되는 제1의 외부단자(AT), 아날로그 디지털 변환회로가 동작상태로 된 것을 나타내는 타이밍 신호가 아날로그 디지털 변환회로로부터 공급되는 제2의 외부단자(ACT)를 포함하며, 상기 중앙처리장치는 상기 아날로그 디지털 변환회로의 동작을 제어하는 것인 단일칩 마이크로 컴퓨터.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP89-3504 | 1989-01-10 | ||
JP1003504A JPH02183628A (ja) | 1989-01-10 | 1989-01-10 | アナログ・ディジタル変換器 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR900012441A true KR900012441A (ko) | 1990-08-04 |
Family
ID=11559187
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019900000046A KR900012441A (ko) | 1989-01-10 | 1990-01-05 | 아날로그 디지탈 변환회로를 갖는 반도체 집적회로 장치 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5087915A (ko) |
JP (1) | JPH02183628A (ko) |
KR (1) | KR900012441A (ko) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0876930A (ja) * | 1994-09-05 | 1996-03-22 | Mitsubishi Denki Semiconductor Software Kk | Ad変換装置及びそれを内蔵したデータ処理装置 |
US7084790B2 (en) * | 2004-12-07 | 2006-08-01 | Stmicroelectronics S.R.L. | Device to effectuate a digital estimate of a periodic electric signal, related method and control system for an electric motor which comprises said device |
US11962306B2 (en) * | 2021-06-29 | 2024-04-16 | Nvidia Corporation | Clock anomaly detection |
US12079028B2 (en) | 2022-01-31 | 2024-09-03 | Nvidia Corporation | Fast clock detection |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
IL50822A (en) * | 1975-12-11 | 1979-09-30 | Hughes Aircraft Co | Signal sampling system |
JPS5375735A (en) * | 1976-12-16 | 1978-07-05 | Hajime Sangyo | Information processor |
US4293848A (en) * | 1977-08-26 | 1981-10-06 | Intel Corporation | MOS Analog-to-digital converter |
JPS5850765A (ja) * | 1981-09-21 | 1983-03-25 | Hitachi Ltd | 半導体集積回路装置 |
DE3327879A1 (de) * | 1983-08-02 | 1985-02-14 | Siemens AG, 1000 Berlin und 8000 München | Integrierte halbleiterschaltung |
JPS60237527A (ja) * | 1984-05-11 | 1985-11-26 | Mitsubishi Electric Corp | A−d変換装置 |
US4839652A (en) * | 1987-06-01 | 1989-06-13 | General Electric Company | Method and apparatus for high speed digital phased array coherent imaging system |
-
1989
- 1989-01-10 JP JP1003504A patent/JPH02183628A/ja active Pending
-
1990
- 1990-01-02 US US07/459,531 patent/US5087915A/en not_active Expired - Fee Related
- 1990-01-05 KR KR1019900000046A patent/KR900012441A/ko not_active Application Discontinuation
Also Published As
Publication number | Publication date |
---|---|
JPH02183628A (ja) | 1990-07-18 |
US5087915A (en) | 1992-02-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR880008228A (ko) | 표시장치 | |
KR890008691A (ko) | 데이타 프로세서 디바이스 | |
KR960035837A (ko) | 반도체집적회로장치와 제어시스템 | |
KR900011161A (ko) | 연속비교형태 아날로그-디지탈 변환기 | |
KR870004569A (ko) | 자동 이득 제어 장치 | |
KR920701981A (ko) | 디지틀 음원장치 및 그에 이용되는 외부메모리 카트리지 | |
KR900015434A (ko) | 신호 발생회로 | |
KR920019103A (ko) | 아날로그/디지탈 (a/d)콘버터 | |
KR910003666A (ko) | 반도체기억장치의 데이터출력제어회로 | |
KR920020516A (ko) | 아날로그·디지탈 혼재 집적회로 | |
KR840004333A (ko) | 아날로그 디지탈 변환장치 | |
KR900012441A (ko) | 아날로그 디지탈 변환회로를 갖는 반도체 집적회로 장치 | |
KR920007360A (ko) | 아나로그-디지탈 변환 시스템 및 아나로그 신호를 디지탈 신호로 변환시키는 방법 | |
US5614854A (en) | Sample/hold circuit having an analog-to-digital converter and a nonvolatile memory for storing hold voltage data in digital form | |
KR900016861A (ko) | 프롬(Programmable ROM) 내장 마이크로 컴퓨터 | |
KR870007588A (ko) | 반도체 레이저 구동장치의 긴급 리셋회로 | |
KR860002186A (ko) | 시분할형(時分割型) a/d·d/a 변환기 | |
KR960029939A (ko) | 키보드 콘트롤러를 이용한 씨피유(cpu) 전압검출장치 | |
KR880002875Y1 (ko) | 아날로그/디지탈 변환기의 출력회로 | |
KR910005565A (ko) | 원칩 컴퓨터(One Chip Computer)를 이용한 파형 발생장치 | |
KR890016540A (ko) | D/a컨버터 조절회로 | |
KR970002584A (ko) | 디스플레이 장치의 자동휘도 및 콘트라스트 제어장치 및 방법 | |
KR900014962A (ko) | Ttx를 이용한 디지탈 시계의 세트방법 | |
JPH04250721A (ja) | Ad変換器 | |
KR900013458A (ko) | 전자악기의 음색 발생장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |