KR900008884A - 전전자 교환시스템의 채널 정합장치 및 방법 - Google Patents

전전자 교환시스템의 채널 정합장치 및 방법 Download PDF

Info

Publication number
KR900008884A
KR900008884A KR1019880015870A KR880015870A KR900008884A KR 900008884 A KR900008884 A KR 900008884A KR 1019880015870 A KR1019880015870 A KR 1019880015870A KR 880015870 A KR880015870 A KR 880015870A KR 900008884 A KR900008884 A KR 900008884A
Authority
KR
South Korea
Prior art keywords
channel
alarm
channels
matching
control unit
Prior art date
Application number
KR1019880015870A
Other languages
English (en)
Inventor
최종수
Original Assignee
안시환
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 안시환, 삼성전자 주식회사 filed Critical 안시환
Priority to KR1019880015870A priority Critical patent/KR900008884A/ko
Publication of KR900008884A publication Critical patent/KR900008884A/ko

Links

Landscapes

  • Monitoring And Testing Of Exchanges (AREA)

Abstract

내용 없음.

Description

전전자 교환시스템의 채널 정합장치 및 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 교환시스템의 채녈 정하 개요도.
제2도는 본 발명에 다른 채널 정합장치의 블록도.
제3도는 제2도중 제어부의 구성도.

Claims (2)

  1. 32채널방식을 사용하는 교환시스템과 24채널방식을 사용하는 교환시템의 채널을 정합하는 장치에 있어서, 채널정합의 전반적인 동작을 제어하는 중앙제어부(1)와 채널 정합 프로그램등 각 프로그램 및 프로그램 수행중에 발생하는 데이터를 저장하는 메모리(2)와, 상기 중앙제어부(1)에서 발생하는 어드레스 및 데이터를 완충하는 버퍼부(3)와, 프로그램 수행중에 발생하는 각종 인터럽트 신호를 제어하는 인터럽트 제어부(4)와, 상기 주앙제어부(4)의 제어하여 소자를 선택하고 선택소자의 동작 제어신호를 발생하는 디코드 로직부(5)와, 상기 인터럽트 제어부(4)에 의해 발생하는 인터럽트를 상기 중앙제어부(1)로 알려주는 프로세서 상태표시부(6)와, 테스트 모드를 수행하기 위한 중앙제어부(1)와 외부 단말기간에 인터페이싱을 수행하는 I/O 인터페이스부(7)와, 상기 중앙제어부(1)의 제어하에 24채널을 32채널로 32채널을 24채널로 변환하는 타임스위치(8)와 E1중계선과 정합하여상기 타임스위치(8)로 32채널 데이타로 출력하며, 타임스위치(8)외 32채널데이타를 E1중계선으로 출력하는 E1정합부(9)와, T1중계선과 정합하여 상기 타임스위치(8)로 24채널 데이타를 출력하며 타임스위치(8)의 24채널 변화데이타를 T1중계선으로 출력하는 T1 정합부(10)와, 상기 E1 및 T1정하부(9, 10)의 외부 프레임 신호를 위상동기시켜 E1 및 T1 정하부(9, 10)의 프레임동기 및 클럭시호를 발생하는 DPLL(110)로 구성됨을 특징으로 하는 전전자 교화니스템의 채널 정합장치.
  2. 타임스위치를 제어하는 T1 전송로를 통한 24채널 방식을 32채널 방식으로 변환하고 E1전송로를 통한 32채널 방식을 24채널 방식을 변환하는 채널 정합장치를 구비한 전전자 교환시스템의 채널 정합방법에 있어서, 시스템 전원온시 상기 채널 정합장치내에 연결된 각 소자를 테스트하기 위한 모드인가 검사하며, 테스트모드시 해당 소자들을 테스트한 후 그 결과를 외부기기로 출력하는 제1과정과, 상기 제1과정에서 테스트모드가 아니거나 또는 제1과정 수행후 타임스위치에 32채널 방식을 24채널 방식으로 변환하는 채널할당 메시지와 24채널방식을 32채녈방식으로 변환하는 채널 할당 메시지를 기록하는 제2과정과, 상기 제2과정 수행후 32채널 방식 및 24채널 방식의 채널코딩 및 신호모드를 결정하는 제3과정과, 상기 제3과정 수행후 E1전송로상의 경보발생 유무를 분석하여 경보 발생시 경보버퍼에 기록하는 제4과정과, 수행후 T1전송로상의 경보발생 유무를 분석하여 경보발생시 경보버퍼에 기록하는 제5과정과, 상기 제5과정 수행후 32채녈의 경보버퍼를 분석하며 경보 비트 세트시 24채널로 변환하며 해다영보를 T1 전송로에 주입하는 제6과정과, 상기 제6과정 수행후 24채널의 경보버퍼를 분석하여 경보비트 세트시 32채널 변환하며 해당경보를 E1전송로에 주입한 후 상기 제4과정으로 되돌어가는 제7과정으로 이루어짐을 특징으로 하는 전전자 교환시스템의 채널 정합방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019880015870A 1988-11-30 1988-11-30 전전자 교환시스템의 채널 정합장치 및 방법 KR900008884A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019880015870A KR900008884A (ko) 1988-11-30 1988-11-30 전전자 교환시스템의 채널 정합장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019880015870A KR900008884A (ko) 1988-11-30 1988-11-30 전전자 교환시스템의 채널 정합장치 및 방법

Publications (1)

Publication Number Publication Date
KR900008884A true KR900008884A (ko) 1990-06-04

Family

ID=68210597

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880015870A KR900008884A (ko) 1988-11-30 1988-11-30 전전자 교환시스템의 채널 정합장치 및 방법

Country Status (1)

Country Link
KR (1) KR900008884A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010098157A (ko) * 2000-04-28 2001-11-08 박종섭 Cdma 시스템에서의 교환기 및 iwf간 e1 채널할당장치 및 그 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010098157A (ko) * 2000-04-28 2001-11-08 박종섭 Cdma 시스템에서의 교환기 및 iwf간 e1 채널할당장치 및 그 방법

Similar Documents

Publication Publication Date Title
KR950035312A (ko) 비트스터핑 제거장치
KR850001566A (ko) 마이크로 컴퓨터
KR840003083A (ko) 직병렬 오차교정회로
KR900008884A (ko) 전전자 교환시스템의 채널 정합장치 및 방법
KR970049492A (ko) 버스 제어기를 갖는 데이타 프로세서
KR960027652A (ko) 분기 결합 제어장치
KR100210815B1 (ko) 안내방송 메시지용 메모리에 대한 읽기 모드 제어신호 발생장치
JP4153655B2 (ja) データ処理装置及びディジタルボタン電話機
KR100206906B1 (ko) 타이머/카운터 회로
JP2713222B2 (ja) メモリ監視装置
JPS63203078A (ja) フレ−ム間予測復号化装置
JP2906793B2 (ja) フレーム同期監視回路
JPS58149540A (ja) 制御記憶装置
JPH03175383A (ja) テスト回路
GB1494830A (en) Resynchronising system for multiplexed pulse code modulation signals
JPH09116516A (ja) 回線切り替え方法および装置
JPH01309430A (ja) データ時分割多重化回路
JPH0556022A (ja) 伝送路切替回路
KR930013953A (ko) 실시간 운영체계에서의 입출력 장치의 초기화 방법
KR950013307A (ko) 전전자 교환기에서 스위치 정합시스템의 입출력 정합부 시험 방법
KR960042376A (ko) 에스버스 인터페이스회로
KR900005832A (ko) 전전자식 교환기의 가입자선로 테스트용 릴레이 매트릭스 구동회로
JPH08263266A (ja) バッファ回路
KR910005712A (ko) 타임스위치 통화메모리 장치
KR890007536A (ko) 전전자 교환기의 cept 디지탈 트렁크 접속장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination