KR900002185A - 메모리어드레스 스페이스의 분쟁방지용 퍼스널 컴퓨터 시스템 및 그 방법 - Google Patents

메모리어드레스 스페이스의 분쟁방지용 퍼스널 컴퓨터 시스템 및 그 방법 Download PDF

Info

Publication number
KR900002185A
KR900002185A KR1019890010076A KR890010076A KR900002185A KR 900002185 A KR900002185 A KR 900002185A KR 1019890010076 A KR1019890010076 A KR 1019890010076A KR 890010076 A KR890010076 A KR 890010076A KR 900002185 A KR900002185 A KR 900002185A
Authority
KR
South Korea
Prior art keywords
address
data
program
read
relocation
Prior art date
Application number
KR1019890010076A
Other languages
English (en)
Other versions
KR930002325B1 (en
Inventor
노부타카 니시가키
Original Assignee
아오이 죠이치
가부시기가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아오이 죠이치, 가부시기가이샤 도시바 filed Critical 아오이 죠이치
Publication of KR900002185A publication Critical patent/KR900002185A/ko
Application granted granted Critical
Publication of KR930002325B1 publication Critical patent/KR930002325B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0638Combination of memories, e.g. ROM and RAM such as to permit replacement or supplementing of words in one module by words in another module
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0646Configuration or reconfiguration
    • G06F12/0684Configuration or reconfiguration with feedback, e.g. presence or absence of unit detected by addressing, overflow detection

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Storage Device Security (AREA)
  • Memory System (AREA)
  • Stored Programmes (AREA)

Abstract

내용 없음

Description

메모리어드레스 스페이스의 분쟁방지용 퍼스널 컴퓨터 시스템 및 그 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 제1실시예의 동작 설명 플로우챠트.

Claims (17)

  1. 메모리 어드레스 스페이스의 제1어드레스 영역이 지정된 프로그램을 저장하는 저장수단(16)과, 상기 저장수단(16)이 판독호출되는 것을 금지하고, 제1어드레스 영역의 제1어드레스로부터 데이타를 판독하고, 메모리 어드레스 스페이스에서 프로그램 재배치가 필요한지의 여부를 상기 데이타에 따라 판정하며, 재배치가 필요하다고 판정될때에 상기 프로그램에 제2어드레스 영역을 지정하는 재배치 제어수단(2,4,14; 2,4,32,34)을 구비한 것을 특징으로 하는 퍼스널 컴퓨터 시스템.
  2. 제1항에 있어서, 상기 재배치 제어수단(2,4,14; 2,4,32,34)은, 입력된 판독금지데이타에 따라 상기 저장수단(16)이 판독호출되는 것을 금지하고, 입력된 판독 허용데이타 및 입력 지정어드레스에 따라 상기 저장수단(16)이 제2어드레스영역에 판독 호출되도록 허용하는 제어수단(14)과, 재배치 프로그램을 실행하고, 재배치 프로그램하에서 상기 제어수단(14)에 판독금지 데이타를 출력하며, 제1어드레스 영역의 제1어드레스로부터 데이타를 판독하고, 메모리 어드레스 스페이스에서 프로그램의 재배치가 필요한지의 여부를 상기 데이타에 따라 판정하고, 재배치가 필요하다고 판정될때 프로그램에 제2어드레스 영역을 지정하기 위하여 상기 제어수단(14)에 지정어드레스 및 판독허용 데이타를 출력하는 재배치수단(2,4)을 구비한 것을 특징으로 하는 퍼스널 컴퓨터 시스템.
  3. 제2항에 있어서, 상기 재배치수단(2,4)은 재배치프로그램을 저장하는 메모리수단(4)과, 재배치 프로그램을 실행하는 실행수단(2)을 구비한 것을 특징으로 하는 퍼스널 컴퓨터 시스템.
  4. 제2항에 있어서, 상기 제어수단(4)은, 입력호출 어드레스의 비트부를 판독어드레스의 비트부와 비교하고 그 비교된 결과에 따라 일치신호를 발생하는 비교수단(22,24)과, 판독허용데이타 또는 판독금지데이타를 제어데이타로서 유지하는 레지스터수단(26)과, 상기 일치신호 및 제어데이타에 따라 판독호출되어질 상기 저장수단(16)을 제어하는 판독 호출제어수단(28)을 구비한 것을 특징으로 하는 퍼스널 컴퓨터 시스템.
  5. 제2항에 있어서, 재배치 프로그램이 연산시스템내에 포함되는 것을 특징으로 하는 퍼스널 컴퓨터 시스템.
  6. 제1항에 있어서, 상기 재배치 제어수단(2,4,14;2,432,34)은, 입력된 판독금지데이타에 따라 상기 저장수단(16)이 판독호출되는 것을 금지하고, 입력된 판독 허용데이타 및 입력된 제1지정어드레스에 따라 상기 저장수단(16)이 제1어드레스영역에서 판독 호출되도록 허용하는 제1제어수단(14)과, 프로그램을 저장하는 버퍼수단(34)과,입력된 기록허용 데이타 및 입력된 제2지정어드레에 따라 상기 버퍼수단(34)이 제2어드레스 영역에서 기록호출되도록 허용하는 제2제어수단(32)과, 상기 재배치 프로그램을 실행하고, 재배치 프로그램하에서 상기 제1제어수단(14)에 판독금지 데이타를 출력하며, 제1어드레스 영역의 제1어드레스로부터 데이타를 판독하고, 메모리 어드레스 스페이스에서 프로그램의 재배치가 필요한지의 여부를 상기 데이타에 따라 판정하며, 재배치가 필요하다고 판정될때 상기 제1제어수단(14)에 제1지정어드레스 및 기록허용데이타를 출력하고, 상기 버퍼수단(34)에 프로그램을 기록하기 위하여 상기 저장수단(16)으로부터 프로그램을 판독해내는 재배치수단(2,4)을 구비한 것을 특징으로 하는 퍼스널 컴퓨터 시스템.
  7. 제6항에 있어서, 상기 제2제어수단(32)은 입력된 기록금지데이타에 따라 상기 버퍼수단(34)이 기록호출 되는 것을 금지시키고, 상기 재배치수단(2,4)은 프로그램이 상기 버퍼수단(34)에 저장된 후에 상기 제어수단(32)에 기록금지데이타를 아울러 출력하는 것을 특징으로 하는 퍼스널 컴퓨터 시스템.
  8. 제6항에 있어서, 상기 재배치수단(2,4)은 재배치 프로그램을 저장하는 메모리수단(4)과, 재배치 프로그램을 실행하는 실행수단(2)을 구비하는 것을 특징으로 하는 퍼스널 컴퓨터 시스템.
  9. 제6항에 있어서, 상기 버퍼수단(34)에의 기록동작은 제2일치신호 및 쓰기/기록 제어신호에 따라 제어되고, 상기 제1제어수단은, 입력된 제1호출어드레스의 제1비트부를 제1개시 어드레스의 제1비트부와 비교하여 그 결과에 따라 제1일치 신호를 발생하는 제1비교수단(22,24)과, 판독허용데이타 또는 판독금지 데이타를 제1제어 데이타로서 유지하는 제1레지스터수단(26)과, 제1일치신호 및 제1제어데이타에 따라 상기 저장수단(16)이 판독호출되도록 제어하는 판독호출제어수단(28)을 구비하며, 상기 제2제어수단(32)은, 입력된 제2호출어드레스의 제2비트부를 제2개시 어드레스의 제2비트부와 비교하고 상기 버퍼수단(34)에 제2일치 신호를 출력하기 위하여 상기 비교 결과에 따라 제2일치신호를 출력하기 위하여 상기 비교 결과에 따라 제2일치신호를 발생하는 제2비교수단(48,50)과, 기록허용데이타 또는 기록금지데이타를 제2제어데이타로서 유지하는 제2레지스터수단(42)과, 상기 레지스터수단(2,4)으로부터의 기록제어신호 및 제2제어데이타에 따라 판독/기록 제어신호를 발생하고 판독/기록 제어신호를 상기 버퍼수단(34)에 출력하는 기록호출 제어수단(28)을 구비한 것을 특징으로 하는 퍼스널 컴퓨터 시스템.
  10. 제6항에 있어서, 상기 저장수단(16)은 m비트 바운더리(m은 양의 정수)이고 상기 버퍼수단은 nm비트 바운더리(n은 양의 정수)인 것을 특징으로 하는 퍼스널 컴퓨터 시스템.
  11. 제6항에 있어서, 재배치 프로그램은 연산시스템에 포함되는 것을 특징으로 하는 퍼스널 컴퓨터 시스템.
  12. 제1어드레스 영역이 지정되는 제1메모리로부터 프로그램이 판독되는 것을 금지하는 단계와, 프로그램에 지정된 제1어드레스 영역의 일부가 디바이스에 의하여 사용되는지의 여부를 판정하는 단계와 제1어드레스 영역의 일부가 디바이스에 의하여 사용되는 것을 판정될때에 제2어드레스 영역을 프로그램에 지정하는 단계를 포함한 것을 특징으로 하는 어드레스 스페이스의 분쟁방지방법.
  13. 제12항에 있어서, 상기 지정단계가, 프로그램을 제1메모리로부터 판독해내도록 허용하는 단계와, 제2메모리 영역이 지정되는 제2메모리를 기록허용 상태에서 설정하는 단계와, 프로그램을 제1메모리로부터 제2메모리로 복사하는 단계를 포함하는 것을 특징으로 하는 분쟁방지방법.
  14. 제13항에 있어서, 상기 지정단계는. 제2메모리가 기록호출되는 것 및 제1메모리가 판독 호출되는 것을 보호하는 단계를 아울러 포함하는 것을 특징으로 하는 어드레스 스페이스의 분쟁방지방법.
  15. 제12항에 있어서, 상기 지정단계는, 제2어드레스의 어드레스를 제1메모리에 지정하는 단계와, 입력호출 어드레스의 일부를 어드레스의 일부와 비교하는 단계와, 비교된 결과에 따라 제1메모리가 판독호출되도록 선택적으로 허용하는 단계를 포함하는 것을 특징으로 하는 분쟁방지방법.
  16. 제12항에 있어서, 상기 금지, 판정 및 지정단계가 재배치 프로그램에 포함된 것을 특징으로 하는 분쟁방지방법.
  17. 제16항에 있어서, 상기 재배치 프로그램은 연산 시스템에 포함된 것을 특징으로 하는 분쟁방지방법
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR8910076A 1988-07-13 1989-07-13 Personal computer system KR930002325B1 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP63174411A JPH0223440A (ja) 1988-07-13 1988-07-13 パーソナルコンピュータ
JP88-174411 1988-07-13

Publications (2)

Publication Number Publication Date
KR900002185A true KR900002185A (ko) 1990-02-28
KR930002325B1 KR930002325B1 (en) 1993-03-29

Family

ID=15978085

Family Applications (1)

Application Number Title Priority Date Filing Date
KR8910076A KR930002325B1 (en) 1988-07-13 1989-07-13 Personal computer system

Country Status (3)

Country Link
EP (1) EP0350917A3 (ko)
JP (1) JPH0223440A (ko)
KR (1) KR930002325B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5202994A (en) * 1990-01-31 1993-04-13 Hewlett-Packard Company System and method for shadowing and re-mapping reserved memory in a microcomputer
JP2547654B2 (ja) * 1990-06-29 1996-10-23 三洋電機株式会社 データ処理装置
US5608876A (en) * 1995-05-22 1997-03-04 International Business Machines Corporation Add-in board with enable-disable expansion ROM for PCI bus computers

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4321667A (en) * 1979-10-31 1982-03-23 International Business Machines Corp. Add-on programs with code verification and control
US4607347A (en) * 1983-08-10 1986-08-19 International Business Machines Corporation Microcomputer system employing program cartridges

Also Published As

Publication number Publication date
EP0350917A3 (en) 1990-12-05
KR930002325B1 (en) 1993-03-29
JPH0223440A (ja) 1990-01-25
EP0350917A2 (en) 1990-01-17

Similar Documents

Publication Publication Date Title
KR940020228A (ko) 데이타 기억장치
US4332009A (en) Memory protection system
KR930008040B1 (ko) 마이크로 콘트롤러
KR860002049A (ko) 캐쉬 메모리 제어회로
KR900003751A (ko) 휴대가능전자장치
KR970012154A (ko) 보안 장치를 구비한 개인용 컴푸터, 그의 보안 방법 및 그 보안장치의 설치 및 제거 방법
KR890015137A (ko) 입출력 제어 시스템
JP4678083B2 (ja) メモリ装置およびメモリアクセス制限方法
KR900013389A (ko) 프로그램 감독장치가 내장된 데이터처리시스템
KR970066888A (ko) 불 휘발성 메모리를 사용한 마이크로컴퓨터
KR900002185A (ko) 메모리어드레스 스페이스의 분쟁방지용 퍼스널 컴퓨터 시스템 및 그 방법
JP4829618B2 (ja) マイクロコンピュータ
EP0285309A2 (en) Memory protection apparatus for use in an electronic calculator
JPS6074059A (ja) 記憶装置アクセス制御方式
KR900005306A (ko) 회복시간을 설정하기 위한 방법 및 컴퓨터 시스템
JPH01123342A (ja) メモリの書込保護回路
KR100199477B1 (ko) 절약된 메모리를 갖는 전자제어 시스템 및 메모리 절약 방법
KR970002625A (ko) 응용 프로그램의 불법 복사 방지를 위한 프로그램 잠금 방법
JPH06103171A (ja) 記憶装置
JPS6073762A (ja) 記憶保護方式
KR960029969A (ko) 파이프라인 처리기능을 갖는 데이타프로세서
JP2619671B2 (ja) メモリ制御回路
JPS63650A (ja) 半導体メモリ
JPH06187520A (ja) Icメモリカード
JPH05197631A (ja) 記憶装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19970317

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee