KR890017955A - Pip시스템의 데이타 변환회로 - Google Patents
Pip시스템의 데이타 변환회로 Download PDFInfo
- Publication number
- KR890017955A KR890017955A KR1019880005789A KR880005789A KR890017955A KR 890017955 A KR890017955 A KR 890017955A KR 1019880005789 A KR1019880005789 A KR 1019880005789A KR 880005789 A KR880005789 A KR 880005789A KR 890017955 A KR890017955 A KR 890017955A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- conversion circuit
- latch
- clock
- data conversion
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/445—Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
- H04N5/45—Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/77—Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Processing Of Color Television Signals (AREA)
- Studio Circuits (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1 도는 본 발명의 블럭도, 제 2 도는 제 1 도의 구체회로도.
Claims (2)
- PIP화면용 휘도 및 색차분리 신호를 제 1 데이타로 변환하는 A/D변환수단 및 제 2 데이타를 저장하는 비디오 메모리를 구비한 PIP제어부의 데이타 변환회로에 있어서, 연속적으로 입력하는 1조의 제 1 데이타를 입력순서에 따라 순차적으로 발생하는 소정 제1-제6클럭에 의해 래치출력하는 제 1 래치와, 상기 제 1 래치의 출력단과 맵핑 결선하여 상기 제6클럭 이후에 발생하는 제 7 클럭에 의해 상기 1조의 제 1 데이타를 동시에 로드한후, 제 8 클럭에 의해 제 2 데이타로 압축 변환하여 출력하는 제 2 래치로 구성함을 특징으로 하는 회로.
- 상기 제 1 항에 있어서, 상기 제 1 데이타가 6비트 데이타이며, 상기 제 2 데이타가 4비트 데이타임을 특징으로 하는 회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019880005789A KR950006448B1 (ko) | 1988-05-18 | 1988-05-18 | Pip시스템의 데이타 변환회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019880005789A KR950006448B1 (ko) | 1988-05-18 | 1988-05-18 | Pip시스템의 데이타 변환회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR890017955A true KR890017955A (ko) | 1989-12-18 |
KR950006448B1 KR950006448B1 (ko) | 1995-06-15 |
Family
ID=19274467
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019880005789A KR950006448B1 (ko) | 1988-05-18 | 1988-05-18 | Pip시스템의 데이타 변환회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR950006448B1 (ko) |
-
1988
- 1988-05-18 KR KR1019880005789A patent/KR950006448B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR950006448B1 (ko) | 1995-06-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR880001154A (ko) | 원격 제어 시스템 | |
KR910019337A (ko) | 다기능 스캔 플립플롭 | |
KR870008478A (ko) | 방식 변환 장치 | |
KR890006003A (ko) | 데이타 입출력 회로 | |
KR910017809A (ko) | 디지탈 신호 프로세서 | |
KR920007360A (ko) | 아나로그-디지탈 변환 시스템 및 아나로그 신호를 디지탈 신호로 변환시키는 방법 | |
KR890017955A (ko) | Pip시스템의 데이타 변환회로 | |
KR920007187A (ko) | 반도체 기억장치 | |
KR970076821A (ko) | 래치회로 | |
KR880000961A (ko) | 영상 기억장치 | |
KR880014828A (ko) | 영상기억장치 | |
KR930006499Y1 (ko) | Dfc 코드에 의한 색지정 래치 회로 | |
KR880005617A (ko) | 화상 기억 장치 | |
JPS63214456A (ja) | 漢字キヤラクタジエネレ−タ | |
KR890017947A (ko) | 텔레비젼이나 비디오테이프레코오더의 모자이크 화면 발생 회로 및 방법 | |
JPS57133781A (en) | Compressing and expanding device for composite video signal | |
KR890017946A (ko) | 텔레비젼이나 비디오테이프레코오더 화면 아트 회로 및 방법 | |
KR930018545A (ko) | 영상 데이타 압축 시스템 | |
KR910009101A (ko) | 색신호 디지탈 복조기용 데이타 셀렉터 | |
KR880006870A (ko) | 단일 화상 전송용 전화기 시스템 | |
KR910012919A (ko) | 주(main) CPU 감시장치 | |
KR920022911A (ko) | 영상 신호의 멀티플랙싱 및 디멀티플랙싱 회로 | |
KR890003211A (ko) | 전자식 스틸카메라장치 | |
KR890016540A (ko) | D/a컨버터 조절회로 | |
KR970056796A (ko) | 주사 변환 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19970829 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |