KR890003160A - 지역네트워크 콘트롤러 독점 버스 시스템 - Google Patents

지역네트워크 콘트롤러 독점 버스 시스템 Download PDF

Info

Publication number
KR890003160A
KR890003160A KR1019870008216A KR870008216A KR890003160A KR 890003160 A KR890003160 A KR 890003160A KR 1019870008216 A KR1019870008216 A KR 1019870008216A KR 870008216 A KR870008216 A KR 870008216A KR 890003160 A KR890003160 A KR 890003160A
Authority
KR
South Korea
Prior art keywords
bus
controller
dma
adapter
coupled
Prior art date
Application number
KR1019870008216A
Other languages
English (en)
Inventor
버어체민 에드워드
Original Assignee
루이스 피.엘빈저
허니웰 뷸 인코오포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 루이스 피.엘빈저, 허니웰 뷸 인코오포레이티드 filed Critical 루이스 피.엘빈저
Publication of KR890003160A publication Critical patent/KR890003160A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • G06F13/124Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine
    • G06F13/128Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine for dedicated transfers to a network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/46Interconnection of networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Security & Cryptography (AREA)
  • Small-Scale Networks (AREA)
  • Computer And Data Communications (AREA)
  • Multi Processors (AREA)

Abstract

내용 없음

Description

지역네트워크 콘트롤러 독점 버스 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1도는 본 발명을 활용하는 LAN 시스템의 개략도. 제 2도는 본 발명의 블럭도. 제 3도는 본 발명의 동작구성 블럭도.

Claims (10)

  1. 독정버스와 적어도 하나의 지역 네트워크(LAN)시스템 사이에서 컴퓨터 인터페이스를 갖고, 복수의 상이한 유형의 LAN들이 결합될 수 있는 콘크롤러에 있어서, 상기 독점 버스가, (a)그 버스에 결합된 최소한 제 1의 마이크로프로세서(μp)를 갖는 마이크로프로세서 버스와 ; (b)그 버스에 결합된 최소한 제 1의 메모리를 갖는 직접 메모리(DMA)버스를 구비하는데, 상기μp버스와 DMA버스 사이에서 정보를 송신/수신되도록/상기μp버스는 상기 DMA버스에 결합되고, 아울러 (c)상기 DMA버스에 결합되고, 상기 독점 버스를 상기 복수의 상이한 유형의 LAN들에 결합시키기 위한 어댑터 인터페이스를 포함하는 어댑터 버스를 구비하도록한 콘트롤러.
  2. 제 1항에 있어서, 상기 어댑터 인터페이스는 상기 어댑터 버스를 상기 DMA버스에 결합시기기 위한 최소한 하나의 접속기를 포함하도록 한 콘트롤러.
  3. 제 1항에 있어서, 상기 어댑터 인터페이스는 최소한 8개의 접속기 WO1-WO8를 포함하고, 모든 우수번째 접속기 WO2,WO4,WO6,WO8는 데이타와 어드레스 신호들을 취급하도록 한 콘트롤러.
  4. 제 3항에 있어서, 상기 접속기 WO1는 제어신호를 취급하도록 한 콘트롤러.
  5. 제 4항에 있어서, 각 접속기는 최소한 54단자를 갖고, 접속기 WO1는 버스 클리어, 판독/기입, 마스터 클리어 및 에러지시를 위한 신호들을 송신/수신하는 단자들을 포함하도록 한 콘트롤러.
  6. 제 2항에 있어서, 상기 어댑터 인터페이가 상기 DMA버스를 상기 어댑터 버스로 결합시키기 위한 제 1송수신기를 포함하도록 한 콘트롤러.
  7. 제 6항에 있어서, 상기 제 1송신/수신 수단은 상기μp버스를 상기 DMA 버스에 결합시키기 위한 제 2송수신기를 포함하도록 한 콘트롤러.
  8. 제 7항에 있어서, 상기μp버스는μp제어신호 버스와μp데이타/어드레스 버스로 이루어지도록 한 콘트롤러.
  9. 제 8항에 있어서, 상기μp데이타/어드레스 버스에 결합되는 소거 및 프로그램 가능 판독전용 메모리(EPROM)를 포함하는 콘트롤러.
  10. 제 9항에 있어서, 상기μp데이타/어드레스 버스에 결합되는 타이밍 제어기를 포함하는 콘트롤러.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019870008216A 1986-07-28 1987-07-28 지역네트워크 콘트롤러 독점 버스 시스템 KR890003160A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US89149886A 1986-07-28 1986-07-28
US891.498 1986-07-28

Publications (1)

Publication Number Publication Date
KR890003160A true KR890003160A (ko) 1989-04-13

Family

ID=25398293

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870008216A KR890003160A (ko) 1986-07-28 1987-07-28 지역네트워크 콘트롤러 독점 버스 시스템

Country Status (6)

Country Link
EP (1) EP0255090A3 (ko)
JP (1) JPS6360642A (ko)
KR (1) KR890003160A (ko)
CN (1) CN87106122A (ko)
AU (1) AU7621287A (ko)
DK (1) DK393787A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100327616B1 (ko) * 1999-09-15 2002-03-15 백래현 점토 벽돌 제조 장치

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5220562A (en) * 1989-05-12 1993-06-15 Hitachi, Ltd. Bridge apparatus and a communication system between networks using the bridge apparatus
AU642103B2 (en) * 1990-03-22 1993-10-07 Aeg Schneider Automation, Inc. Apparatus for networking programmable logic controllers to host computers
FR2695740B1 (fr) * 1992-09-16 1994-11-25 Bull Sa Système de transmission de données entre un bus d'ordinateur et un réseau en forme d'anneau à très haut débit.
US5611046A (en) * 1992-11-18 1997-03-11 Canon Kabushiki Kaisha Method and apparatus for interfacing a peripheral to a local area network

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4543627A (en) * 1981-12-14 1985-09-24 At&T Bell Laboratories Internal communication arrangement for a multiprocessor system
US4590468A (en) * 1983-03-10 1986-05-20 Western Digital Corporation Token access controller protocol and architecture
JPS60149239A (ja) * 1984-01-14 1985-08-06 Yamatake Honeywell Co Ltd 通信ネツトワ−クシステム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100327616B1 (ko) * 1999-09-15 2002-03-15 백래현 점토 벽돌 제조 장치

Also Published As

Publication number Publication date
JPS6360642A (ja) 1988-03-16
EP0255090A3 (en) 1990-02-07
AU7621287A (en) 1988-02-04
DK393787A (da) 1988-01-29
EP0255090A2 (en) 1988-02-03
DK393787D0 (da) 1987-07-28
CN87106122A (zh) 1988-08-03

Similar Documents

Publication Publication Date Title
US5925120A (en) Self-contained high speed repeater/lun converter which controls all SCSI operations between the host SCSI bus and local SCSI bus
AU589815B2 (en) Bus interface circuit for digital data processor
EP0378427A3 (en) High speed data transfer on a computer system bus
KR910010335A (ko) 인터페이스 회로
JPH09224390A (ja) モータ・コントロール・ネットワーク
US4779190A (en) Communication bus interface
KR900000776A (ko) 주변 제어기와 어댑터 인터페이스
EP0357075A3 (en) Data control device and system using the same
KR890003160A (ko) 지역네트워크 콘트롤러 독점 버스 시스템
US4286319A (en) Expandable inter-computer communication system
JPS55154851A (en) Data transmission system
KR890007168A (ko) 프로필 및/또는 칫수 측정 시스템의 데이터 전송 버스
EP0344999A3 (en) Data transmission system
EP0580600B1 (en) Apparatus for driving both single-ended and differential computer buses
JP2003124947A (ja) シリアル通信方式によるデージーチェーン・データ入出力システム
KR100230375B1 (ko) 직렬 데이터 통신 시스템
JPH0787470B2 (ja) データ伝送装置
JP2792357B2 (ja) 遠方監視制御装置
KR920008607A (ko) 시스템의 확장기능을 위한 선택보드의 인터페이스를 갖는 컴퓨터 시스템
SU1557565A1 (ru) Устройство дл сопр жени ЭВМ с терминалами
KR970007157Y1 (ko) 시스템버스와 다수 병렬포트 사이의 인터페이스 장치
JPS62200947A (ja) バス中継装置
KR19990014664U (ko) 범용 직렬버스 포트 인터프리터
JPS629458A (ja) マルチcpuシステムバス
JPS63268053A (ja) バス制御装置

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid