KR880700545A - 펄스 정렬 시스템 - Google Patents

펄스 정렬 시스템

Info

Publication number
KR880700545A
KR880700545A KR1019870700076A KR870700076A KR880700545A KR 880700545 A KR880700545 A KR 880700545A KR 1019870700076 A KR1019870700076 A KR 1019870700076A KR 870700076 A KR870700076 A KR 870700076A KR 880700545 A KR880700545 A KR 880700545A
Authority
KR
South Korea
Prior art keywords
signal
pulse
parameter
time delay
alignment
Prior art date
Application number
KR1019870700076A
Other languages
English (en)
Other versions
KR900001805B1 (ko
Inventor
다니엘 엠. 비여배취
윌리엄 엘. 스콧트
로버트 더블유. 곡잘크
Original Assignee
에이.더블유.카람벨라스
휴우즈 에어크 라프트 캄파니
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에이.더블유.카람벨라스, 휴우즈 에어크 라프트 캄파니 filed Critical 에이.더블유.카람벨라스
Publication of KR880700545A publication Critical patent/KR880700545A/ko
Application granted granted Critical
Publication of KR900001805B1 publication Critical patent/KR900001805B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/14Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of delay lines
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/131Digitally controlled
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/54Amplifiers using transit-time effect in tubes or semiconductor devices
    • H03F3/58Amplifiers using transit-time effect in tubes or semiconductor devices using travelling-wave tubes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/135Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K2005/00013Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
    • H03K2005/0015Layout of the delay element
    • H03K2005/00234Layout of the delay element using circuits having two logic levels
    • H03K2005/00254Layout of the delay element using circuits having two logic levels using microprocessors

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Radar Systems Or Details Thereof (AREA)
  • Particle Accelerators (AREA)
  • Amplifiers (AREA)
  • Eye Examination Apparatus (AREA)

Abstract

내용 없음

Description

펄스 정렬 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명의 양호한 실시예의 개략 블럭 계통도.

Claims (9)

  1. 제2펄스 신호가 기준 트리거 신호후의 거의 고정된 시간 지연후에 발생되는 경우에 서로에 관련하여 제1및 제2펄스 신호를 정렬하기 위한 자동방법에 있어서,트리거 신호와 제1펄스 신호 사이의 시간 지연을 변화시키기 위한 가변 시간 지연을 변화시키기 위한 가변 시간 지연장치를 제공하는 수단, 제1신호가 제2신호와 일치될때를 나타내는 일치 신호를 발생시키기 위한 장치를 제공하는 수단, 반복처리 공정시에 제1신호와 제2신호를 일치시키는 시간지연 파라메터를 발견하기 위해 일치신호를 모니터하는 동안 다수의 시간 지연을 통해 시간 지연 장치를 스텝핑 시키는 수단을 포함하는 것을 특징으로 하는 방법.
  2. 제1항에 있어서, 후속 검색의 시간지연 파라메터를 메모리 장치내에 저장시키는 수단을 포함하는 것을 특징으로 하는 방법.
  3. 제1항에 있어서, 일치신호가 시간 지연량이 일치를 달성하기에 너무 작은 상태에 대응하는 제1상태, 및 시간 지연이 일치를 달성하기에 너무 큰 상태에 대응하는 제2상태를 갖고 있고, 반복 처리공정시에 일치 신호가 상태를 변화시킬때까지 시간 지연 장치가 다수의 스텝을 통해 스텝된 다음, 일치 신호가 상태를 다시 변화시킬 때까지 적은 스텝내에서 반대 방향으로 스텝되어, 일치를 발생시키는 자연 파라메터가 발생되는 것을 특징으로 하는 방법.
  4. 제3항에 있어서, 반복 처리공정시에, 선정된 초기 지연에서 시간지연을 셋트시키고, 일치 신호가 상태를 변화시킬때까지 제1방향으로 제1파라메터의 스텝내에서 스텝내애서 시간 지연을 변화시킨다음, 일치신호가 상태를 다시 변화시킬 때까지 제1파라메터보다 적은 제2파라메터의 스텝내에서 반대 방향으로 시간 지연을 변화시키어 일치를 발생시키는 지연 파라메터를 발견하는 수단을 포함하는 것을 특징으로 하는 방법.
  5. 펄스화 진행파관(TWT)증폭기내에서 TWT 의 입력RF펄스와 TWT캐소드 전류를 정렬하기 위한 시스템에 있어서, 캐소드 전류 트리거신호에 응답하여 캐소드 전류 펄스를 초기치 설정하기 위한 전류펄스 장치, 타이밍 파라메터 신호에 응답하여 캐소드 전류펄스의 초기치 설정을 제어하기 위한 가변 타이밍 장치, 캐소드 전류 펄스와 RF입력펄스의 시제관계를 나타내는 정렬 신호를 발생하기 위한 펄스 정렬표시 장치, 및 전류 펄스와 RF입력펄스를 정렬하도록 타이밍 파라메터 신호를 가변 타이밍 장치에 제공하기 위해 정렬 신호에 응답하는 중앙 처리 장치를 포함하는 것을 특징으로 하는 시스템.
  6. 제5항에 있어서, 중앙처리 장치가 캐소드 전류 펄스와 입력 RF 펄스를 정렬시키는 타이밍 파라메터를 발견하기 위해 정렬신호를 모니터 하는 동안 타이밍 파라메터 신호를 반복적으로 변화시키는 것을 특징으로 하는 시스템.
  7. 제6항에 있어서, 펄스 정렬 표시장치가 2개의 상태, 즉 RF 입력펄스에 선행하는 캐소드 전류 펄스를 표시하는 한 상태, 및 캐소드 전류 펄스에 선행하는 RF 입력펄스를 표시하는 제2 상태를 갖고 있는 정렬 신호를 발생시키는 것을 특징으로 하는 시스템.
  8. 제7항에 있어서, 중앙 처리 장치가 성정된 시간 지연에 대응하는 선정된 초기 타이망 파라메터 신호에 제공한 다음 펄스 정렬신호가 상태를 변화시킬때까지 제1파라메터의 스텝에 의해 초기 타이밍 파라메터 신호로부터 제1방향으로 타이밍 파라메터 신호를 변화시킨 다음, 펄스 정렬 신호가 상태를 다시 변화시킬때까지 반대방향으로 제1파라메터보다 적은 제2파라메터의 스텝에 의해 타이밍 파라메터 신호를 변화시키고, 정렬 신호가 상태를 변화시키게 하는 제2시간에 타이밍 파라메터 신호가 정렬 타이밍 파라메터 신호가 정렬 타이밍 파라메터 신호로서 선택되는 것을 특징으로 하는 시스템.
  9. 제8항에 있어서, 정렬 신호가 상태를 변화시키게 하는 제2시간에 타이밍 파라메터 신호가 후속 검색용 메모리 장치내에 저장되는 것을 특징으로 하는 시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019870700076A 1985-05-31 1986-05-23 펄스 정렬 시스템 KR900001805B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US06/740,113 US4686458A (en) 1985-05-31 1985-05-31 Pulse alignment system
PCT/US1986/001125 WO1986007217A1 (en) 1985-05-31 1986-05-23 Pulse alignment system
US740113 2000-12-19

Publications (2)

Publication Number Publication Date
KR880700545A true KR880700545A (ko) 1988-03-15
KR900001805B1 KR900001805B1 (ko) 1990-03-24

Family

ID=24975099

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870700076A KR900001805B1 (ko) 1985-05-31 1986-05-23 펄스 정렬 시스템

Country Status (8)

Country Link
US (1) US4686458A (ko)
EP (1) EP0226614A1 (ko)
KR (1) KR900001805B1 (ko)
AU (1) AU575727B2 (ko)
CA (1) CA1240004A (ko)
IL (1) IL78725A (ko)
NO (1) NO870313L (ko)
WO (1) WO1986007217A1 (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4686458A (en) * 1985-05-31 1987-08-11 Hughes Aircraft Company Pulse alignment system
IL89120A (en) * 1988-02-17 1992-08-18 Mips Computer Systems Inc Circuit synchronization system
US5101117A (en) * 1988-02-17 1992-03-31 Mips Computer Systems Variable delay line phase-locked loop circuit synchronization system
US5013944A (en) * 1989-04-20 1991-05-07 International Business Machines Corporation Programmable delay line utilizing measured actual delays to provide a highly accurate delay
US7574632B2 (en) * 2005-09-23 2009-08-11 Teradyne, Inc. Strobe technique for time stamping a digital signal
US7573957B2 (en) 2005-09-23 2009-08-11 Teradyne, Inc. Strobe technique for recovering a clock in a digital signal
US7856578B2 (en) * 2005-09-23 2010-12-21 Teradyne, Inc. Strobe technique for test of digital signal timing
US7378854B2 (en) * 2005-10-28 2008-05-27 Teradyne, Inc. Dual sine-wave time stamp method and apparatus
US7593497B2 (en) * 2005-10-31 2009-09-22 Teradyne, Inc. Method and apparatus for adjustment of synchronous clock signals
DE102013003904A1 (de) * 2013-03-08 2014-09-11 Tesat-Spacecom Gmbh & Co.Kg Verfahren zum Betreiben eines Wanderfeldröhrenmoduls
US9948311B1 (en) * 2017-01-31 2018-04-17 Finisar Corporation Decision-directed phase detector

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3165696A (en) * 1961-03-17 1965-01-12 Bell Telephone Labor Inc Collector voltage control circuit for traveling wave tube employed in a radio repeater
US3465338A (en) * 1968-05-15 1969-09-02 Us Air Force System for synchronizing a plurality of transmitters
US3982184A (en) * 1973-09-24 1976-09-21 Inventronics, Inc. Phase different detector and display
US3986113A (en) * 1973-11-23 1976-10-12 Hewlett-Packard Company Two channel test instrument with active electronicphase shift means
US3868567A (en) * 1973-11-26 1975-02-25 Univ Washington Measurement of ST depression of electrocardiograms
US3882390A (en) * 1974-07-31 1975-05-06 Bell Telephone Labor Inc Flip-flop balance testing circuit
US4000471A (en) * 1975-10-14 1976-12-28 The United States Of America As Represented By The Secretary Of The Navy TWT grid circuit utilizing feedback
CA1065060A (en) * 1976-04-01 1979-10-23 David L. Freeman Cross-correlator circuit
US4371830A (en) * 1981-05-21 1983-02-01 International Telephone And Telegraph Corporation High voltage charge-regulating power supply for a pulsed load
JPS5814622A (ja) * 1981-07-20 1983-01-27 Advantest Corp 遅延回路
US4584710A (en) * 1984-11-13 1986-04-22 The United States Of America As Represented By The Secretary Of The Navy Coherent receiver phase and amplitude alignment circuit
US4686458A (en) * 1985-05-31 1987-08-11 Hughes Aircraft Company Pulse alignment system
IL78808A (en) * 1985-05-31 1991-04-15 Hughes Aircraft Co Rf input drive saturation control loop

Also Published As

Publication number Publication date
WO1986007217A1 (en) 1986-12-04
IL78725A0 (en) 1986-08-31
AU5969786A (en) 1986-12-24
US4686458A (en) 1987-08-11
CA1240004A (en) 1988-08-02
NO870313L (no) 1987-01-26
AU575727B2 (en) 1988-08-04
IL78725A (en) 1990-08-31
EP0226614A1 (en) 1987-07-01
KR900001805B1 (ko) 1990-03-24

Similar Documents

Publication Publication Date Title
KR880700545A (ko) 펄스 정렬 시스템
KR880011801A (ko) 반도체 기억장치
KR900008735A (ko) 배터리 충전 장치
KR900003705A (ko) 일부 및 시각의 보정방법
KR940002712A (ko) 프로세싱 시스템에 있어서의 개선된 외부 메모리 접근 제어
KR940027318A (ko) 단열의 동적 예비충전 부스터 회로
JPS5538603A (en) Semiconductor memory device
KR870009312A (ko) 자동판매기용 제어장치
JPS56159703A (en) Arithmetic system for optimum value of pid control parameter
JPS5715296A (en) Testing system for storage device
JPS56127255A (en) Automatic operating device
JPS5382152A (en) Sampling circuit
JPS5634539A (en) Device for transmission voice information in automobile
JPS5733472A (en) Memory access control system
SU855977A1 (ru) Устройство дл задержки пр моугольных импульсов
SU1462240A1 (ru) Устройство дл автоматического сопровождени импульса
JPS5674762A (en) Memory unit
JPS5798174A (en) Semiconductor storage device
JPS56145402A (en) Sequence controller
JPS5759207A (en) Monitoring system of sequence controller
JPS56160616A (en) Data displaying apparatus
JPS55149846A (en) Function generator
JPS56123005A (en) Control method
JPS5523563A (en) Computer system
JPS52119039A (en) Input output controlling device

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19940304

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee