KR880009498A - 테이타 교환용 데이타 전송 버퍼회로 - Google Patents

테이타 교환용 데이타 전송 버퍼회로 Download PDF

Info

Publication number
KR880009498A
KR880009498A KR1019880000162A KR880000162A KR880009498A KR 880009498 A KR880009498 A KR 880009498A KR 1019880000162 A KR1019880000162 A KR 1019880000162A KR 880000162 A KR880000162 A KR 880000162A KR 880009498 A KR880009498 A KR 880009498A
Authority
KR
South Korea
Prior art keywords
data
buffer
processors
exchange means
circuit
Prior art date
Application number
KR1019880000162A
Other languages
English (en)
Other versions
KR910002325B1 (ko
Inventor
후미야스 히로세
Original Assignee
야마모도 다꾸마
후지스 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP62004522A external-priority patent/JPS63172362A/ja
Priority claimed from JP62004523A external-priority patent/JPH07104828B2/ja
Application filed by 야마모도 다꾸마, 후지스 가부시끼가이샤 filed Critical 야마모도 다꾸마
Publication of KR880009498A publication Critical patent/KR880009498A/ko
Application granted granted Critical
Publication of KR910002325B1 publication Critical patent/KR910002325B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/32Circuit design at the digital level
    • G06F30/33Design verification, e.g. functional simulation or model checking
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • G06F15/173Interprocessor communication using an interconnection network, e.g. matrix, shuffle, pyramid, star, snowflake

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Mathematical Physics (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Multi Processors (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Computer And Data Communications (AREA)

Abstract

내용 없음.

Description

데이타 교환용 데이타 전송 버퍼회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 2 도는 본 발명에 따른 데이타 교환용 데이타 전송 버퍼회로가 적용될 수 있는 시뮬레이션 프로세서를 사용한 시스템의 도면.

Claims (3)

  1. 다수의 데이타 소스로 부터 다수의 데이타 목적지에 데이타를 공급함에 의해 데이타 교환을 하는 데이타 전송버퍼회로에 있어서, 상기 버퍼회로는 : 상기 다수의 데이타 소스로 부터 송신된 데이타를 독립적으로 수신하고 기억하기 위한 상기 다수의 데이타 소스에 대응하는 다수의 버퍼 ; 상기 버퍼에 기억된 데이타량이 소정한계에 도달할때 버퍼 한계신호를 전달하기 위한 버퍼 한계신호 발생회로 ; 데이타가 공급되는 버퍼에 있는 빈 공간을 고려하여 데이타 및 정보의 잔여량에 따라 상기 버퍼중의 하나를 선택하고 상기 선택된 버퍼에 대한 데이타 판독신호를 발생하는 데이타 판독신호 발생회로 ; 및 상기 데이타 판독신호 발생회로에 의해 선택된 데이타를 채택하고 상기 채택된 데이타를 급송하기 위한 선택된 급송회로로 구성되는 것을 특징으로 하는 데이타 전송 버퍼회로.
  2. 제 1 항에 있어서, 상기 버퍼회로는 다수의 프로세서 사이에 데이타를 교환함으로써 데이타 처리를 수행하는 프로세서 사이의 데이타 전송시스템에 포함되는 것을 특징으로하는 데이타 전송 버퍼회로.
  3. 다수의 프로세서 사이에 데이타를 교환함으로써 데이타 처리가 수행되는 다수의 프로세서 사이의 데이타 전송시스템에 있어서, 상기 시스템을 계층적으로 배열된 프로세서 그룹으로 구성되며, 상기 프로세서 그룹의 각각은 그것을 통해 상기 프로세서를 내부 연결하기 위한 데이타 교환수단을 구비하며, 상기 데이타 교환수단은 : 동일한 그룹 또는 하위 데이타 교환수단에 속하는 프로세서 및 상위 데이타 교환수단으로 부터 독립적으로 데이타를 수신하기 위한 데이타 수신부 : 다수의 데이타 교환 요청신호가 존재할때 상기 수신된 데이타 전달때까지 수신된 데이타를 유지하기 위한 데이타 유지부 ; 및 동일그룹 또는 하위 데이타 교환수단에 속하는 프로세서 및 상위 프로세서 그룹의 데이타 교환수단중의 하나에 수신된 데이타를 선택적으로 급송하기 위한 선택적 데이타 급송부로 구성되는 것을 특징으로 하는 시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019880000162A 1987-01-12 1988-01-12 데이타 교환용 데이타 전송 버퍼회로 KR910002325B1 (ko)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
JP62004522A JPS63172362A (ja) 1987-01-12 1987-01-12 プロセツサ間通信方式
JP?62-4522 1987-01-12
JP87-4523 1987-01-12
JP87-4522 1987-01-12
JP62004523A JPH07104828B2 (ja) 1987-01-12 1987-01-12 データ転送用バッファ回路
JP?62-4523 1987-01-12

Publications (2)

Publication Number Publication Date
KR880009498A true KR880009498A (ko) 1988-09-15
KR910002325B1 KR910002325B1 (ko) 1991-04-11

Family

ID=26338320

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880000162A KR910002325B1 (ko) 1987-01-12 1988-01-12 데이타 교환용 데이타 전송 버퍼회로

Country Status (4)

Country Link
US (1) US5740468A (ko)
EP (1) EP0275176B1 (ko)
KR (1) KR910002325B1 (ko)
DE (1) DE3889550T2 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100464195B1 (ko) * 2001-01-11 2005-01-03 인터내셔널 비지네스 머신즈 코포레이션 데이터를 전송하기 위한 신뢰성 있는 프로토콜을 제공하는방법 및 장치

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0471256A3 (en) * 1990-08-10 1993-08-04 Hitachi, Ltd. Atm switch and atm multiplexer
US5412782A (en) 1992-07-02 1995-05-02 3Com Corporation Programmed I/O ethernet adapter with early interrupts for accelerating data transfer
US5983025A (en) * 1995-06-07 1999-11-09 International Business Machines Corporation Computer system buffers for providing concurrency and avoid deadlock conditions between CPU accesses, local bus accesses, and memory accesses
US6240065B1 (en) * 1996-01-08 2001-05-29 Galileo Technologies Ltd. Bit clearing mechanism for an empty list
IL116707A (en) * 1996-01-08 2000-01-31 Galileo Technology Ltd Method and apparatus for managing packet memory
IL116988A (en) 1996-01-31 1999-12-31 Galileo Technology Ltd Bus protocol
IL116989A (en) 1996-01-31 1999-10-28 Galileo Technology Ltd Switching ethernet controller
JP3253547B2 (ja) * 1996-03-28 2002-02-04 株式会社沖データ データ転送システム
US6212567B1 (en) * 1996-09-12 2001-04-03 Compaq Computer Corporation Method and apparatus for performing raw cell status report frequency mitigation on receive in a network node
US5987496A (en) * 1996-12-03 1999-11-16 Mitsubishi Electric Information Technology Center America, Inc. (Ita) Real-time channel-based reflective memory
DE19717548A1 (de) * 1997-04-25 1998-11-05 Philips Patentverwaltung Übertragungssystem
US6094696A (en) * 1997-05-07 2000-07-25 Advanced Micro Devices, Inc. Virtual serial data transfer mechanism
DE19830625B4 (de) * 1998-07-09 2008-04-03 Robert Bosch Gmbh Digitale Schnittstelleneinheit
CA2282882C (en) * 1998-09-22 2005-11-01 Kabushiki Kaisha Toshiba Serial transmission path switching system
US6973559B1 (en) 1999-09-29 2005-12-06 Silicon Graphics, Inc. Scalable hypercube multiprocessor network for massive parallel processing
US7711844B2 (en) * 2002-08-15 2010-05-04 Washington University Of St. Louis TCP-splitter: reliable packet monitoring methods and apparatus for high speed networks
JP2004318540A (ja) * 2003-04-17 2004-11-11 Hitachi Ltd 性能情報監視装置、方法およびプログラム
US7254389B2 (en) * 2003-08-25 2007-08-07 Cohen Alain J Wireless link simulation with generic caching
JP4376040B2 (ja) * 2003-11-27 2009-12-02 株式会社日立製作所 複数のプロセッサを用いて情報処理を行う装置及び方法
US7761084B2 (en) * 2007-02-21 2010-07-20 Bridgewater Systems Corp. Systems and methods for session records correlation
US7945745B2 (en) 2007-09-17 2011-05-17 General Electric Company Methods and systems for exchanging data
WO2010028279A1 (en) 2008-09-05 2010-03-11 Arcsight, Inc. Storing log data efficiently while supporting querying

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3936600A (en) * 1974-08-21 1976-02-03 World Computer Corporation Keyboard-printer terminal interface for data processing
US4114750A (en) * 1975-08-06 1978-09-19 Hydra Corporation Printer system having local control for dynamically alterable printing
US4169991A (en) * 1975-08-20 1979-10-02 International Business Machines Corporation Variable print speed control
US4204779A (en) * 1978-04-07 1980-05-27 Qume Corporation High character capacity impact printer
US4396307A (en) * 1978-04-07 1983-08-02 Qume Corporation Method and apparatus for automatically feeding cut sheets to a character printer
US4325120A (en) * 1978-12-21 1982-04-13 Intel Corporation Data processing system
US4516201A (en) * 1979-10-09 1985-05-07 Burroughs Corporation Multiplexed data communications using a queue in a controller
JPS56164464A (en) * 1980-05-21 1981-12-17 Tatsuo Nogi Parallel processing computer
JPS5726955A (en) * 1980-07-25 1982-02-13 Hitachi Ltd Backup control system
US4511928A (en) * 1980-08-29 1985-04-16 Sonics Research Corporation System and method for high quality image reproduction with grayscale image print while store capability
JPS5939768B2 (ja) * 1980-10-01 1984-09-26 富士通株式会社 入出力システム
US4381553A (en) * 1981-01-22 1983-04-26 Mohawk Data Science Corp. Programmable printer controller with multiline buffering and overstrike feature
US4467411A (en) * 1981-03-06 1984-08-21 International Business Machines Corporation Scheduling device operations in a buffered peripheral subsystem
US4480541A (en) * 1982-05-03 1984-11-06 Trilog, Inc. Control system for dot matrix line printer
US4616337A (en) * 1983-03-30 1986-10-07 Burroughs Corporation Automatic read system for peripheral-controller
US4602341A (en) * 1983-09-16 1986-07-22 General Electric Company Shared data logger controller and method
USH62H (en) * 1984-05-25 1986-05-06 The United States Of America As Represented By The Secretary Of The Navy Closed loop binary digital communication system
US4611322A (en) * 1984-08-03 1986-09-09 At&T Bell Laboratories Traffic load control arrangement and method for a packet switching system
KR900006793B1 (ko) * 1984-10-18 1990-09-21 휴우즈 에어크라프트 캄파니 패킷 스위치 다중 대기행렬 NxM 스위치 노오드 및 처리 방법
US4829421A (en) * 1984-11-05 1989-05-09 S. C. Yuter, J.S.D. Data transfer regulating system for recording data at a varying recording
US4646061A (en) * 1985-03-13 1987-02-24 Racal Data Communications Inc. Data communication with modified Huffman coding
GB8528890D0 (en) * 1985-11-23 1986-01-02 Int Computers Ltd Data transmission system
IT1184015B (it) * 1985-12-13 1987-10-22 Elsag Sistema multiprocessore a piu livelli gerarchici
US5060140A (en) * 1986-01-16 1991-10-22 Jupiter Technology Inc. Universal programmable data communication connection system
US4722085A (en) * 1986-02-03 1988-01-26 Unisys Corp. High capacity disk storage system having unusually high fault tolerance level and bandpass
US5326181A (en) * 1986-10-14 1994-07-05 Bryce Office Systems Inc. Envelope addressing system adapted to simultaneously print addresses and bar codes
US4729020A (en) * 1987-06-01 1988-03-01 Delta Information Systems System for formatting digital signals to be transmitted

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100464195B1 (ko) * 2001-01-11 2005-01-03 인터내셔널 비지네스 머신즈 코포레이션 데이터를 전송하기 위한 신뢰성 있는 프로토콜을 제공하는방법 및 장치

Also Published As

Publication number Publication date
DE3889550D1 (de) 1994-06-23
EP0275176B1 (en) 1994-05-18
EP0275176A3 (en) 1991-05-08
KR910002325B1 (ko) 1991-04-11
US5740468A (en) 1998-04-14
DE3889550T2 (de) 1994-09-01
EP0275176A2 (en) 1988-07-20

Similar Documents

Publication Publication Date Title
KR880009498A (ko) 테이타 교환용 데이타 전송 버퍼회로
GB1223809A (en) Data processing system
TW200506626A (en) Method and apparatus for local and distributed data memory access ("DMA") control
TW360837B (en) Data interface and a high speed communication system using the same
KR850001572A (ko) 컴퓨터 계층 제어용 데이터 처리 시스템
FR2770665B1 (fr) Dispositif d'echange entre unites de traitement d'informations a processeurs interconnectes par un bus commun
KR860000595A (ko) 정보처리장치를 위한 메모리액세스 제어방식
KR880011702A (ko) 휴대할 수 있는 전자장치
ES457007A1 (es) Un sistema de elaboracion de datos.
KR910006852A (ko) 메모리 제어 시스템 및 방법
JPS55108027A (en) Processor system
JPS6478362A (en) One connection preparation of several data processors for central clock control multi-line system
JPS6478361A (en) Data processing system
JPS6444566A (en) Control device for asynchronous data transfer system
EP0326164A3 (en) Parallel computer comprised of processor elements having a local memory and an enhanced data transfer mechanism
KR940015843A (ko) 다중 프로세서 시스템에서 프로세서 보드 사이의 데이타 전송을 지원하는 방법
JPS5750378A (en) Control system of data processor
JPS5578365A (en) Memory control unit
JPS5491032A (en) Data channel device
JPS5667466A (en) Data processing system
JPS5724088A (en) Buffer memory control system
KR960042391A (ko) 고속중형 컴퓨터시스템에 있어서 디엠에이제어기
JPS55118168A (en) Memory reading control system
KR940022265A (ko) 메모리 리드방법
JPS5564693A (en) Buffer memory unit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070411

Year of fee payment: 17

EXPY Expiration of term