KR880006839A - 디지탈 비선형 엠퍼시스/디엠퍼시스장치 - Google Patents
디지탈 비선형 엠퍼시스/디엠퍼시스장치 Download PDFInfo
- Publication number
- KR880006839A KR880006839A KR870012816A KR870012816A KR880006839A KR 880006839 A KR880006839 A KR 880006839A KR 870012816 A KR870012816 A KR 870012816A KR 870012816 A KR870012816 A KR 870012816A KR 880006839 A KR880006839 A KR 880006839A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- emphasis
- input signal
- high frequency
- nonlinear
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G7/00—Volume compression or expansion in amplifiers
- H03G7/06—Volume compression or expansion in amplifiers having semiconductor devices
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/91—Television signal processing therefor
- H04N5/92—Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Television Signal Processing For Recording (AREA)
- Reduction Or Emphasis Of Bandwidth Of Signals (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 제1의 바람직한 실시예로서 디지탈 비선형 프리엠퍼시스장치를 도시하는 단순 블럭도.
제2도는 입력단자(1)에서 본 제1도에 도시된 가산회로(4)의 입력신호의 주파수 특성을 도시하는 챠트.
제3도는 제1의 바람직한 실시예의 주파수 특성을 도시하는 챠트.
제4도는 본 발명의 제2의 바람직한 실시예로서 디지탈 비선형 디엠퍼시스장치를 도시한 단순 블록도.
제5도는 본 발명의 제3의 바람직한 실시예로서 비선형 프리엠퍼시스 장치를 도시하는 단순 블록도.
제6도는 본 발명의 제4의 바람직한 실시예로서 디지탈 비선형 디엠퍼시스장치를 도시하는 단순 블록도.
제7도는 본 발명의 제5의 바람직한 실시예로서 디지탈 비선형 프리엠퍼시스/디엠퍼시스장치를 도시하는 단순 블록도.
제8도는 본 발명의 제6의 바람직한 실시예로서 디지탈 비선형 프리엠퍼시스/디엠퍼시스장치를 도시하는 단순 블록도.
* 도면의 주요부분에 대한 부호의 설명
3, 21 : 감산회로 4, 12, 22 : 가산회로
2, 5, 20 : 지연회로 7, 9, 8, 10 : 비선형 입출력회로
11, 6 : 절환기 100, 200 : 고역필터
Claims (11)
- 다음 방정식을 완전히 만족시키는 것을 특징으로 하는 디지탈 비선형 프리엠퍼시스/다엠퍼시스장치:yn=bn·un+xn: 및un=xn-xn-k+an-k·un-k,상기에서 xn은 시간 n에서 입력신호 : yn은 출력신호 : un은 매개계수, an과 bn은 un의 함수 : k는 양의 정수를 지적한다.
- 입력신호 xn으로부터 입력신호 xn의 고주파수 성분신호 un을 얻기 위한 고역필터와 : 피이드백신호 an=un을 얻기 위해 un의 함수인 계수 an과 신호 un을 승산시키기 위한 제1의 비선형 처리수단(피이드백 신호는 상기 고역필터 수단으로 귀환되어 상기 고역필터 수단의 주파수 대역을 변화시킨다)과 : 신호 bn·un을 얻기 위해 un의 함수인 계수 bn과 신호 un을 승산시키기 위한 제2의 비선형 처리수단과 : 출력신호 yn을얻기 위하여 예정된 동작에 의해 입력신호 xn과 신호 bn·un을 합하기 위한 동작 수단으로 구성되는 것을 특징으로 하는 디지탈 비선형 프리엠퍼시스/디엠퍼시스장치(상기에서 상기 장치는 표준화 시간 n에서, 다음 조건을 만족한다 :yn=bn·un+xn: 및un=xn-xn-k+an·un-k,(여기서 k는 양의 정수이다)
- 제2항에 있어서, 상기 고역필터 수단이 : 지연된 입력신호 xn-k를 얻기 위하여 k 표준화 시간에 의해 입력신호 xn를 지연시키기 위한 제1지연수단과 : 신호 xn-xn-k를 얻기 위하여 입력신호 xn으로부터 지연된 입력신호 xn-k를 감산시키기 위하여 감산 수단과 : 지연된 피이드백 신호 an-k·un-k를 얻기 위하여 얻기 위하여 k 표준화 시간에 의해 피이드 백 신호 an·un을 지연시키기 위한 제2지연 수단과 : 고주파수 신호 un=xn-xn-k+an-k·un-k를 얻기 위하여 지연된 피이드백 신호 an-k·un-k와 감산수단의 신호 xn-xn-k를 가산시키기 위한 가산수단으로 구성되는 것을 특징으로 하는 디지탈 비선형 프리엠퍼시스/디엠퍼시스장치.
- 제2항에 있어서, 상기 고역필터 수단이 : 신호 an·un-xn을 얻기 위해 피이드백 신호 an·un로부터 입력신호 xn을 감산시키기 위한 감산수단과 : 지연된 신호 an-k·un-k-xn-k를 얻기 위하여 k 표준화시간 t에 의해 신호 an·un-xn를 지연시키기 위한 지연수단과 : 고주파수 성분신호 un=xn-xn-k+an-k·un-k를 얻기 위하여 지연된 신호 an-k·un-k-xn-k를 입력신호 xn에 가산시키기 위한 가산수단으로 구성되는 것을 특징으로 하는 디지탈 비선형 프리엠퍼시스/디엠퍼시스장치.
- 입력신호로부터 입력신호의 고주파수 성분신호를 얻기 위한 고역필터수단과 고주파수 성분 신호의 함수인 계수와 고주파수 성분신호를 승산시키기 위한 제1 및 제2비선형 처리수단들 각각과 상기 고역 필터수단들의 주파수 대역을 변화시키기 위하여 상기 고역필터 수단에 귀환되는 피이드백 신호를 얻기 위한 상기 제1 및 제2비션형 처리수단들의 출력들중 하나를 선택하기 위한 제1절환수단과 : 고주파수 성분회로의 함수인 계수와 고주파수 성분신호를 승산시키기 위한 제3 및 제4의 비선형 처리수단들 각각과 : 상기 제3 및 제4의 비선형 처리수단들의 출력들중 하나를 선택하기 위한 제2절환수단들과 : 출력신호를 얻기 위하여 상기 제2절환수단들의 입력신호 및 출력신호를 합하기 위한 연산수단들로 이루어지는 것을 특징으로 하는 디지탈 비선형 프리엠퍼시스/디엠퍼시스장치, 상기에서 상기 장치는 상기 제1 및 제2절환수단들이 상기 제1및 제3비선형 처리 수단들을 각각 선택할때 비선형 프리엠퍼시스 처리를 실행하고, 상기 제1 및 제2절환수단이 상기 제2 및 제4비선형 처리수단을 각각 선택할때 비선형 디엠퍼시스를 실행한다.
- 제5항에 있어서, 상기 제1 및 제3의 비선형 처리 수단들의 출력신호들이 입력신호와 u에 대하여 각각 a(u)·u 및 b(u)·u[a(u)와 b(u)의 각각은 u의 함수]이고, 상기 제2 및 제 4 비선형 처리수단들의 출력신호들의 입력신호와 U에 대하여 각각 A(U)·U와 B(U)·U[A(U)와 B(U)의 각각은 U의 함수]이면, 다음 조건이 만족되는 것을 특징으로 하는 디지탈 비선형 프리엠퍼시스/디엠퍼시스장치 :상기에서 상기 비선형 디엠퍼시스처리는 상기 비선형 프리엠퍼시스처리의 것과 반대 특성을 갖는다.
- 제5항에 있어서, 상기 고약필터수단이 : 지연된 입력신호를 얻기 위하여 예정시간에 의해 입력신호를 지연시키기 위한 제1지연수단과 : 입력신호로부터 지연된 입력신호를 감산시키기 위한 감산수단과 : 지연된 피이드백 신호를 얻기 위하여 예정된 시간에 의해 피이드백 신호를 지연시키기 위한 제2지연수단과 : 고주파수 성분 신호를 얻기 위하여 상기 감산수단의 출력신호와 지연된 피이드백 신호를 가산시키기 위한 가산수단으로 이루어지는 것을 특징으로 하는 디지탈 비선형 프리엠퍼시스/디엠퍼시스장치.
- 제5항에 있어서, 상기 고역 필터수단이 : 입력신호로부터 피이드백 신호를 감산시키기 위한 감산수단과 : 예정된 시간에 의해 상기 감산수단의 출력신호를 지연시키기 위한 지연수단과 : 고주파수 성분신호를 얻기 위하여 상기 지연수단의 출력신호와 입력신호를 가산시키기 위한 가산수단으로 이루어지는 것을 특징으로 하는 디지탈 비선형 프리엠퍼시스/디엠퍼시스장치.
- 입력신호의 고주파수 성분 신호를 얻기 위한 고역필터 수단과 : 상기 고역 필터 수단의 주파수 대역을 변화시키기 위하여 상기 고역필터수단으로 귀환하는 피이드백 신호를 얻기 위한 고주파수 성분 신호의 함수인 계수와 고주파수 성분 신호를 승산시키기 위한 제1비선형 처리 수단과 : 고주파수 성분 신호의 함수인 계수와 고주파수 성분 신호를 승산시키기 위한 제2비선형 처리수단과 : 상기 장치의 출력신호를 얻기 위하여 입력신호와 상기 제2비선형 처리수단의 출력신호를 합하기 위한 연산수단으로 이루어지는 것을 특징으로 하는 디지탈 비선형 프리엠퍼시스/디엠퍼시스장치.
- 제9항에 있어서, 상기 고역필터 수단이 : 지연된 입력신호를 얻기 위하여 예정된 시간에 의해 입력신호를 지연시키기 위한 제1지연수단과 : 입력신호로부터 지연된 입력신호를 감산시키기 위한 감산수단과 : 지연된 피이드백 신호를 얻기 위하여 예정된 시간에 의해 피이드백 신호를 지연시키기 위한 제2지연수단과 : 고주파수 성분 신호를 얻기 위하여 지연된 피이드백 신호와 상기 감산수단의 출력신호를 가산시키기 위한 가산수단으로 이루어지는 것을 특징으로 하는 디지탈 비선형 프리엠퍼시스/디엠퍼시스장치.
- 제9항에 있어서, 상기 고역필터수단이 : 입력신호에서 피이드백 신호를 감산시키기 위한 감산수단들과 : 예정된 시간에 의해 상기 감산수단의 출력신호를 지연시키기 위한 지연수단파 고주파수 성분 신호를 얻기 위하여 상기 지연수단의 출력신호와 입력신호를 가산시키기 위한 가산수단으로 이루어지는 것을 특징으로 하는 디지탈 비선형 프리엠퍼시스/디엠퍼시스장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61-272498 | 1986-11-14 | ||
JP61-272497 | 1986-11-14 | ||
JP61272498A JPH0773357B2 (ja) | 1986-11-14 | 1986-11-14 | 映像信号処理装置 |
JP61272497A JPH0773356B2 (ja) | 1986-11-14 | 1986-11-14 | 映像信号処理装置 |
JP62-135131 | 1987-05-29 | ||
JP61-135131 | 1987-05-29 | ||
JP62135131A JP2568554B2 (ja) | 1987-05-29 | 1987-05-29 | 映像信号処理装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR880006839A true KR880006839A (ko) | 1988-07-25 |
KR910002603B1 KR910002603B1 (ko) | 1991-04-27 |
Family
ID=27317025
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019870012816A KR910002603B1 (ko) | 1986-11-14 | 1987-11-13 | 디지탈 비선형 엠퍼시스/디엠퍼시스장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR910002603B1 (ko) |
-
1987
- 1987-11-13 KR KR1019870012816A patent/KR910002603B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR910002603B1 (ko) | 1991-04-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR860007828A (ko) | 비데오신호 순환필터 | |
KR920005104A (ko) | 디지탈 오디오 이퀄라이저 | |
KR910013951A (ko) | 복합영상신호의 휘도/색도신호 분리회로 | |
KR860002812A (ko) | 비선형 신호처리장치 | |
KR900015447A (ko) | 샘플링레이트 변환장치 | |
KR860000771A (ko) | 영상신호 처리장치 | |
KR890013877A (ko) | 디지탈 신호의 처리방법 및 장치 | |
JPS5717241A (en) | Dynamic emphasis circuit | |
KR880006839A (ko) | 디지탈 비선형 엠퍼시스/디엠퍼시스장치 | |
KR890001379A (ko) | 비디오 신호 처리 방법 및 이를 위한 변환기 | |
KR880005604A (ko) | 음질 조절 시스템 | |
KR920020840A (ko) | 순회형 디지탈 필터 | |
KR900019498A (ko) | 영상신호의 기록처리회로 | |
KR880004462A (ko) | 디지탈 비디오 신호 처리 회로 | |
JPS61121574A (ja) | ビデオ信号処理回路 | |
KR920022660A (ko) | 샘플비 변환기 | |
KR930022713A (ko) | 시간축 반전형 직선위상필터 | |
SU559408A1 (ru) | Устройство дл сложени стереофонических сигналов | |
JPS57157372A (en) | Operation error correcting method | |
SU777827A1 (ru) | Устройство дл подавлени импульсных помех в телефонном канале | |
JP2899001B2 (ja) | デジタル信号処理方法 | |
KR950027794A (ko) | 디지탈 비선형 프리-엠퍼시스/디-엠퍼시스 장치 | |
KR970019249A (ko) | 신호 처리기를 이용한 협대역 간이 무선용 선형화기(Linearizer with signal processor for narrowband mobile radio) | |
KR900019355A (ko) | 디지탈 고역통과 필터 | |
KR850003491A (ko) | 영상신호 처리장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20060420 Year of fee payment: 16 |
|
LAPS | Lapse due to unpaid annual fee |