KR880000531B1 - 텔리텍스트 데이타 추출회로 - Google Patents

텔리텍스트 데이타 추출회로 Download PDF

Info

Publication number
KR880000531B1
KR880000531B1 KR1019850003616A KR850003616A KR880000531B1 KR 880000531 B1 KR880000531 B1 KR 880000531B1 KR 1019850003616 A KR1019850003616 A KR 1019850003616A KR 850003616 A KR850003616 A KR 850003616A KR 880000531 B1 KR880000531 B1 KR 880000531B1
Authority
KR
South Korea
Prior art keywords
signal
pass filter
unit
input
output
Prior art date
Application number
KR1019850003616A
Other languages
English (en)
Other versions
KR860009591A (ko
Inventor
진조철
Original Assignee
삼성전자 주식회사
정재은
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 정재은 filed Critical 삼성전자 주식회사
Priority to KR1019850003616A priority Critical patent/KR880000531B1/ko
Publication of KR860009591A publication Critical patent/KR860009591A/ko
Application granted granted Critical
Publication of KR880000531B1 publication Critical patent/KR880000531B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/08Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Television Systems (AREA)

Abstract

내용 없음.

Description

텔리텍스트 데이타 추출회로
제1도는 텔리텍스트 신호의 CRI신호와 CRIW신호의 관계를 도시한 파형도.
제2도는 본 발명의 블럭도.
제3도는 본 발명의 구체적인 상세회로도.
* 도면의 주요부분에 대한 부호의 설명
1 : 입력버퍼부 2 : 저역통과 필터부
3 : 대역통과 필터부 4 : 샘플 홀드부
5 : 비교부 Q1-Q52: 트랜지스터
본 발명은 문자 다중 방송에 있어서 일반적인 영상 신호에 섞여 있는 텔리텍스트 신호를 디지탈 신호로 분리해내기 위한 텔리텍스트 데이타 추출회로에 관한 것이다.
문자다중 방송에 있어서 영상신호와 합쳐진 문자 신호는 아날로그 그 신호이므로 주위의 영향으로 잡음이 심하여 이 신호로부터 텔리텍스트 신호만을 추출하기 위해서 종래에는 복잡한 수신장치를 필요로 하였다.
따라서 본 발명의 목적은 텔리텍스트 송신신호로부터 텔리텍스트 신호를 디지탈 신호로서 추출하여 직렬데이타로 검출함과 동시에 여러 잡음을 제거하여 깨끗한 텔리텍스트 데이타를 얻을 수 있도록 하는 텔리텍스트 데이타 추출회로를 제공함에 있다.
본 발명의 다른 목적은 텔리텍스트 데이타 추출회로를 집적회로화 함으로써 텔리텍스트 디코더 회로의 소형화와 제조원가의 절감을 기하는 데 있다.
본 발명의 영상 입력이 들어왔을 때 입력 버퍼와 저역통과 필터를 통하여CRI(Clock Rum-In)신호의 평균값만을 CRIW(Clock Rum-In Window)기간에 샘플링하고 그 샘플링 전압과 버퍼를 통과한 영상신호를 비교하여 텔레텍스트 데이타를 구하고, 또한 버퍼를 통과한 영상신호를 대역통과 필터를 통하여 기준전압과 비교함으로써 CRI신호만을 추출하여, CRI신호로서 텔리텍스트 신호를 병렬데이타로 바꿀수 있도록 구성하는 것을 특징으로 한다.
이하 첨부된 도면에 의하여 본 발명을 상세히 설명한다.
본 발명 회로는 제2도에 도시한 바와같이 영상입력신호의 완충을 위한 입력버퍼부(1)와, 입력버퍼부(1)의 출력신호를 필터링하는 저역통과필터부 (2)와, 저역통과 필터부(2)의 출력신호를 샘플링 및 홀딩하는 샘플홀드부(4)와, 영상입력신호를 대역통과시키는 대역통과 필터부(3)와, 입력버퍼부(1)의 출력신호와 샘플 홀드부(4)의 출력신호를 비교하고 대역통과필터부(3)와 기준신호를 비교하는 비교부(5)로 구성된다.
제3도는 제2도의 상세회로도이다. 입력 버퍼부(1)는 차동 증폭기(Q1-Q4)와 출력용 에미터 폴로워 트랜지스터(Q5)와 전류원(Q6-Q8)과 입력 커플링 콘덴서(C1) 및 바이어스 저항(R1, R2)으로 이루어지고,
저역통과 필터부(2)는 입력버퍼부(1)의 출력신호를 입력으로 저항(R3, R4) 및 콘덴서(C2, C3)와 상기한 버퍼부(1)와 동일한 구성의 차동증폭기를 트랜지스터(Q9-Q16)와 저항(R15)으로 구성하여 이들의 조합에 의해 액티브 저역 통과 필터로서 이루어지며, 대역통과 필터부(3)는 입력버퍼부(1)의 출력신호를 베이스 입력으로 하는 트랜지스터(Q18)의 에미터에는 전류미터(Q17, Q19) 및 바이패스 콘덴서(C6)를 구성하고 트랜지스터(Q18)의 콜렉터에는 콘덴서(C4)와 코일(L1) 및 출력 커플링 콘덴서(C5)를 연결하여 이루어지고, 샘플홀드부(4)는 저역통과 필터부(2)의 출력을 입력으로 하는 차동증폭부(Q20-Q23)와 전류 미러(Q25, Q26)와 상기 차동 증폭기(Q20-Q23)제어용 트랜지스터로서 CRIW신호를 베이스입력으로하는 트랜지스터(Q24)와 버퍼(Q27-Q34) 및 홀딩 콘덴서(C7)로 구성되고,
비교부(5)는 트랜지스터(Q35-Q39)로 이루어진 전압 레귤레이터와 트랜지스터(Q40-Q45) 및 바이어 스저항(R15-R18)으로 구성되어 입력버퍼부(1)의 출력신호와 샘플 홀드부(4)의 출력신호를 비교하는 비교기와, 트랜지스터(Q47-Q52) 및 바이어스저항(R19-R27)로 구성되어 기준전압과 대역통과필터부(3)의 출력을 비교하는 비교기로 구성된다.
상기한 구성을 갖는 본 발명회로의 동작을 설명하면 다음과 같다.
영상입력신호가 커플링콘덴서(C1)를 통하여 입력버퍼부(1)로 입력되면 차동증폭기(Q3, Q4)에 의해 트랜지스터(Q4)의 콜렉터신호가 발생하여 트랜지스터(Q5)는 출력에미터폴로워로 동작하게 된다. 이때 트랜지스터(Q1-Q2)는 차동증폭기(Q3, Q2)의 콜렉터 로드용이고 트랜지스터(Q6-Q8)는 정전류원으로 동작한다. 이로써트랜지스터(Q5)의 에미터 출력신호는 영상입력신호가 본 고안 회로 동작을 수행할 수 있도록 완충된 영상신호(VIDB)로서 출력된다.
상기한 입력버퍼부(1)의 출력신호(VIDB)는 비교부(5)와 저역통과 필터부(2)와 대역통과 필터부(3)로 인가되는 데, 저역통과 필터부(2)는 액티브 2차 저역통과 필터로서 그 출력신호를 샘플 홀드부(4)로 인가하게 되고 대역통과 필터부(3)는 입력버퍼부(1)의 출력신호(VIDB)를 트랜지스터(Q18)의 베이스 입력으로하여 콜렉터에 연결된 콘덴서(C4와 코일(L1), 에미터에 연결된 전류미터(Q17, Q19) 및 바이패스콘덴서(C6)에 의하여 차단 주파수 사이만을 통과시키는 트랜지스터(C18)의 콜렉터신호를 커플링 콘덴서(C5)를 통하여 출력하게 된다.
샘플홀드부(4)는 저역통과 필터부(2)의 출력신호를 차동증폭기(Q20-Q23)의 입력트랜지스터(Q22)의 베이스로 받아들이게 하여 일단 정지시킨다.
왜냐하면 차동증폭기(Q20-Q23)의 전류원(Q25, Q26)에 연결된 자동증폭기 제어 트랜지스터(Q24)의 베이스로 입력되는 CRIW신호가 로우레벨 일때에만 차동증폭기가 정상작동하고 CRIW신호가 하이레벨이면 트랜지스터(Q24)가 동작하여 전류원(Q25, Q26)을 오프시키므로 콘덴서(Q7)에 충전된 전하는 그대로 정지상태를 유지하기 때문이다.
따라서 트랜지스터(Q24)가 오프되면 콘덴서(C7)는 저역통과 필터(2)를 통과한 영상신호가 트랜지스터(Q27-Q34) 및 저항(R10-R12)으로 구성된 버퍼를 통하여 출력하도록 한다. 그러므로 샘플 홀드부(4)를 통하여 비교기로 출력되는 신호는 CRIW신호에 의해 슬라이스된 샘플링 전압(SLV)이 출력된다.
한편 비교부(5)는 입력버퍼부(1)의 출력신호(VIDB)와 샘플홀드부(5)의 출력신호(SLV)를 비교하는 차동증폭기를 이용한 비교기(Q40-Q46, R14-R18)와 대역통과 필터부(3)의 출력신호와 저항(R21, R22)에 의해 설정된 기준전압을 비교하는 차동증폭기를 이용한 비교기(Q47-Q52, R23-R27)와, 상기 비교기의 전류원 및 기준전원의 안정된 바이어스를 위한 제너다이오드(Q35, Q36)와 다이오우드(Q37-Q39)를 직렬 연결한 레귤레이터로 나누어지며, 상기 비교기(Q40-Q46, R14-R18)에 의해 두 입력신호(VIDB와 SLV)를 비교함으로서 그 출력으로 영상 입력신호에 포함된 텔레텍스트 데이타 신호(TTXD)를 얻을 수 있으며, 상기 비교기(Q47-Q52, R23-R27)에 의해 대역통과 필터부(3)의 출력신호와 기준전압을 비교함으로서 CRI신호를 얻을수 있다.
제1도는 텔레텍스트 신호의 CRI신호와 CRIW신호의 관계를 도시한 것으로 본 발명회로에서는 CRI신호의 평균값을 기준으로하여 텔레텍스트 레벨이 로우레벨인가 하이레벨인가를 판별하게 된다.
또한 비교부(5)로부터 출력되는 CRI신호은 CRI신호 기간에만 CRI신호의 평균값이 샘플링되게 하고 그 외의 기간에는 샘플링된 값을 홀드할 수 있도록하여 비교부 (5)의 비교기 입력단자 전압을 샘플링하는데 사용된다.
상기한 바와 같은 본 발명의 텔레텍스트 데이타 추출회로에 의하면 잡음을 제거한 깨끗한 텔리텍스트 데이타를 출력할 수 있으며, 텔리텍스트 디코더부를 집적화 함으로 인하여 회로의 소형화 및 제조원가의 절감효과를 얻는 이점이 있다.

Claims (6)

  1. 텔리텍스트 신호가 혼합된 영상입력신호로부터 텔리텍스트 신호를 검출하기 위한 회로에 있어서, 영상입력신호를 완충하여 비교부(5)와 저역통과 필터부(2)와 대역통과 필터부(3)로 출력신호(VIDB)를 인가하는 버퍼부(1)와, 입력신호(VIDB)필터링하여 샘플홀드부(4)로 출력하는 저역통과 필터부(2)와, 입력신호(VIDB)를 필터링하여 비교부(3)로 출력하는 대역통과 필터부(3)와, 입력신호(CRIW)기간에 대역통과필터부(3)으로부터 출력되는 CRI 평균신호값을 샘플하여 비교부(5)로 출력(SLV)하는 샘플홀드부(4)와, 두입력신호(VIDB와 SLV)를 비교하여 텔레텍스트 데이타 신호(TTXD)를 출력하고 대역통과 필터(3)의 출력신호와 기준신호를 비교하여 CRI신호를 출력하는 비교부(5)를 포함하여 이루어지는 것을 특징으로 하는 텔레텍스트 데이타 추출회로.
  2. 제1항에 있어서, 입력 버퍼부(1)는 차동증폭기(Q1-Q4)와 에미터 폴로워 출력트랜지스터(Q5)와 전류원(Q6-Q8)과 바이어스저항(R1-R2) 및 차동증폭기 입력 커플링 콘덴서(C1)의 조합으로 이루어지는 것을 특징으로 하는 텔레텍스트 데이타 추출회로.
  3. 제1항에 있어서, 저역통과필터부(2)는 차동증폭기(Q1-Q4)와 전류원(Q13-Q15)과 에미터 폴로워 출력트랜지스터(Q16)와 콘덴서(C2, C3) 및 저항(R3-R5)의 조합으로 이루어지는 것을 특징으로 하는 텔리텍스트 데이타 추출회로.
  4. 제1항에 있어서, 대역통과필터(3)는 입력버퍼부(1)의 출력신호를 베이스입력으로하는 트랜지스터(Q18)의 에미터에 구성된 전류미터(Q17-Q19) 및 바이패스 콘덴서(C6)와 콜렉터에 전원으로부터 병렬 연결된 콘덴서(C4)와 코일(L1)로 이루어지는 것을 특징으로 하는 텔리텍스트 데이타 추출회로.
  5. 제1항에 있어서, 샘플 홀드부(4)는 차동증폭기(Q20-Q23) 및 전류비터(Q25, Q26)와 CRIW신호를 베이스 입력으로 하는 차동증폭기 제어용 트랜지서트(Q24)와 홀딩용 콘덴서(C7)와 버퍼용 트랜지스터(Q27-Q34) 및 바이어스 저항(R7-R12)의 조합으로 이루어지는 것을 특징으로 하는 텔레텍스트 데이타 추출회로.
  6. 제1항에 있어서, 비교부(5)는 제너다이오우드(Q35, Q36)와 다이오우드(Q37-Q39)를 직렬연결한 레귤레이터와, 트랜지스터(Q40-Q46)와 저항(R13-R18)이루어진 텔레텍스트데이타 출력용 비교기와, 트랜지스터 및 저항(R19-R27)으로 이루어진 CRI출력용 비교기로서 구성되는 것을 특징으로 하는 텔레텍스트 데이타 추출회로.
KR1019850003616A 1985-05-25 1985-05-25 텔리텍스트 데이타 추출회로 KR880000531B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019850003616A KR880000531B1 (ko) 1985-05-25 1985-05-25 텔리텍스트 데이타 추출회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019850003616A KR880000531B1 (ko) 1985-05-25 1985-05-25 텔리텍스트 데이타 추출회로

Publications (2)

Publication Number Publication Date
KR860009591A KR860009591A (ko) 1986-12-23
KR880000531B1 true KR880000531B1 (ko) 1988-04-09

Family

ID=19241080

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019850003616A KR880000531B1 (ko) 1985-05-25 1985-05-25 텔리텍스트 데이타 추출회로

Country Status (1)

Country Link
KR (1) KR880000531B1 (ko)

Also Published As

Publication number Publication date
KR860009591A (ko) 1986-12-23

Similar Documents

Publication Publication Date Title
WO1996014700A3 (en) AGC circuit for a digital receiver
US4539527A (en) Noise reduction by linear interpolation using a dual function amplifier circuit
US5216509A (en) Sampler hold circuit for CCD image-sensor signal
KR880000531B1 (ko) 텔리텍스트 데이타 추출회로
US5801552A (en) Voltage detector circuit
US4817208A (en) Fiber optic receiver
US4795919A (en) Zero signal state detecting circuit
KR930022865A (ko) 자동이득조정회로
KR20050031386A (ko) 데이터 슬라이서 회로, 집적 회로 및 데이터 검출 방법
US4550338A (en) Detecting circuit
KR930005475A (ko) 색상조절회로
KR910006481Y1 (ko) 텔레비젼의 비데오 시그널 입력회로
EP0164978A1 (en) Vertical synchronisation pulse separator
KR830007024A (ko) 텔레비젼 자동 이득 제어 시스템
KR910006308Y1 (ko) 페디스탈 레벨 고정회로
JPS6369336A (ja) 光受信回路
SU1492223A1 (ru) Фотоприемное устройство
KR0136923B1 (ko) 복합형 문자방송 데이타 슬라이서
KR940002836Y1 (ko) 브이씨알(vcr)의 입력 자동 절환장치
JPS5860881A (ja) テレビジヨンカメラにおける映像信号処理回路
KR960000316Y1 (ko) 궤환회로(feed back)를 이용한 동기 검출회로
JPH02262722A (ja) トーン検出回路
SU1104673A1 (ru) Регенератор цифровых сигналов с квантованной обратной св зью
KR890000948B1 (ko) 합성 비디오 신호에 포함되어 있는 디지탈 정보신호 분리 집적회로
JPH0122780B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
O035 Opposition [patent]: request for opposition
O122 Withdrawal of opposition [patent]
E701 Decision to grant or registration of patent right
O073 Decision to grant registration after opposition [patent]: decision to grant registration
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030328

Year of fee payment: 16

LAPS Lapse due to unpaid annual fee