KR870007470A - Time record keeping device and record keeping method - Google Patents

Time record keeping device and record keeping method Download PDF

Info

Publication number
KR870007470A
KR870007470A KR870000532A KR870000532A KR870007470A KR 870007470 A KR870007470 A KR 870007470A KR 870000532 A KR870000532 A KR 870000532A KR 870000532 A KR870000532 A KR 870000532A KR 870007470 A KR870007470 A KR 870007470A
Authority
KR
South Korea
Prior art keywords
delay period
time
microcomputer
mode
power supply
Prior art date
Application number
KR870000532A
Other languages
Korean (ko)
Other versions
KR950003343B1 (en
Inventor
웨슬리 베이어즈 2세 빌리
Original Assignee
글렌 에이취. 브르스틀
알 씨 에이 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 글렌 에이취. 브르스틀, 알 씨 에이 코포레이션 filed Critical 글렌 에이취. 브르스틀
Publication of KR870007470A publication Critical patent/KR870007470A/en
Application granted granted Critical
Publication of KR950003343B1 publication Critical patent/KR950003343B1/en

Links

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04CELECTROMECHANICAL CLOCKS OR WATCHES
    • G04C3/00Electromechanical clocks or watches independent of other time-pieces and in which the movement is maintained by electric means
    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G19/00Electric power supply circuits specially adapted for use in electronic time-pieces
    • G04G19/10Arrangements for supplying back-up power

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Electric Clocks (AREA)
  • Measurement Of Unknown Time Intervals (AREA)
  • Electromechanical Clocks (AREA)

Abstract

내용 없음No content

Description

시간기록유지장치 및 그 기록유지방법Time record keeping device and record keeping method

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 본 발명에 따라서 전원차단동안의 시간을 기록하기 위한 시간기록장치를 블럭 다이어그램 및 개략적인 형태로 도시한 도면.1 shows, in block diagram and schematic form, a time recording apparatus for recording time during a power down in accordance with the present invention;

제2도는 본 발명의 작동을 이해하는데 용이한 흐름도.2 is a flow chart that facilitates understanding the operation of the present invention.

Claims (13)

시간 정보를 발생 및 기억하기 위해 마이크로컴퓨터(26)를 사용한 클럭장치용 주 전원 공급부(10)에서 전원이 차단된 동안 예비 전원 공급부(18,25)에 의해 작동되는 동안의 시간을 기록하며, 상기 마이크로컴퓨터는 비교적 높은 전원소비 및 비교적 낮은 전원소비와 각각 연관된 선택 가능한 정상작동 및 대기모드 작동상태를 갖는 시간 기록유지장치에 있어서, 감지수단(36,38)이 상기 마이크로컴퓨터에 접속되어 상기 전원 차단을 감지하며, 상기 마이크로컴퓨터는 상기 전원차단을 감지하는 상기 감지수단에 응답하여 상기 대기작동모드를 선택하며, 상기 차단을 감지하는 감지수단에 응답하여 지연주기를 제공하기 위해 제어 가능한 지연수단(46,48)이 상기 감지 수단에 접속되어 있으며, 상기 지연주기 종료에 응답하여 정상작동 모드를 선택하기 위해 상기 제어 가능한 지연수단과 마이크로컴퓨터수단에 모드선택수단(43)이 접속되어 작동 싸이클을 실행하며, 상기 마이크로컴퓨터 수단은 상기 대기작동모드를 선택하며, 상기 모드선택수단은 상기 감지수단이 상기 전원차단을 감지하고 있는 한 반복적으로 작동의 상기 정상모드를 선택하는 것을 특징으로 하는 시간기록유지장치.Recording the time during operation by the spare power supply units 18 and 25 while the power is cut off from the main power supply unit 10 for the clock device using the microcomputer 26 to generate and store time information; The microcomputer has a time recording and maintenance device having a selectable normal operation and standby mode operation state respectively associated with relatively high power consumption and relatively low power consumption, wherein sensing means 36 and 38 are connected to the microcomputer to shut down the power supply. And the microcomputer selects the standby mode in response to the sensing means for detecting the power interruption, and the controllable delay means 46 for providing a delay period in response to the sensing means for detecting the interruption. 48 is connected to the sensing means and selects a normal operation mode in response to the end of the delay period. A mode selection means 43 is connected to the controllable delay means and the microcomputer means to execute an operation cycle, wherein the microcomputer means selects the standby operation mode, and the mode selection means means that the sensing means shuts off the power. And repeatedly selecting the normal mode of operation as long as it senses the error. 제1항에 있어서, 상기 싸이클이 실행된 횟수가 상기 마이크로컴퓨터에 기억이 되는 것을 특징으로 하는 시간기록유지장치.2. The time recording and keeping device according to claim 1, wherein the number of times said cycle is executed is stored in said microcomputer. 제2항에 있어서, 상기 지연주기의 지속시간이 상기 컴퓨터 수단에 기억되는 것을 특징으로 하는 시간기록유지장치.3. The time recording holding apparatus according to claim 2, wherein the duration of said delay period is stored in said computer means. 제3항에 있어서, 상기 마이크로컴퓨터(26)는 상기 지연주기 및 상기 횟수를 곱하여 기억된 형태의 상기 횟수를 증가시키는 것을 특징으로 하는 시간기록유지장치.4. The time recording and holding device according to claim 3, wherein the microcomputer (26) multiplies the delay period and the number of times to increase the number of times stored in the stored form. 제4항에 있어서, 상기 마이크로컴퓨터는 상기 차단시에 상기 싸이클의 최종 실행에서 상기 지연주기 종료에 응답하여 선택된 정상모드에서 상기 곱을 계산하는 것을 특징으로 하는 시간기록유지장치.5. The timekeeping apparatus according to claim 4, wherein the microcomputer calculates the product in the selected normal mode in response to the end of the delay period in the final execution of the cycle upon the interruption. 제4항에 있어서, 상기 마이크로컴퓨터는 상기 각 싸이클 실행시에 상기 지연주기에 의해 기억된 상기시간정보를 증가시키는 것을 특징으로 하는 시간기록유지장치.5. The time-recording holding apparatus according to claim 4, wherein the microcomputer increases the time information stored by the delay period when executing each cycle. 제6항에 있어서, 상기 마이크로컴퓨터는 상기 지연주기 종료에 응답하여 선택된 상기 정상모드에서 시간정보를 증가시키는 것을 특징으로 하는 시간기록유지장치.7. The time-keeping apparatus according to claim 6, wherein the microcomputer increments time information in the normal mode selected in response to the end of the delay period. 제2항에 있어서, 작동의 보정모드는 상기 지연주기를 측정하는 것을 특징으로 하는 시간기록유지장치.3. The timekeeping apparatus according to claim 2, wherein the correction mode of operation measures the delay period. 제3항에 있어서, 상기 보정모드는 상기 차단이 없을 때에 상기 지연주기를 측정하는 것을 특징으로 하는 시간기록유지장치.4. The time-keeping apparatus according to claim 3, wherein the correction mode measures the delay period when there is no interruption. 제1항에 있어서, 상기 모드선택수단에 의한 선택은 상기 지연주기에 비교하여 비교적 작은 시간지연으로 생기는 것을 특징으로 하는 시간기록유지장치.2. The time recording holding apparatus according to claim 1, wherein the selection by the mode selecting means occurs with a relatively small time delay compared to the delay period. 시간정보를 발생 및 기억하기 위해 마이크로컴퓨터를 사용한 클럭장치용 주 전원공급부(10)에서 전원이 차단된 동안 에비전원 공급부(18,25)에 의해 작동되는 동안의 시간을 기록하며, 상기 마이크로컴퓨터는 비교적 높은 전원소비 및 낮은 전원소비와 각각 연관이 된 선택 가능한 정상작동 및 대기 모드작동상태를 갖는 제1항의 시간기록유지장치에 사용되는 방법에 있어서, (1) 상기 주 전원공급으로 작동하는 동안 전원공급차단의 발생을 감지하는 단계와 ; (2) 상기 지연회로에서 생기는 지연주기를 시작하는 단계와 ; (3) 상기대기모드작동을 선택하는 단계와 ; (4) 상기 지연주기 종료시에 상기 정상작동모드를 선택하는 단계와 ; (5) 상기 전원차단이 연속적으로 계속되는 동안 상기 제(1),(2),(3) 및 (4)단계의 싸이클을 반복하는 단계와 ; (6) 상기 싸이클이 실행된 횟수와 상기 지연주기의 시간지속의 곱을 계산하는 단계를 구비하는 것을 특징으로 하는 시간기록유지장치.Records the time during operation by the ET power supply units 18 and 25 while the power is cut off from the main power supply unit 10 for the clock device using the microcomputer to generate and store time information. A method for use in the timekeeping apparatus of claim 1 having a selectable normal operation and standby mode operating state respectively associated with relatively high power consumption and low power consumption, comprising: (1) power supply during operation with the main power supply; Detecting the occurrence of supply cutoff; (2) starting a delay period occurring in the delay circuit; (3) selecting the standby mode operation; (4) selecting the normal operation mode at the end of the delay period; (5) repeating the cycles of steps (1), (2), (3) and (4) while the power interruption continues continuously; And (6) calculating a product of the number of times the cycle is executed and the time duration of the delay period. 제11항에 있어서, (1) 상기 전원차단이 끝났을 때, 상기 타이밍 회로에서 생기는 상기 지연주기를 개시하는 단계와 ; (2) 상기 지연주기의 지속시간을 측정하여 기억하는 단계를 구비하는 것을 특징으로 하는 시간기록유지장치.12. The method of claim 11, further comprising: (1) initiating the delay period occurring in the timing circuit when the power supply shutdown is completed; And (2) measuring and storing the duration of said delay period. 제12항에 있어서, (1) 상기 전원차단이 없는동안 상기 클럭장치에 의해 제공된 시간을 기억하는 단계와 ; (2) 상기 곱으로 기억된 시간을 증가시키는 단게를 구비하는 것을 특징으로 하는 시간기록유지장치.13. The method of claim 12, further comprising the steps of: (1) storing the time provided by the clock device while the power is off; (2) A time recording holding device, characterized in that the step of increasing the time stored in the product. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019870000532A 1986-01-23 1987-01-23 Time record keeping apparatus and record keeping method KR950003343B1 (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US824,674 1977-08-15
JP824,674 1986-01-23
US82467486A 1986-01-31 1986-01-31

Publications (2)

Publication Number Publication Date
KR870007470A true KR870007470A (en) 1987-08-19
KR950003343B1 KR950003343B1 (en) 1995-04-10

Family

ID=25242041

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870000532A KR950003343B1 (en) 1986-01-23 1987-01-23 Time record keeping apparatus and record keeping method

Country Status (5)

Country Link
JP (1) JPS62203089A (en)
KR (1) KR950003343B1 (en)
DE (1) DE3702662A1 (en)
GB (1) GB2200771B (en)
SG (1) SG24892G (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10063689B4 (en) * 2000-12-20 2004-04-01 BSH Bosch und Siemens Hausgeräte GmbH Home appliance with a clock
JP2008309759A (en) * 2007-06-18 2008-12-25 Ricoh Elemex Corp Digital clock and voltage control method of digital clock

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5569086A (en) * 1978-11-17 1980-05-24 Matsushita Electric Ind Co Ltd Timer circuit

Also Published As

Publication number Publication date
GB2200771A (en) 1988-08-10
DE3702662C2 (en) 1992-01-09
DE3702662A1 (en) 1987-08-06
KR950003343B1 (en) 1995-04-10
SG24892G (en) 1992-05-15
GB2200771B (en) 1989-11-22
JPS62203089A (en) 1987-09-07
GB8702142D0 (en) 1987-03-04

Similar Documents

Publication Publication Date Title
KR830002485A (en) Power control of equipment using a large number of high inrush current elements
JPS6432489A (en) Memory device
KR940002712A (en) Improved External Memory Access Control in Processing Systems
KR870007470A (en) Time record keeping device and record keeping method
HK49182A (en) Improvements in or relating to electronic timepieces
US5740087A (en) Apparatus and method for regulating power consumption in a digital system
JPS5755598A (en) Memory integrated circuit
JPH0534474A (en) Measurement timer device
JPS54155741A (en) Data collector unit
JPS5684585A (en) Time-setting method
JPS52127574A (en) Sequence controller with counter function
JPS5538604A (en) Memory device
JPS5750377A (en) Memory controller
JPS57335A (en) Fuel correcting device at start of efi engine
SU1596363A1 (en) Device for registering and monitoring the timing of optimized maintenance of article
JPS5745655A (en) Microprogram controller
KR970055909A (en) Battery replacement time alarm circuit of portable information terminal system and its method
JPS5475233A (en) Memory controller
JPS5549757A (en) Test method of testing shift path
SU457175A1 (en) Timer Shaper
KR950002333Y1 (en) Defrosting cycle control circuit unit in absorption refrigerator
JPS57125403A (en) Sequence analyzing device
KR830002269A (en) Electronic clock
JPS56155454A (en) Test controller for program
KR890014873A (en) Electronic ignition timing control

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee