KR860009339A - 보조 기억 장치 - Google Patents
보조 기억 장치 Download PDFInfo
- Publication number
- KR860009339A KR860009339A KR1019850003339A KR850003339A KR860009339A KR 860009339 A KR860009339 A KR 860009339A KR 1019850003339 A KR1019850003339 A KR 1019850003339A KR 850003339 A KR850003339 A KR 850003339A KR 860009339 A KR860009339 A KR 860009339A
- Authority
- KR
- South Korea
- Prior art keywords
- address
- output
- decoder
- vertical column
- logic element
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Read Only Memory (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 구성도.
Claims (2)
- 공지의 컴퓨터(1)에서의 어드레스 출력신호(AD)를 디코더(2)에 입력시키고, 디코더(2)의 출력(P1)을 3상 버퍼(3)와 반전기(4)로 구성된 선택기(5)에 랫치(6)를 통하여 연결하며, 디코더의 출력(P2)을 계수기(7)에 선택기(5)를 통하여 연결함과 동시에 종횡열 선택 논리소자(8)에 연결하고, 디코더(2)의 출력(P3)을 어드레스 멀티플랙서(9)에 어드레스 랫치(10)를 통하여 연결하며, 컴퓨터(1)의 데이터버스(11)는 어드레스 랫치(10)와 등속호출 메모리(12)에 연결함과 동시에 기록 해독신호를 등속호출 메모리(12)에 연결하며, 또한 갱신신호(RF)는 종횡열 선택논리소자(8)와 선택기(5)에 연결하고, 어드레스 멀티 플랙서(9)와 종횡열 선택 논리소자(8)의 출력을 등속호출 메모리(12)에 연결하며, 종횡열 선택논리소자(8)의 어드레스 선택 출력(13)을 어드레스 멀티플랙서(9)에 연결시켜 된 보조 기억장치.
- ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019850003339A KR880001218B1 (ko) | 1985-05-16 | 1985-05-16 | 보조 기억장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019850003339A KR880001218B1 (ko) | 1985-05-16 | 1985-05-16 | 보조 기억장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR860009339A true KR860009339A (ko) | 1986-12-22 |
KR880001218B1 KR880001218B1 (ko) | 1988-07-11 |
Family
ID=19240938
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019850003339A KR880001218B1 (ko) | 1985-05-16 | 1985-05-16 | 보조 기억장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR880001218B1 (ko) |
-
1985
- 1985-05-16 KR KR1019850003339A patent/KR880001218B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR880001218B1 (ko) | 1988-07-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR850004684A (ko) | 반도체 기억 장치 | |
KR850003610A (ko) | 반도체 메모리 장치 | |
KR880008330A (ko) | 스테이틱 램의 프리차아지 시스템 | |
KR880003252A (ko) | 마이크로 프로세서 | |
KR870011537A (ko) | 어드레스 변환을 사용한 데이타 처리 시스템 | |
KR880000862A (ko) | 데이터 전송회로 | |
KR860700300A (ko) | 입력 기억 회로 수단 및 그 분배 사용방법 | |
KR840001410A (ko) | 프로그램 가능 논리장치 | |
KR860009339A (ko) | 보조 기억 장치 | |
KR850006802A (ko) | 데이터 전송 장치 | |
KR870007511A (ko) | 데이타 판독회로 | |
KR860004360A (ko) | 원격통신시스템용 마이크로프로세서 인터페이스장치 | |
KR850007713A (ko) | 반도체 기억장치 | |
KR880000961A (ko) | 영상 기억장치 | |
JPS63228281A (ja) | メモリカ−ド | |
KR890005611A (ko) | 데이타 버스를 이용하여 메모리를 어드레싱 하는 방법 | |
SU1437921A1 (ru) | Перепрограммируемое посто нное запоминающее устройство | |
KR890000304B1 (ko) | 듀얼포트 메모리 장치 | |
JPS57162193A (en) | Large capacity memory device | |
JPS57174722A (en) | Data processor | |
KR880008156A (ko) | 듀얼포트 메모리 제어회로 | |
KR880008635A (ko) | 이미지 레벨 처리 시스템 | |
KR910017298A (ko) | 디지탈신호 처리기의 전역 메모리 제어시스템 | |
KR920022102A (ko) | 메모리 어드레스 맵핑 장치 | |
KR890017617A (ko) | Dma카운터 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19941227 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |