KR860003709A - 복조회로 - Google Patents
복조회로 Download PDFInfo
- Publication number
- KR860003709A KR860003709A KR1019850007082A KR850007082A KR860003709A KR 860003709 A KR860003709 A KR 860003709A KR 1019850007082 A KR1019850007082 A KR 1019850007082A KR 850007082 A KR850007082 A KR 850007082A KR 860003709 A KR860003709 A KR 860003709A
- Authority
- KR
- South Korea
- Prior art keywords
- output
- multiplier
- phase detector
- phase
- local oscillator
- Prior art date
Links
- 238000000034 method Methods 0.000 claims 3
- 238000005070 sampling Methods 0.000 claims 3
- 230000005540 biological transmission Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 3
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D1/00—Demodulation of amplitude-modulated oscillations
- H03D1/22—Homodyne or synchrodyne circuits
- H03D1/24—Homodyne or synchrodyne circuits for demodulation of signals wherein one sideband or the carrier has been wholly or partially suppressed
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/18—Phase-modulated carrier systems, i.e. using phase-shift keying
- H04L27/22—Demodulator circuits; Receiver circuits
- H04L27/227—Demodulator circuits; Receiver circuits using coherent demodulation
- H04L27/2271—Demodulator circuits; Receiver circuits using coherent demodulation wherein the carrier recovery circuit uses only the demodulated signals
- H04L27/2272—Demodulator circuits; Receiver circuits using coherent demodulation wherein the carrier recovery circuit uses only the demodulated signals using phase locked loops
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D3/00—Demodulation of angle-, frequency- or phase- modulated oscillations
- H03D3/02—Demodulation of angle-, frequency- or phase- modulated oscillations by detecting phase difference between two signals obtained from input signal
- H03D3/24—Modifications of demodulators to reject or remove amplitude variations by means of locked-in oscillator circuits
- H03D3/241—Modifications of demodulators to reject or remove amplitude variations by means of locked-in oscillator circuits the oscillator being part of a phase locked loop
- H03D3/242—Modifications of demodulators to reject or remove amplitude variations by means of locked-in oscillator circuits the oscillator being part of a phase locked loop combined with means for controlling the frequency of a further oscillator, e.g. for negative frequency feedback or AFC
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D3/00—Demodulation of angle-, frequency- or phase- modulated oscillations
- H03D3/02—Demodulation of angle-, frequency- or phase- modulated oscillations by detecting phase difference between two signals obtained from input signal
- H03D3/24—Modifications of demodulators to reject or remove amplitude variations by means of locked-in oscillator circuits
- H03D3/241—Modifications of demodulators to reject or remove amplitude variations by means of locked-in oscillator circuits the oscillator being part of a phase locked loop
- H03D3/245—Modifications of demodulators to reject or remove amplitude variations by means of locked-in oscillator circuits the oscillator being part of a phase locked loop using at least twophase detectors in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/087—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using at least two phase detectors or a frequency and phase detector in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D2200/00—Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
- H03D2200/0001—Circuit elements of demodulators
- H03D2200/0031—PLL circuits with quadrature locking, e.g. a Costas loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/16—Multiple-frequency-changing
- H03D7/161—Multiple-frequency-changing all the frequency changers being connected in cascade
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Superheterodyne Receivers (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 제1실시예의 블럭도.
제2도는, 본 발명의 제2실시예의 블럭도.
제3도는, 본 발명의 제3실시예의 1부의 블럭도.
Claims (7)
- 혼합기와 국부발진기를 가진 헤테로다인 수신기에 있어서, 중간 주파수에 상당하는 기준 발진기, 90도 위상기, 제1 및 제2의 위상검파기, 승산기와 루푸필터를 마련하고, 그 기준 발진기 출력을, 그 제1의 위상검파기에 가함과 동시에, 그 90도 위상기를 거쳐서 그 제2의 위상검파기에 가하고, 그 제1 및 제2의 위상검파기 출력을 그 승산기에 가하고, 그 승산기 출력을 그 루푸필터를 거쳐서, 그 국부발진기에 가하는 것을 특징으로 하는 복조회로.
- 특허청구의 범위 제1항에 있어서, 그 승산기를 제1 및 제2의 승산기로 구성함과 동시에, 또한 제1 및 제2의 판정회로와 감산기를 마련하고, 그 제1 및 제2의 위상검파기 출력을 각각 그 제1 및 제2의 판정회로에 가함과 동시에, 그 제1의 위상검파기 출력과, 그 제2의 판정회로 출력을 그 제1의 승산기에 가하고, 또한, 그제2의 위상검파기 출력과, 그 제1의 판정회로 출력을, 그 제2의 승산기에 가하며, 그제1 및 제2의 승산기의 한쪽의 승산수치에서, 다른쪽의 승산수치를, 그 감산기로 감산하고, 그 루프필터를 거쳐서, 그 국부발진기에 가하는 것을 특징으로 하는 복조회로.
- 혼합기와 국부발진기를 가진 헤테로 다인수신기에 있어서, 중간 주파수에 상당하는 기준발진기, 90도 위상기, 제1 및 제2의 위상검파기, 승산기, 루푸필터 및 표본화유지회로를 마련하고, 그 기준 발진기 출력을, 그 제1의 위상검파기에 가함과 동시에, 그90도 위상기를 거쳐서 그 제2의 위상검파기에 가하고, 그 제1 및 제2의 위상검파기 출력을 그 승산기에 가하여, 그 승산기출력을 그 루푸필터 및 그 표본화 유지회로를 거쳐서, 그 국부발진기에 가하는 것을 특징으로 하는 복조회로.
- 특허청구의 범위 제3항에 있어서, 그 승산기를 제1 및 제2의 승산기로 구성함과 동시에, 또, 제1 및 제2의 판정회로와 감산기를 마련하고, 그 제1 및 제2의 위상검파기 출력을 각각 그 제1 및 제2의 판정회로에 가함과 동시에, 그 제1의 위상검파기 출력과, 그 제2의 판정회로 출력을 그 제1의 승산기에 가함과, 동시에 그 제2의 위상검파기 출력과, 그 제1의 판정회로 출력을 그 제2의 승산기에 가하고, 그 제1 및 제2의 승산기의 한쪽의 승산수치에서 다른쪽의 승산수치를, 그 감산기에서 감산하여, 그 루푸필터와 그 표본화유지회로를 거쳐서, 그 국부발진기에 가하는 것을 특징으로 하는 복조회로.
- 전송로로부터의 입력변조파를 혼합기와 국부발진기에 의해 중간 주파수로 변환하고, 그 중간 주파수로 변환된 그 입력변조파를 동기 검파하는 제1 및 제2의 패스와, 그 중간 주파수에 상당하는 기준 발진기를 구비한 헤테로 다인수신기에 있어서, 그 기준 발진기의 출력신호를 각각 +45도 및 -45도이상하여 되는 신호가 부여되는, 그 제1의 패스내에 마련된 제1의 위상검파기와 그 제2의 패스내에 마련된 제2의 위상검파기와, 그 제1 및 제2 패스내에 각각 마련되어, 그 제1 및 제2의 위상검파기의 출력이 정(+)인가 부(-)인가를 판정하는 제1 및 제2 판정회로와, 그 제1 및 제2의 위상검파기의 출력신호와 그 제1 및 제2의 판정회로의 출력신호를 각각 교차해서 승산하는 제1 및 제2의 승산기와, 그 제1 및 제2의 승산기의 출력의 한쪽에서 다른쪽을 감산하는 감산기에 가해서, 그 기준발진기의 출력신호를 받아, 그 중간 주파수로 변환된 그 입력변조파를 동기 검파하는 제3의 위상검파기와, 그 제3의 위상검파기의 출력신호와, 그 감산기의 출력신호를 받아, 어느 한쪽을 출력하는 절환회로를 마련하여, 그 절환회로의 출력신호를 그 국부발진기에 가하는 것을 특징으로 하는 복조회로.
- 특허청구의 범위 제5항에 있어서, 상기 절환회로의 출력신호를 샘플홀드회로를 거쳐서 상기 국부발진기에 가하는 것을 특징으로 하는 복조회로.
- 특허청구의 범위 제5항 또는 제6항에 있어서, 상기 감산기와 제3의 위상검파기의 출력끝에 각각 제1 및 제2의 샘플홀드회로를 마련하고, 그 제1 및 제2의 샘플홀드회로의 출력신호를 가산기로 가산하고, 그 가산기의 출력신호로, 상기 국부발진기에 가하는 것을 특징으로 하는 복조회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59-208188 | 1984-10-05 | ||
JP59208188A JPS6188636A (ja) | 1984-10-05 | 1984-10-05 | 復調回路 |
JP22772484A JPH0732406B2 (ja) | 1984-10-31 | 1984-10-31 | 復調回路 |
JP59-227721 | 1984-10-31 | ||
JP59-227724 | 1984-10-31 | ||
JP59227721A JPS61107848A (ja) | 1984-10-31 | 1984-10-31 | 復調回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR860003709A true KR860003709A (ko) | 1986-05-28 |
KR900000464B1 KR900000464B1 (ko) | 1990-01-30 |
Family
ID=27328851
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019850007082A KR900000464B1 (ko) | 1984-10-05 | 1985-09-26 | 복조 회로 |
Country Status (3)
Country | Link |
---|---|
US (1) | US4642573A (ko) |
KR (1) | KR900000464B1 (ko) |
CA (1) | CA1238952A (ko) |
Families Citing this family (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CA1274003A (en) * | 1986-08-21 | 1990-09-11 | Susumu Otani | Carrier recovery circuitry immune to interburst frequency variations |
EP0270274A3 (en) * | 1986-12-05 | 1990-01-24 | Meridian Micro-Systems Limited | Transponder and interrogator |
DE3766614D1 (de) * | 1987-03-10 | 1991-01-17 | Ant Nachrichtentech | Verfahren zum gewinnen eines phasendifferenzsignals. |
JPH0787476B2 (ja) * | 1988-10-07 | 1995-09-20 | 日本電気株式会社 | 復調装置 |
US5109531A (en) * | 1989-02-28 | 1992-04-28 | Motorola, Inc. | Sideband receiver with pilot lock |
US4979230A (en) * | 1989-12-04 | 1990-12-18 | General Instrument Corporation | Up-conversion homodyne receiver for cable television converter with frequency offset to avoid adjacent channel interference |
US5042052A (en) * | 1990-02-16 | 1991-08-20 | Harris Corporation | Carrier acquisition scheme for QAM and QPSK data |
US5065107A (en) * | 1990-04-19 | 1991-11-12 | University Of Saskatchewan | Phase-locked loop bandwidth switching demodulator for suppressed carrier signals |
US5297172A (en) * | 1991-04-11 | 1994-03-22 | Comsat Corporation | Method and apparatus for clock recovery for digitally implemented modem |
DE4216027C2 (de) * | 1991-05-17 | 1993-09-30 | Hitachi Ltd | Demodulierschaltkreis |
JP3132068B2 (ja) * | 1991-08-28 | 2001-02-05 | 日本電気株式会社 | 自動周波数制御装置 |
US5301196A (en) * | 1992-03-16 | 1994-04-05 | International Business Machines Corporation | Half-speed clock recovery and demultiplexer circuit |
JP2912791B2 (ja) * | 1993-06-01 | 1999-06-28 | 松下電器産業株式会社 | 高周波受信装置 |
US5579348A (en) * | 1994-02-02 | 1996-11-26 | Gi Corporation | Method and apparatus for improving the apparent accuracy of a data receiver clock circuit |
GB9405487D0 (en) * | 1994-03-21 | 1994-05-04 | Rca Thomson Licensing Corp | VSB demodulator |
US5805242A (en) * | 1994-03-21 | 1998-09-08 | Thomson Consumer Electronics, Inc. | Carrier independent timing recovery system for a vestigial sideband modulated signal |
US6023491A (en) * | 1994-06-21 | 2000-02-08 | Matsushita Electric Industrail Co., Ltd. | Demodulation apparatus performing different frequency control functions using separately provided oscillators |
US5479458A (en) * | 1994-10-05 | 1995-12-26 | Tanaka; Yoshiaki | Digital phase shifter including 1/N for phase detect and subsequent VCO adjust |
JP3039464B2 (ja) * | 1997-07-31 | 2000-05-08 | 日本電気株式会社 | クロック発生回路 |
US6420916B1 (en) | 1997-08-05 | 2002-07-16 | Rockwell Collins, Inc. | Phase locked loop filter utilizing a tuned filter |
US6208181B1 (en) * | 1998-01-14 | 2001-03-27 | Intel Corporation | Self-compensating phase detector |
JP3850600B2 (ja) * | 1999-10-15 | 2006-11-29 | パイオニア株式会社 | 情報記録ディスクおよび情報記録装置 |
US6693860B1 (en) | 2000-10-20 | 2004-02-17 | Hewlett-Packard Development Company, L.P. | Timing signal recovery by superheterodyne phase locked loop |
US7079591B2 (en) * | 2001-08-01 | 2006-07-18 | Radiodetection Limited | Method and system for recovering information from a magnetic field signal usable for locating an underground object |
TWI288531B (en) * | 2004-02-26 | 2007-10-11 | Mediatek Inc | Phase locked loop for generating an output signal |
FR2867926B1 (fr) * | 2004-03-16 | 2006-07-07 | St Microelectronics Sa | Procede et systeme de reception satellitaire |
WO2011059842A2 (en) | 2009-11-12 | 2011-05-19 | Rambus Inc. | Techniques for phase detection |
US10566982B1 (en) * | 2016-11-14 | 2020-02-18 | Marvell International Ltd. | Systems and methods for suppressing oscillator-induced spurs in frequency synthesizers |
FR3130103A1 (fr) * | 2021-12-07 | 2023-06-09 | Spectracom Sas | Module d’horloge de très grande précision asservi par un signal de référence et comprenant un système de vérification d’intégrité de phase |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4048566A (en) * | 1976-01-05 | 1977-09-13 | Motorola Inc. | Suppressed carrier automatic gain control circuitry |
-
1985
- 1985-09-26 KR KR1019850007082A patent/KR900000464B1/ko not_active IP Right Cessation
- 1985-10-03 US US06/783,521 patent/US4642573A/en not_active Expired - Lifetime
- 1985-10-03 CA CA000492125A patent/CA1238952A/en not_active Expired
Also Published As
Publication number | Publication date |
---|---|
KR900000464B1 (ko) | 1990-01-30 |
CA1238952A (en) | 1988-07-05 |
US4642573A (en) | 1987-02-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR860003709A (ko) | 복조회로 | |
KR950010444A (ko) | 자동 주파수 제어(afc)회로 | |
GB1506352A (en) | Digital detection system for differential phase shift keyed signals | |
KR950004792A (ko) | 디지탈 복조 장치 및 디지탈 복조방법 | |
AU568844B2 (en) | Double conversion receiver | |
KR960701546A (ko) | I/Q 직교 위상 변조기 회로(I/Q quadraphase modulator circuit) | |
KR840008900A (ko) | 믹 서 장 치 | |
EP0533208A2 (en) | PSK demodulator with feedback circuit for correcting phase and freqency errors | |
US4321549A (en) | Switching quadrature detector | |
KR930003585A (ko) | 수신기 | |
KR900007167A (ko) | 위상 검출기와 위상검출기를 포함하는 주파수 복조기 | |
GB1059393A (en) | Improvements in or relating to demodulators for frequency modulated waves | |
KR870006735A (ko) | 이중 용도의 가변 q 필터 장치 및 이를 이용한 am 스테레오 수신기 | |
KR860002923A (ko) | 동기형 영상신호 검파회로 | |
JPH0583317A (ja) | デイジタル位相変調信号復調回路 | |
US5391946A (en) | Frequency converting circuit apparatus | |
SU663116A1 (ru) | Устройство дл автоматического выбора каналов св зи | |
KR970024510A (ko) | 지연형 fm 복조회로 | |
SU540344A1 (ru) | Детектор сигналов фазоразностной модул ции | |
SU758559A1 (ru) | Частотно-фазовый дискриминатор | |
SU1247783A1 (ru) | Устройство дл измерени парциальных продуктов модул ции | |
SU1525862A1 (ru) | Устройство детектировани амплитудно-модулированных сигналов | |
SU1363520A1 (ru) | Устройство дл разделени неортогональных сигналов | |
SU1101847A1 (ru) | Устройство дл определени коррел ционных функций | |
RU2019050C1 (ru) | Демодулятор сигналов четырехпозиционной фазовой манипуляции |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19971227 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |