KR860002906A - A/d 변환기 - Google Patents
A/d 변환기 Download PDFInfo
- Publication number
- KR860002906A KR860002906A KR1019850006058A KR850006058A KR860002906A KR 860002906 A KR860002906 A KR 860002906A KR 1019850006058 A KR1019850006058 A KR 1019850006058A KR 850006058 A KR850006058 A KR 850006058A KR 860002906 A KR860002906 A KR 860002906A
- Authority
- KR
- South Korea
- Prior art keywords
- circuit
- analog
- output
- digital
- input terminal
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/39—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
- H03M3/436—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type
- H03M3/456—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type the modulator having a first order loop filter in the feedforward path
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/39—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
- H03M3/412—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution
- H03M3/422—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only
- H03M3/424—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only the quantiser being a multiple bit one
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1도는 본 발명에 의한 A/D변환기의 1실시예의 구성 블럭도.
제 2도는 상기 실시예의 회로도.
제 6도는 본 발명의 A/D변환기에 사용되는 비교회로부의 1실시예의 회로도.
Claims (10)
- 입력 아날로그 신호와, 귀환 신호와의 차분 신호를 적분하는 아날로그 적분 회로와, 상기 적분 회로의 출력을, 기준 신호와 비교하는 비교회로와, 상기 비교회로의 출력신호을 적분하는 디지탈 적분 회로와, 그리고, 상기 디지탈 적분 회로의 출력을 상기 귀한 신호로 변환하는 디지탈-아날로그 변환기와, 그리고 또 상기 디지탈 적분 회로의 출력을 변환된 디지탈 출력신호로서 빼내는 출력 회로를 갖는 아날로그-디지탈 변환기에 있어서, 상기 비교회로는 상기 아날로그 적분 회로의 출력을 다수개의 기준 전압으로된 기준 전압들과 비교하는 제1회로와, 상기 제1회로의 다수개의 출력신호를 디지탈 신호로 변환하는 제2회로로 구성되고, 상기 디지탈 적분 회로는 상기 제2회로의 디지탈 출력을 상기 디지탈 적분 회로의 출과력 가산하는 디지탈 가산회로로 구성되는 것을 특징으로 한다.
- 특허청구의 범위 제1항에 따르는 아날로그-디지탈 변환기에 있어서, 상기 제1 회로는 상기 아날로그 적분기의 출력과, 각각 접지 전위, 정의 일정 전위 +V, 및 부의 일정 전위 -V와 비교하는 제1, 제2, 및 제3의 비교적로로 구성된다.
- 특허청구의 범위 제2항에 따르는 아날로그-디지탈 변환기에 있어서, 상기 기준 전압의 +V 및 -V는 최소 양자화 레벨의 4배의 크기이다.
- 특허청구의 범위 제1항에 따르는 아날로그-디자탈 변환기에 있어서, 상기 제1회로는, 정 입력단자 및 부 입력단자를 갖는 비교기와, 상기 아날로그 적분 회로의 출력을 상기 부 입력단자에서 분할적으로 인가하는 스윗치군과, 접지 전위 및 기준전압을 상기 정입력단자에 시 분할적으로 인가하는 스윗치 군으로 구성된다.
- 특허청구의 범위 제1항에 따르는 아날로그-디지탈 변환기에 있어서, 상기 차분 신호와 상기 제1 적분회로의 출력을 가산하는 가산회로를, 상기 아날로그 적분회로와 상기 비교회로와의 사이에 더 포함해서 구성된다.
- 특허청구의 범위 제5항에 따르는 아날로그-디지탈 변환기에 있어서, 상기 아날로그 적분 회로는, 정 입력 단자가 접지에 접속되고, 부 입력단자에는 제1의 콘덴서를 거쳐서 상기 차분 신호가 인가되는 제1의 비교 회로와, 상기 제1의 비교회로의 출력단자와, 상기 부 입력 단자와의 사이에 설치되고 주기적으로 개폐하는 제1의 스윗치와, 그리고 상기 스윗치와 상보적으로 개폐하는 제2, 제3의 스윗치를 거쳐서 상기 제1의 비교회로의 출력단자와 부 입력단자 사이에 접속된 제2의 콘덴서로 구성되며, 상기 가산회로는, 상기 출력단자와 상기 제1의 콘덴서의 입력측과의 사이에 순서적으로 접속된 제4의 스윗치, 제3의 콘덴서 및 제5의 스윗치로 구성된다. 제4, 제5의 스윗치는 제2와 제3의 스윗치와 동일한 개폐를 한다.
- 특허청구의 범위 제5항에 따르는 아날로그-디지탈 변환기에 있어서, 상기 비교회로는 다음의 것을 포함한다. 정 및 부 입력 단자를 가진 제1, 제2, 제3의 비교회로, 상기 제1, 제2, 제3의 비교회로의 각부 입력단자에는 상기 아날로그 적분회로의 출력이 인가된다. 상기 제1, 제2, 및 제3의 비교회로의 정입력단자는 각각 접지, 부의 기준 전위 및 정의 기준 전위에 접속된다.
- 특허청구의 범위 제7항에 따르는 아날로그-디지탈 별환기에 있어서, 상기 부 및 정의 기준 전위는 양자화 단위의 4배이다.
- 특허청구의 범위 제5항에 따르는 아날로그-디지탈 변환기에 있어서, 상기 비교회로는, 정 및 부의 입력 단자를 갖는 1개의 비교회로와, 상기 정의 입력 단자를 접지 전위 및 일정 기준 전위에 주기적이고 또 시 분할적으로 절환하는 제1의 스윗치 군, 그리고 상기 가산회로의 출력을 주기적이고 또 시 분할적으로 극성을 바꾸어서 상기 부 입력 단자에 접속하는 제2의 스윗치 군을 포함한다.
- ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59-186318 | 1984-09-07 | ||
JP84-186318 | 1984-09-07 | ||
JP59186318A JPH0813004B2 (ja) | 1984-09-07 | 1984-09-07 | A/d変換器 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR860002906A true KR860002906A (ko) | 1986-04-30 |
KR930006740B1 KR930006740B1 (ko) | 1993-07-23 |
Family
ID=16186232
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019850006058A KR930006740B1 (ko) | 1984-09-07 | 1985-08-22 | A/d변환기 |
Country Status (5)
Country | Link |
---|---|
US (1) | US4672361A (ko) |
JP (1) | JPH0813004B2 (ko) |
KR (1) | KR930006740B1 (ko) |
DE (1) | DE3531870A1 (ko) |
GB (1) | GB2164510B (ko) |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0813004B2 (ja) | 1984-09-07 | 1996-02-07 | 株式会社日立製作所 | A/d変換器 |
JP2650711B2 (ja) * | 1988-03-25 | 1997-09-03 | 株式会社日立製作所 | オーバーサンプリングa/d変換器 |
JPH0295020A (ja) * | 1988-09-30 | 1990-04-05 | Nec Corp | オーバーサンプルa/d変換回路 |
NL8901602A (nl) * | 1989-06-23 | 1991-01-16 | Bronkhorst High Tech Bv | Geintegreerde halfgeleider-schakeling voor thermische metingen. |
KR920009206B1 (ko) * | 1990-01-25 | 1992-10-14 | 삼성전자 주식회사 | 적분형 아날로그/디지탈 변환기의 기준전원 자동 제어회로 |
US5198817A (en) * | 1990-04-26 | 1993-03-30 | Hughes Aircraft Company | High-order sigma-delta analog-to-digital converter |
US4994807A (en) * | 1990-05-25 | 1991-02-19 | Systron Donner | Voltage-to-frequency converter |
US5126743A (en) * | 1990-05-25 | 1992-06-30 | New Sd, Inc. | System and method for converting a DSB input signal to a frequency encoded output signal |
US5103230A (en) * | 1991-04-02 | 1992-04-07 | Burr-Brown Corporation | Precision digitized current integration and measurement circuit |
JP3182444B2 (ja) * | 1992-03-04 | 2001-07-03 | 株式会社日立製作所 | Ad変換器 |
US5245646A (en) * | 1992-06-01 | 1993-09-14 | Motorola, Inc. | Tuning circuit for use with an integrated continuous time analog filter |
EP0675604B1 (de) * | 1994-03-24 | 1998-12-09 | Siemens Aktiengesellschaft | Integrierender Analog-Digital-Umsetzer |
KR20020096006A (ko) * | 2001-06-19 | 2002-12-28 | 엘지전자 주식회사 | 엠에스엠에 있어서 입력 신호의 해상도를 향상시키는 장치및 방법 |
JP3722812B2 (ja) * | 2003-07-08 | 2005-11-30 | シャープ株式会社 | 容量性負荷の駆動回路および駆動方法 |
DE102005041455A1 (de) * | 2005-08-31 | 2007-03-15 | Abb Patent Gmbh | Automatisierungstechnische Einrichtung |
IL170726A (en) * | 2005-09-07 | 2011-12-29 | Camero Tech Ltd | Signal acquisition system and method for ultra-wideband (uwb) radar |
DE102005043481A1 (de) * | 2005-09-13 | 2007-03-15 | Abb Patent Gmbh | Automatisierungstechnische Einrichtung |
DE102005043479A1 (de) * | 2005-09-13 | 2007-03-15 | Abb Patent Gmbh | Automatisierungstechnische Einrichtung |
DE102005043485A1 (de) | 2005-09-13 | 2007-03-15 | Abb Patent Gmbh | Automatisierungstechnische Einrichtung |
DE102005043482A1 (de) * | 2005-09-13 | 2007-03-15 | Abb Patent Gmbh | Automatisierungstechnische Einrichtung |
US8458737B2 (en) | 2007-05-02 | 2013-06-04 | The Nielsen Company (Us), Llc | Methods and apparatus for generating signatures |
US8600531B2 (en) * | 2008-03-05 | 2013-12-03 | The Nielsen Company (Us), Llc | Methods and apparatus for generating signatures |
JP2011188250A (ja) * | 2010-03-09 | 2011-09-22 | Renesas Electronics Corp | 時定数調整回路 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3541446A (en) * | 1968-09-30 | 1970-11-17 | Bell Telephone Labor Inc | Small signal analog to digital converter with positive cancellation of error voltages |
US3932864A (en) * | 1975-01-06 | 1976-01-13 | Bell Telephone Laboratories, Incorporated | Circuit for converting a companded digital time-amplitude pulse code into a linear digital amplitude pulse code |
US4195282A (en) | 1978-02-01 | 1980-03-25 | Gte Laboratories Incorporated | Charge redistribution circuits |
US4271431A (en) * | 1978-10-11 | 1981-06-02 | Star Systems, Inc. | Scan converter utilizing discrete differentially coded signals |
DE3147409A1 (de) | 1981-11-30 | 1983-06-01 | Siemens AG, 1000 Berlin und 8000 München | Verfahren und anordnung zur a/d-wandlung |
JPH0813004B2 (ja) | 1984-09-07 | 1996-02-07 | 株式会社日立製作所 | A/d変換器 |
-
1984
- 1984-09-07 JP JP59186318A patent/JPH0813004B2/ja not_active Expired - Lifetime
-
1985
- 1985-08-22 KR KR1019850006058A patent/KR930006740B1/ko not_active IP Right Cessation
- 1985-08-26 US US06/769,310 patent/US4672361A/en not_active Expired - Lifetime
- 1985-08-29 GB GB08521449A patent/GB2164510B/en not_active Expired
- 1985-09-06 DE DE19853531870 patent/DE3531870A1/de active Granted
Also Published As
Publication number | Publication date |
---|---|
GB2164510B (en) | 1988-05-11 |
DE3531870C2 (ko) | 1989-09-21 |
GB2164510A (en) | 1986-03-19 |
JPS6165626A (ja) | 1986-04-04 |
GB8521449D0 (en) | 1985-10-02 |
KR930006740B1 (ko) | 1993-07-23 |
JPH0813004B2 (ja) | 1996-02-07 |
DE3531870A1 (de) | 1986-03-20 |
US4672361A (en) | 1987-06-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR860002906A (ko) | A/d 변환기 | |
US5220286A (en) | Single ended to fully differential converters | |
JPS56169935A (en) | Digital-to-analog converting circuit | |
US6437720B1 (en) | Code independent charge transfer scheme for switched-capacitor digital-to-analog converter | |
US4636772A (en) | Multiple function type D/A converter | |
JPS57193198A (en) | Electrostatic microphone | |
SE8107123L (sv) | Anvendning av enkel referensspenning for analog-digital- eller digital-analogomvandling av bipolera signaler | |
EP0401552A3 (en) | Differential relaxation oscillator | |
JPS6437116A (en) | Comparing circuit | |
JPS56152382A (en) | Solid image pickup element | |
KR910021044A (ko) | 아날로그/디지탈 변환기 | |
KR930015372A (ko) | 디지탈-아날로그 신호 변환장치 | |
EP0483419B1 (en) | Fully differential sample and hold adder circuit | |
KR840004992A (ko) | 플래쉬 아날로그-디지탈 변환기 | |
KR870003625A (ko) | 전자 변환회로 | |
JPS5660114A (en) | Digital-analog converting circuit | |
US4837527A (en) | Switched capacitor arrangement | |
KR940000944B1 (ko) | D/a변환기 | |
KR840001020A (ko) | 아나로그 디지탈 변환회로 | |
US3594782A (en) | Digital-to-analog conversion circuits | |
US4573033A (en) | Filter circuit for digital-to-analog converter | |
EP0399120A3 (en) | D/a conversion circuit | |
KR840002172A (ko) | 디지탈 대아나로그 변환장치 | |
KR850007721A (ko) | 신호비교회로 및 그 방법과 리미터 및 신호처리기 | |
JPS5624825A (en) | Analog-digital converting circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20030710 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |