KR860002189A - 생산관리 시스템에서의 생산현황 전송회로 - Google Patents
생산관리 시스템에서의 생산현황 전송회로 Download PDFInfo
- Publication number
- KR860002189A KR860002189A KR1019840005193A KR840005193A KR860002189A KR 860002189 A KR860002189 A KR 860002189A KR 1019840005193 A KR1019840005193 A KR 1019840005193A KR 840005193 A KR840005193 A KR 840005193A KR 860002189 A KR860002189 A KR 860002189A
- Authority
- KR
- South Korea
- Prior art keywords
- production
- gate
- management system
- transmission circuit
- flop
- Prior art date
Links
- 230000005540 biological transmission Effects 0.000 title claims 2
- 238000010586 diagram Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer And Data Communications (AREA)
- Control By Computers (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 생산관리 시스템의 전체구성도.
제2도는 본 발명의 블록다이어그램.
* 도면의 주요부분에 대한 부호의 설명
4 : 코멘드 발생부 5: 동기제어부
6 : 래치부 7 : S-P멀티플렉서
FF1-FF7: D-플립플롭 A1-A3: 앤드게이트
N5-N9: 인버터게이트 OR1: 오어게이트
B5-B7: 버퍼 CT5, CT6: 카운터
L2: 래치
Claims (1)
- 각 생산라인의 생산현황 전송장치에 있어서, 퍼스날 컴퓨터의 데이타 버스(D0-D7)에 통상의 정보입력부(3)와 버퍼(B5), D-플립플롭(FF1-FF4), 앤드게이트(A1)(A2) 및 인버터게이트(N5-N8)로 된 코맨드 발생부(4)를 연결함과 동시에 버퍼(B7), 래치(L2), 인버타게이트(N9) 및 D-플립플롭(FF7)으로 된 래치부(6)를 통해 S-P멀티플렉서(7)를 연결하고, 퍼스날 컴퓨터의 클럭라인(CK)과 통상의 콘트롤 신호부(2)의 출력측에 D-플립플롭(FF5)(FF6), 버퍼(B6), 카운터(CT5)(CT6), 오어게이트(OR1) 및 앤드게이트(A3)로 된 동기제어부(5)를 연결하며, 상기의 코멘드 발생부(4), 동기제어부(5) 그리고 S-P멀티플렉서(7)를 상호 연결함과 동시에 각각의 출력단을 통상의 송신부(8) 내의 트랜스미터(TM)에 연결한 구성을 특징으로 하는 생산관리 시스템에서의 생산현황 전송회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019840005193A KR860001070B1 (ko) | 1984-08-25 | 1984-08-25 | 생산관리 시스템에서의 생산현황 전송회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019840005193A KR860001070B1 (ko) | 1984-08-25 | 1984-08-25 | 생산관리 시스템에서의 생산현황 전송회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR860002189A true KR860002189A (ko) | 1986-03-26 |
KR860001070B1 KR860001070B1 (ko) | 1986-08-04 |
Family
ID=19235173
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019840005193A KR860001070B1 (ko) | 1984-08-25 | 1984-08-25 | 생산관리 시스템에서의 생산현황 전송회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR860001070B1 (ko) |
-
1984
- 1984-08-25 KR KR1019840005193A patent/KR860001070B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR860001070B1 (ko) | 1986-08-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR850008017A (ko) | Cmos 입출력회로 | |
DE69507636D1 (de) | Ein rechnersystem mit einer brücke zwischen bussen | |
KR900014970A (ko) | 동기 회로 | |
KR910010695A (ko) | 테스트 용이화 회로 | |
KR880002325A (ko) | Cmost 입력 버퍼 | |
KR860002825A (ko) | 동기 버퍼 회로 | |
KR860002189A (ko) | 생산관리 시스템에서의 생산현황 전송회로 | |
KR890005996A (ko) | 동기 플립플롭회로 | |
KR850004669A (ko) | 연산 기능 회로 내의 선택 및 로킹회로 | |
KR890007522A (ko) | 비동기 데이타포트 확장회로 | |
KR870009293A (ko) | 집적된 바운더리 셀인터페이스 | |
KR940012837A (ko) | 개선된 데이타 시프트 레지스터 | |
RU2020744C1 (ru) | Универсальный параллельный счетчик по модулю m - дешифратор количества единиц в n-разрядном двоичном коде | |
KR900005907Y1 (ko) | 컴퓨터 터미널의 데이터 전송을 확장회로 | |
KR880002072A (ko) | 씨알티(crt) 제어회로 | |
KR880008142A (ko) | 비트 패턴 변환 시스템 | |
KR920004972A (ko) | 듀얼포트 메모리 소자의 칩인에이블신호 제어회로 | |
JPS5669931A (en) | Tristate buffer circuit | |
RO98709B1 (ro) | Bloc modulator-demolator | |
KR880008541A (ko) | 동기패턴 검출회로 | |
KR910012919A (ko) | 주(main) CPU 감시장치 | |
KR910010319A (ko) | 3중 메모리 방법 및 회로 | |
KR960006272A (ko) | 주/종속 플립-플롭 | |
KR870010441A (ko) | 마이크로 콤퓨터의 데이타 전송회로 | |
KR880008635A (ko) | 이미지 레벨 처리 시스템 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19970829 Year of fee payment: 14 |
|
LAPS | Lapse due to unpaid annual fee |