KR860000143Y1 - 프린터헤드의 오동작 방지 회로 - Google Patents

프린터헤드의 오동작 방지 회로 Download PDF

Info

Publication number
KR860000143Y1
KR860000143Y1 KR2019840003975U KR840003975U KR860000143Y1 KR 860000143 Y1 KR860000143 Y1 KR 860000143Y1 KR 2019840003975 U KR2019840003975 U KR 2019840003975U KR 840003975 U KR840003975 U KR 840003975U KR 860000143 Y1 KR860000143 Y1 KR 860000143Y1
Authority
KR
South Korea
Prior art keywords
head
transistor
resistor
inverter gate
terminal
Prior art date
Application number
KR2019840003975U
Other languages
English (en)
Other versions
KR850008614U (ko
Inventor
허창행
Original Assignee
동양정밀공업주식회사
권혁조
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 동양정밀공업주식회사, 권혁조 filed Critical 동양정밀공업주식회사
Priority to KR2019840003975U priority Critical patent/KR860000143Y1/ko
Publication of KR850008614U publication Critical patent/KR850008614U/ko
Application granted granted Critical
Publication of KR860000143Y1 publication Critical patent/KR860000143Y1/ko

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J29/00Details of, or accessories for, typewriters or selective printing mechanisms not otherwise provided for
    • B41J29/38Drives, motors, controls or automatic cut-off devices for the entire printing mechanism

Landscapes

  • Electronic Switches (AREA)
  • Dot-Matrix Printers And Others (AREA)

Abstract

내용 없음.

Description

프린터헤드의 오동작 방지 회로
제1도는 본 고안의 회로도
* 도면의 주요부분에 대한 부호의 설명
FS : 인자신호 G1-G3 : 인버터 게이트
D1, D2 : 다이오드 ZD1 : 제너다이오드
R1-R4 : 저항 T1, T2 : 트랜지스터
본 고안은 도트 매트릭스 프린터(DOT MATRIX PRINTER)에 있어서 헤드 구동부의 오동작으로 인해 발생하는 헤드의 손상 및 회로의 단략으로 인한 과전류의 흐름을 방지하여 안전성을 기하기 위해 고안한 프린터 헤드의 오동작 방지 회로에 관한 것이다.
종래에는 헤드 코일의 동요 전압에 의하여 헤드구동부가 오동작 되거나 정격 허용 전류를 초과한 전류가 흘러서 회로를 단락시키는 경우가 많아 상당한 고장의 원인을 초래케 하였다. 또한 이경우 헤드코일과 그 코일에 전류를 단속하는 트랜지스터로 구성된 도트 매트릭스의 인자 방식이 있어서 만일 트랜지스터가 정상 동작을 하지 못하고 단락되어 있다면 헤드코일에 많은 전류가 흐르므로 헤드 구동부가 타서 헤드의 손상을 입게 된다. 본 고안은 이와 같은 제결점을 감안하여 안출한 것으로서 이를 도시된 도면이 의거 상세히 설명하년 다음과 같다.
본 고안의 구성은 제1도와 같이, 인자 신호 입력단자(A)는 인버터게이트(C1)를 거쳐 B단자로 연결되고 인자 신호 입력단자(A)에 헤드 드라이버 트랜지스터(T1)의 베이스가 연결되며 헤드 드라이버(HAD DRIVER) 트랜지스터(T1)의 콜렉터에 헤드 코일이 연결되고 이와 병렬로 다이오드(D1)가 연결되며 다이오드(D1)에 저항(R1)과 제너 다이오드(ZD1) 및 인버터 게이트(G3)가 단자 B에 연결된다. 또한, 단자 B에는 저항(R2)과 인버터 게이트(G2)가 병렬 연결되고 이 인버터 게이트(G2)와 트랜지스터(T2)의 베이스가 연결되며 베이스와 에미터 사이에 저항(R3)이 연결된다. 또한 트랜지스터(T2)의 콜렉터에는 저항(R4) 및 다이오드(D2)가 연결되어 이 다이오드(D2)의 출력단이 전원 공급부의 파워 다운(POWER DOWN)회로로 연결된다.
이와 같이 구성된 본 고안의 작용효과는 인자신호(FS)가 로우(LOW)이면 헤드 드라이버의 트랜지스터(T1)가 오프(OFF)상태가 되어 인자 불능상태로 된다. 즉 트랜지스터(T1)가 개방상태이므로 VD전압에 의해서 인버터 게이트(G3)의 입력에 하이(HIGH) 상태가 되어 출력은 로우가 된다. 따라서 논리적으로 앤드(AND) 상태인 B점은 로우상태가 된다. 이 경우 인버터 게이트(G2)를 거친 신호는 C점에서 하이상태가 되고 PNP 트랜지스터(T2)는 오프되며 헤드코일이 정상상태가 되므로 프린터 헤드의 오등작을 방지한다.
또한 인자신호(FS)가 하이이면 인자 가능 상태가 되어 상기와 반대방식으로 되풀이 하면 역시 C점은 하이상태로서 이때에도 역시 헤드코일이 정상상태가 되므로 프린터 헤드의 오동작을 방지한다. 만일 헤드드라이버 트랜지스터(T1)가 단락되었다고 가정하면 전압 VD에 의해서 다이오드(D1)가 항상 도통되어 인버터 게이트(G3)의 입력이 로우 상태이므로 인버터 게이트(G3)의 출력이 하이이며, 이때 인자신호(FS)가 로우라면 B점은 하이상태가 되어 인버터 게이트(G2)를 통하여 출력은 로우로 된다.
이 경우 트랜지스터(T2)가 도통 상태가 되어 에미터 바이어스 전압 Vc로 인하여 저항(R4)과 다이오드(D2)를 통해 전류가 흐르게 되어 전원 공급부의 파워 다운(POWER DOWN)회로를 동작시키므로 프린터의 전원이 오프되어 헤드의 손상을 방지할 수 있는 장점을 지닌 고안이다.

Claims (1)

  1. 도면에 도시되고 본문에 설명된 바와 같이 인자신호 입력 단자(A)에서 인버터 게이트(G1)를 거쳐 B단자로 연결하고, 인자 신호 입력단자(A)에 공지의 헤드 구동부를 연결하되 트랜지스터(T1)의 콜렉터에는 다이오드(D1)를 연결하며, 이 다이오드(D1)에 저항(R1)과 제너다이오드(ZD1) 및 인버터(G3)를 단자(B)에 연결하고 단자(B)에는 저항(R2)과 인버터 게이트(G2)를 병렬연결하여 이 인버터 게이트(G2)와 트랜지스터(T2)의 베이스가 연결되고 베이스와 에미터 사이에 저항(R3)이 연결되며, 콜렉터에는 저항(R4)과 다이오드(D2)를 연결하여 인자신호(FS)와 헤드드라이버 트랜지스터(T1)의 콜렉터 단자의 출력신호가 상호 비교되어 프린터 헤드가 오동작 되지 않도록 구성된 프린터 헤드의 오동작 방지회로.
KR2019840003975U 1984-04-28 1984-04-28 프린터헤드의 오동작 방지 회로 KR860000143Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019840003975U KR860000143Y1 (ko) 1984-04-28 1984-04-28 프린터헤드의 오동작 방지 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019840003975U KR860000143Y1 (ko) 1984-04-28 1984-04-28 프린터헤드의 오동작 방지 회로

Publications (2)

Publication Number Publication Date
KR850008614U KR850008614U (ko) 1985-11-20
KR860000143Y1 true KR860000143Y1 (ko) 1986-02-22

Family

ID=19234516

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019840003975U KR860000143Y1 (ko) 1984-04-28 1984-04-28 프린터헤드의 오동작 방지 회로

Country Status (1)

Country Link
KR (1) KR860000143Y1 (ko)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010000657A (ko) * 2000-10-11 2001-01-05 박완기 고환낭이 형성된 남성삼각팬티.
KR20010016493A (ko) * 2000-12-14 2001-03-05 박완기 남성팬티에 있어서의 2중분리막 구조체.
KR20010044219A (ko) * 2001-01-10 2001-06-05 박완기 사다리형 하니스 (Harness)를 형성하는 남성 분리 구조체.
KR20010067568A (ko) * 2001-02-12 2001-07-13 박완기 관통구와 분리막을 형성하는 남성분리 구조체.
KR100378045B1 (ko) * 1999-04-10 2003-04-07 하전호 남성용 속팬티

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100378045B1 (ko) * 1999-04-10 2003-04-07 하전호 남성용 속팬티
KR20010000657A (ko) * 2000-10-11 2001-01-05 박완기 고환낭이 형성된 남성삼각팬티.
KR20010016493A (ko) * 2000-12-14 2001-03-05 박완기 남성팬티에 있어서의 2중분리막 구조체.
KR20010044219A (ko) * 2001-01-10 2001-06-05 박완기 사다리형 하니스 (Harness)를 형성하는 남성 분리 구조체.
KR20010067568A (ko) * 2001-02-12 2001-07-13 박완기 관통구와 분리막을 형성하는 남성분리 구조체.

Also Published As

Publication number Publication date
KR850008614U (ko) 1985-11-20

Similar Documents

Publication Publication Date Title
KR880013285A (ko) 과부하 및 단락전류에 대한 집적회로 보호장치
KR860000143Y1 (ko) 프린터헤드의 오동작 방지 회로
EP0032985B1 (en) Line driver circuit with short circuit protection
GB2236919A (en) Overload and short-circuit protection of electric output drivers
US4071877A (en) Drive circuit
EP0080874B1 (en) Error prevention in ttl circuits
JPS62107672A (ja) トランジスタインバ−タの電力用トランジスタの保護装置
JPH058413A (ja) インダクタンス負荷の駆動制御装置
KR900003622Y1 (ko) 헤드 솔레노이드 보호회로
KR0117401Y1 (ko) 전원보호용 회로
KR850001611Y1 (ko) 마이크로 컴퓨터의 보호회로
JPH0556551A (ja) 地絡保護回路
KR900007360Y1 (ko) 프린터 구동 전압의 일시 차단회로
JP3094653B2 (ja) 過電流防止回路
KR880002182Y1 (ko) 안정화 전원회로
KR890006235Y1 (ko) 전원차단회로
WO2004004089A1 (en) Fault sensing circuit for simple motor control
JP2886398B2 (ja) ステッピングモ−タの駆動装置
KR0163264B1 (ko) 모터의 구동제어회로
KR0120400Y1 (ko) 모터 드라이브 회로
JPH033420Y2 (ko)
KR890002555Y1 (ko) 파우어 트랜지스터 구동 회로
KR880003415Y1 (ko) 정 전압 제어 회로
JPS641078Y2 (ko)
KR880002126Y1 (ko) 마이크로 프로세서의 리셋트 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19910129

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee