KR840003559A - 반향 제거기 - Google Patents

반향 제거기 Download PDF

Info

Publication number
KR840003559A
KR840003559A KR1019830000183A KR830000183A KR840003559A KR 840003559 A KR840003559 A KR 840003559A KR 1019830000183 A KR1019830000183 A KR 1019830000183A KR 830000183 A KR830000183 A KR 830000183A KR 840003559 A KR840003559 A KR 840003559A
Authority
KR
South Korea
Prior art keywords
output
circuit
input
signal
digital
Prior art date
Application number
KR1019830000183A
Other languages
English (en)
Other versions
KR880001981B1 (ko
Inventor
앤서니 피서 데이비드
Original Assignee
원본미기재
인터내쇼날 스탠다드 일렉트릭 코오포레이숀
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 원본미기재, 인터내쇼날 스탠다드 일렉트릭 코오포레이숀 filed Critical 원본미기재
Priority to KR1019830000183A priority Critical patent/KR880001981B1/ko
Publication of KR840003559A publication Critical patent/KR840003559A/ko
Application granted granted Critical
Publication of KR880001981B1 publication Critical patent/KR880001981B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

내용 없음

Description

반향 제거기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명을 구체화하는 디지탈전송국.
제2도는 제1도의 스크랩블러와 감산기를 연결시키는데 사용될 수 있는 반향제거기 구성의 함수적 다이어그램.
제3도는 제1도에서 사용가능한 개작 결정궤환 등화기의 함수적 다이어그램.
제4도는 제3도의 등화기와 비슷하지만 과도응답 및 록업방지를 하는 개작결정궤환등화기의 함수적 다이어그램.
제5도는 본 발명의 설명하는데 사용되는 채널 임펄스응답의 그래프.
제6도는 타이밍 추출제어신호를 발생시키는 수단을 가진 개작결정궤환등화기의 함수적 다이어그램.
제7도는 슬레이브단에서 샘플 및 보류제어를 설명하는 다이어그램.
제8도는 샘플링위상 클록 다이어그램들.
제9도는 전달가능계수들을 가지는 반향제거기의 함수적 다이어그램.

Claims (11)

  1. PCM같은 디지탈 데이터정보들이 단일 전송로를 통해 송수 방향중 어느 한 방향으로 운송되는 시스템에서 사용되는 디지탈 전송국에 있어서, 그 전송국이 하이브러드 또는 그 등가회로를 거켜 전승로에 결합된 송수화로들을 포함하고, 수화로에서 피수신정보가 출력이 디지탈형식을 갖고 특정 샘플링순간에서 신호치를 나타내는 피수신 심볼당1개 출력을 발생시키는 아날로그-대-디질탈변환기에 인가되고, 상기 출력은(1-Z-1)응답을 갖는 디지탈 필터를 거쳐 감산기회로의 1개 입력에 인가되는데, 이때 그 정보는 하이브리드 또는 그등가회로의 결점들에 기인해 발생된 불필요한 신호를 포함한 상태로 감산기회로의 상기1개 입력으로 인가되고, 샘플 및 보류회로는 송화로로부터 입력을 수신하여 그 출력을 반향 시뮬레이터를 통해 감산기회로의 다른 1개 입력에 인가시켜서, 그 결과 그 감산기회로는 수화로의 정보에서 송화로의 신호의 디지탈 값을 감산시킴으로써 감산기의 출력이 불필요한 신호가 실질적으로 제거된 피수신 신호의 디지탈 변형치로 되는것을 특징으로 하는 반향제거기.
  2. 제1항에서, 감산기 회로의 출력을 형성하는 신호가 상호심볼혼신 제거 및 심볼탐지를 하기 위해 개작 정궤환 등화기로 인가되고, 등화기는 또한 샘플링 시간 혹은 아날로그-대-지지탈 변환기의 등가 샘플링시간을 제어하고, 피수신신호는 아날로그 필터에 의해 대역제한이 되었지만 심볼배치 계산치들의 상기웨이티드 합과 조합하는데 있어서 개작결정궤호나 등화기가 오차에 무환하게 동작하고 멀리 떨어진 송신기와의 동기발생에 있어서 동적으로 안정하게될 정도로 디지탈 필터들에 의해 파형 형성되는 것을 특징으로하는반향 제거기.
  3. PCM같은 디지탈 데이터 정보들이 단일 전송로를 통해 송수 방향중 어느한 방향으로 운송되는 시스템에서 사용되는 디지탈 전송국에 있어서, 그 전송국이 하이브리드 또는 그 등가회로를 거쳐 전송로에 결함된 송수화로들을 포함하고, 송화로에서 그 정보를 2진수체계로 미분적으로 엔코드하거나 미분적으로 엔코드한 다음 워어드를 준비하고 동기화를 프레이밍하는 임의 3진 코드로 변환시키고, 수화로에서는 피수신 정보가 조정가능한 샘플링 시간 또는 등가시간을 가지고 출력이 디지탈표현 형식으로된 아날로그-대-디지탈 변환기에 인가되고, 상기 변환기의 출력이 심볼을 형성하는 디지탈 필터를 거쳐 감산회로의 1개 입력에 인가되고, 이때 상기 1개 입력에 인가되는 정보는 하이브리드 또는 그 등가회로에 기인된 불필요한 신호를 포함하고, 송화로에서의 상기 엔코더의 출력이 반향 시뮬레이터를 거쳐 수화로 에서의 감산회로의 다른 1개 입력에 송화로에서의 신호의 변형치로 인가되고, 그 감산회로의 출력이 수화로에서 원래 정보에서 불필요한 신호가 실질적으로 제거된 정보가 되도록 반향 시뮬레이터에서 감산회로로의 입력의 진폭이 조정되기 위해서 감산회로의 출력이 디코더로 인가되는 출력을 지닌 개작 결정궤환 등화기에 인가되고. 그 디코더는 송화로의 엔코더에서 수행된 연산에 역연산을 수행하고, 디코더의 출력이 수화로정보 출력을 제공하는 디스크램블러에 인가되고, 등화기에서 파생된 출력이 샘플링 시간 혹은 수화로에서의 아날로그-대-디지탈 변환기의 등가샘플링 시간을 제어하도록 타이밍추출회로장치를 조정하는데 사용되는 것을 특징으로 하는 반향제거기.
  4. 제3항에서, 반향시뮬레이터는 엔코더의 출력이 샘플 및 보류회로를 거쳐 인가되는 다수의 계수발생기들을 포함하는데, 상기 발생기들의 제1발생기로 인가될때는 0시간지연을 갖고, 제2발생기로 인가될때는 1비트 시간지연을 갖고, 제3발생기로 인가될때는 2비트 시간지연을 갖는 등을 특징으로 하고, 상기 발생기들의 출력들이 출력이 반향시뮬레이터의 출력이 되는 합산기에서 합산되는것을 특징으로 하는 반향제거기.
  5. 제4항에서, 각 상기 계수발생기는 국부피전송 심볼이 샘플 및 보류회로로부터 직접 또는 상기 지연들중 해당지연을 거쳐 입력으로 인가되는 제1승산기를 포함하는 특징이 있고, 각 상기 발생기의 다른 입력은 스케일링 인자를 거쳐 거기에 인가되는 감산회로의 출력으로 되는 특징이 있고, 상기 제1승산기의 출력을 특징으로 하고, 피전송 심볼 샘플 및 보류회로의 출력이 직접 또는 상기 지연들중 해당지연을 거쳐 상기 제2승산기의 다른 입력에 인가되는 특징이 있고 모든 상기 제2승산기들의 출력이 상기 합산기로 인가되는 것을 특징으로 하는 반향제거기.
  6. 제3항, 제4항 또는 제5항에 있어서, 그 궤환등화기는 1개 입력에 상기 가장 먼저 언급된 감산회로의 출력이 인가되는 후속 감산회로, 상기 감산회로의 출력이 인가되고 디코더로 인가되는 한계검출기, 상기 한계 검출기의 출력이 각각 1,2.3등등의 비트시간의 지연들을 거쳐 인가되는 수많은 계수발생기들, 그리고 모든 상기 계수발생기들의 출력을 합산하고 그 합산된 출력을 상기 후속 감산회로의 다른 입력에 인가시켜, 그결과 그 후속감산회로의 출력이 상호 심볼혼신이 실질직으로 제거된 수화로 정보가 되게하는 합산기를 포함한다는 것을 특징으로하는 반향제거기.
  7. 제6항에서, 그 궤환등화기의 각 계수발생기들은 한 입력은 상기 지연들중 해당 지연을 거쳐 한계 검출기로부터 공급받고 다른 입력은 등화기 시스템 루우프 이득에 종속되는 스케일링 인자를 거쳐 그곳으로 인가되는 오차계산치가 되는 제1승산기를 포함한다는 특징이 있고, 상기 제1승산기의 출력이 제2승산기의 한 입력으로 인가되는 누산기에 인가되는 특징이 있고, 한계검출기의 출력이 상기 지연들중 해당 지연을 거쳐 상기 제2승산기의 다른 입력으로 인가되는 특징이 있고, 모든 상기 제2승산기들의 출력이 상기 합산기에 인가된다는 것을 특징으로 하는 반향제거기.
  8. 제5항 또는 6항에서, 과도응답제한 및 록-업을 방지하는데 있어서 가장 먼저 언급된 감산회로의 출력의 웨이티드 런닝 평균은 감산회로 출력의 크기를 나타내는 신호를 후속 감산기에 입력으로 공급함으로써 만들어진다는 특징이 있고, 누산기의 출력이 그 감산회로의 다른 입력이 되고, 감산회로의 스케일된 출력이 누산기 입력을 형성하는 특징이 있고, 누산기 출력이 스케일되어 가장 먼저 언급된 감산회로 출력의 순간크기와 비교되는 특징이 있고, 전자 크기가 후자 크기보다 작다면 등화기 계수들의 갱신은 4개 심볼주기동안 무효화되고 제거기 계수들의 갱신은 1개 심볼주기동안 무효화되는 특징이 있고, 누산기 출력은 또한 스케일되어 등화기 계수와 비교된후 그 보다 작다면 등화기의 계수들이 0으로 리세트되는 것을 특징으로 하는 반향제거기.
  9. 제7항에서, 위상고정루우프로 샘플링시간을 제어하는 신호를 발생시키기 위해서, 커오소르치와 각 샘심볼주기에서 등화기내에서 사용가능한 제1경과 커어소르 계산치가 가산되는데, 그것들은 피수신 신호감쇠로 부터 결정된 비율로 자주 스케일되고, 그 스케일링은 아날로그 필터링의 선택과 그 신호에 대해 수행되는 디지탈 파형 형성연산의 조합들로써 결정되는 것을 특징으로 하는 반향제거기.
  10. 제3,4,5,6,7 또는 8항에서. 반향제거기 계수들을 발생시키는데 사용되는 누산기들이 모든 계수들이 한 단계 선행 또는 지연되도록 상호-결합되어 경유하는 멀티플렉서들의 도움으로 반향제거기 계수들이 발생되는 특징이 있고, 시뮬레이터 샘플클록, 수신샘플크록 및 국부전송기 심볼클록의 샘플링시간 제어회로들과 조합된 상기 선행 또는 지연발생으로 반향 제거함수들이 반향 시뮬레이터클록이 국부전송기 클록에 고정되지 않았을때 발생하는, 국부샘플링 및 전승클록들 간의 연속직인 주파수 차를 끊임없이 추적할 수 있게 되는 것을특징으로 하는 반향제거기.
  11. 제3-10항에서, "가동" 성능조정을 하는데 있어서 개작 결정 궤환 등화기의 커어소르 계수와 오차신호의 관계가 결정되고, 오차신호의 스케일된 변형치가 커어소르 계수를 초과하는 주파수가 오차율의 측정치로 사용되고, 커어소르 계수와 오차크기간의 차의 평균크기가 잡음여유의 절대측정치로 사용되는 것을 특징으로 하는 반향제거기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019830000183A 1983-01-19 1983-01-19 반향제거기 KR880001981B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019830000183A KR880001981B1 (ko) 1983-01-19 1983-01-19 반향제거기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019830000183A KR880001981B1 (ko) 1983-01-19 1983-01-19 반향제거기

Publications (2)

Publication Number Publication Date
KR840003559A true KR840003559A (ko) 1984-09-08
KR880001981B1 KR880001981B1 (ko) 1988-10-08

Family

ID=19228043

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019830000183A KR880001981B1 (ko) 1983-01-19 1983-01-19 반향제거기

Country Status (1)

Country Link
KR (1) KR880001981B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100415525B1 (ko) * 1995-03-09 2004-04-28 소니 가부시끼 가이샤 에코제거장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100415525B1 (ko) * 1995-03-09 2004-04-28 소니 가부시끼 가이샤 에코제거장치

Also Published As

Publication number Publication date
KR880001981B1 (ko) 1988-10-08

Similar Documents

Publication Publication Date Title
US4539675A (en) Echo canceller
US4730343A (en) Decision feedback equalizer with a pattern detector
US7813702B1 (en) Receiver with dual D.C. noise cancellation circuits
GB2222926A (en) Data transmission system
JPS61112449A (ja) デ−タ伝送システム
EP0528436A2 (en) Jitter compensating device for echo canceller
US4769808A (en) Method of cancelling echoes in full-duplex data transmission system
US5577027A (en) Apparatus and method for effectively eliminating the echo signal of transmitting signal in a modem
CA2076710C (en) Channel impulse response estimator for a system having a rapidly fluctuating channel characteristic
US4615025A (en) Data transmission system
US4982428A (en) Arrangement for canceling interference in transmission systems
JPS5848539A (ja) 受話者エコ−打消し方法
US4411006A (en) Digital bit rate synchronizer for digital echo cancellers and similar signal processing devices
CA2284232A1 (en) A mixed-mode next/echo canceller for pulse amplitude modulated (pam) signals
KR840003559A (ko) 반향 제거기
AU634090B2 (en) System for reproducing timing clock signal
CA1314997C (en) Digital computing device for a data transmission installation using code 2b 1q or the like
US5162762A (en) Phase-lock loop with adaptive scaling element
JPS62265824A (ja) 双方向デイジタル伝送システム用エコ−・キヤンセラ
US3829780A (en) Data modem with adaptive feedback equalization for cancellation of lead-in and trailing transients
KR960014414B1 (ko) 등화기 계수를 이용한 위상동기회로
JPS6173432A (ja) エコ−除去装置
JPH0563607A (ja) ジツタ補償装置
FR2394938A2 (fr) Annuleur d'echo numerique pour modem de transmission de donnees par modulation d'une porteuse
JPS60112310A (ja) 等化回路

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee