KR830003987A - 이진수열(二進數列)의 송출 - Google Patents
이진수열(二進數列)의 송출 Download PDFInfo
- Publication number
- KR830003987A KR830003987A KR1019800002023A KR800002023A KR830003987A KR 830003987 A KR830003987 A KR 830003987A KR 1019800002023 A KR1019800002023 A KR 1019800002023A KR 800002023 A KR800002023 A KR 800002023A KR 830003987 A KR830003987 A KR 830003987A
- Authority
- KR
- South Korea
- Prior art keywords
- bit
- value
- bits
- signal
- interval
- Prior art date
Links
Landscapes
- Dc Digital Transmission (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도와 제2도는 기존의 방법과 본 발명에 의한 방법을 보이는 펄스 다이어 그램이다. 제3도는 본 발명에 따른 변조회로 구체형의 회로도이다. 제4도는 본 발명에 따른 복조회로 구체형의 회로도이다. 제5도는 제3도와 제4도의 회로의 동작을 보이는 신호펄스 다이어그램이다.
Claims (2)
- 3개의 비트 중 첫번째로 발생하는 것을 표시하는 송출신호 부위를 끌어내기 위한 입력값을 준비하기 위해 3개의 연속되는 비트의 값을 탐지하도록 연결된 첫번째 회로와, 입력값을 받아들이고 그것으로부터 송출신호를 이끌어 내는데 있어서, 한 값의 각 비트는 관련된 비트 간격의 중간과 상응하는 시간에 송출된 신호이 레벨 변화로서 표시되고, 다른 값의 다음 비트가 뒤따를 경우 관련된 비트 간격의 끝과 상응하는 시간에 송출된 신호의 레벨 변화로서 다른 값의 각 비트가 표시되며, 송출관 신호의 레벨 변화 사이 시간 주기가 두 비트 간격의 주기보다 길지 않게 하고 각 비트 간격과 같고 다른 값의 비트와 관련된 간격에서 둘 이상의 연속적 레벨 변화가 일어나는 것을 막기 위하여 다른 값의 비트와 관련된 송출신호 레벨 변화가 부분적으로 억제되도록 되어 있으며, 앞의 첫번째 회로에 연결된 두번째 회로들로 구성되어 있어서 연속적인 비트들로 구성되며, 그 각 비트는 "1"이나 "0"의 값을 가지고 연속적인 비트 간격내에 발생하는 2진수열을, 각 비트의 표시를 담고 있는 연속적 부분들로 이루어진 송출신호로 변환시키기 위한 변조기.
- ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019800002023A KR830003987A (ko) | 1980-05-23 | 1980-05-23 | 이진수열(二進數列)의 송출 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019800002023A KR830003987A (ko) | 1980-05-23 | 1980-05-23 | 이진수열(二進數列)의 송출 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR830003987A true KR830003987A (ko) | 1983-06-30 |
Family
ID=54847033
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019800002023A KR830003987A (ko) | 1980-05-23 | 1980-05-23 | 이진수열(二進數列)의 송출 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR830003987A (ko) |
-
1980
- 1980-05-23 KR KR1019800002023A patent/KR830003987A/ko unknown
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FI883954A0 (fi) | Foerfarande och/eller anordning foer demodulering av en biphase-signal. | |
KR840009158A (ko) | 정보 변환방식 | |
US4347617A (en) | Asynchronous transmission system for binary-coded information | |
KR850005061A (ko) | 정보 변환 장치 | |
KR860002187A (ko) | 파형정형장치 | |
KR920700404A (ko) | 신호 맥동렬의 타이머 및 위상 위치의 정확한 디지틀 결정 방법과 장치 | |
KR830003987A (ko) | 이진수열(二進數列)의 송출 | |
ES8101827A1 (es) | Conexion para la transmision de una serie binaria para transferir datos | |
JPS57132268A (en) | Digital signal processing circuit | |
KR880009483A (ko) | 디지탈 페이즈 룩크트 루프용 입력회로 | |
GB1412156A (en) | Pulse amplitude-modulated signal transmission systems | |
JPS57112158A (en) | Code converting circuit | |
KR840006271A (ko) | 디지탈 데이터 전송방식 | |
KR850006817A (ko) | 위상동기회로 | |
SU1561211A1 (ru) | Устройство дл передачи дискретной информации | |
KR850006278A (ko) | 디지틀식 주파수 변별기 | |
SU1476469A1 (ru) | Устройство дл контрол остаточного кода по модулю три | |
KR840006090A (ko) | 제 산 회 로 | |
JPS5614753A (en) | Relay supervisory system | |
KR870002546A (ko) | 디지탈 오디오 기기의 동기 검출방법 | |
JPS57188158A (en) | Parity bit addition circuit | |
KR880003486A (ko) | 차분 pcm 신호형성방법 및 그 장치 | |
KR890004509A (ko) | 아날로그와 디지탈 신호의 루프백 회로 | |
JPS5595449A (en) | Framing code detection circuit | |
KR880008541A (ko) | 동기패턴 검출회로 |