KR820000769B1 - 신호 전송 방법 - Google Patents
신호 전송 방법 Download PDFInfo
- Publication number
- KR820000769B1 KR820000769B1 KR7401715A KR740001715A KR820000769B1 KR 820000769 B1 KR820000769 B1 KR 820000769B1 KR 7401715 A KR7401715 A KR 7401715A KR 740001715 A KR740001715 A KR 740001715A KR 820000769 B1 KR820000769 B1 KR 820000769B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- level
- converter
- analog
- transmitting system
- Prior art date
Links
Images
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
내용 없음.
Description
제1도 및 2도는 종래의 신호 전송 방법의 설명도.
제3도는 본 발명 신호 전송 방법의 구체적인 한 실시예를 도시한 구성도.
제4도 내지 제7도는 제각기 제3도의 실시예의 작동의 설명을 위한 파형도.
본 발명은 신호 전송 방법에 관한 것으로, 특히 적은 비트수로서 많은 정보를 전송할 수 있도록 하는 것이다.
종래에, 예를들면 적은 비트수의 AD―DA 변환기에 있어서, 제1도의 곡선으로 도시한 원신호(아날로그신호) S1은 샘플링을 행하는 시점을 tn―tn+1중간 시점으로 하면 양자화(量子化) (A―D 변환)의 단계이고, 둥그렇게 하므로써 제2도의 곡선으로 도시된 신호 S2와 같은 원신호 S1이 되어 다른 파형으로 되어 버린다. 이것을 방지하여 재현성이 좋은 신호를 얻고자 하는 경우에는 양자화의 레벨을 많게하면 좋지만, 이와같이 하면 레벨 분리회로의 수가 증가함과 동시에 AD 변환기 및 DA 변환기의 비트수가 증가해 버려 좋지 않다.
본 발명은, 상술한 점에 비추어 AD 변환기 및 DA 변환기의 비트수를 증가시키지 않고 등가적으로 양자화 레벨을 증가시켜서 원 신호에 대하여 재현성이 좋은 신호 전송 방법을 제공하고자 하는 것이다.
이하 도면을 참조하면서 본 발명인 원신호 전송방법의 한 실시예를 4비트 16레벨의 경우에 대해 설명한다.
제3도에 있어서 (1)은 아날로그 신호 입력 단자이고, 이 아날로그 신호 입력단자(1)에 공급되는 제4도에 곡선으로 도시한 바와 같은 아날로그 신호 S3를 레벨비교 회로 C1,C2,……C16에 각각 공급한다. 또, (2)는 샘플링을 시행하는 시점을 tn―tn+1의 중간시점에 달한 경우 제5도에 도시한 바와 같은 송신측에서 우수번째의 샘플이 입력되었을 때에 양자화 레벨을 1/2올리도록 한 신호, 즉 제4도중 사선부로 도시한 바와같이 샘플 1개에서 양자화 레벨이 1/2 올리도록 된 신호 S0가 공급되는 입력단자이고, 이 입력단자(2)로부터 신호 S0를 위상반전 회로(3)을 통하여 스위칭용 npn형 트랜지스터(6)의 베이스에 공급함과 동시에 가변 저항기(5)의 가동자를 통하여 pnp형 트랜지스터(6)의 베이스에 공급한다. 또(7)은 정의 직류 전압이 공급되는 전원단자이고, 이 전원단자(7)을 가변저항기(8) 및 저항기(9)를 통하여 트랜지스터(4)의 콜렉터에 접속하고, 이 트랜지스터의 에미터를 접지한다. 또 가변저항기(8)의 가동자를 npn형 트랜지스터(10)의 베이스에 접속하고, 이 트랜지스터(10)의 콜렉터를 전원단자(7)에 접속하며, 이 트랜지스터(10)의 에미터를 저항기(11) 및 기준레벨 설정용 저항기 R1, R2……를 통하고, 다시 저항기(12)를 통하여 트랜지스터(6)의 에미터에 접속하며, 이 트랜지스터(6)의 콜렉터를 접지한다. 이 경우 트랜지스터(6)은 베이스의 신호 S0의 하강 펄스가 공급된 때에 도통하고, 또 이 신호 S0의 상승 펄스가 베이스에 공급된 때에는 양자화 레벨의 1/2 레벨분의 전압이 이 트랜지스터 (6)의 에미터축에 나타나도록 가변 저항기(5)를 조정한다. 또한 트랜지스터(4)가 도통인 때에는, 트랜지스터(10)의 에미터측에 전원전압으로부터 양자화 레벨의 1/2 레벨분이 떨어진 전압이 나타나도록 가변저항기 (8)을 조정한다.
다시 기준 레벨 설정용의 저항기 R1, R2…R15의 각각의 양단에는 각각 양자화 레벨이 한 레벨씩 다르도록한 전압이 나타나도록 되어 있다. 이 저항기 R1, R2…R15의 상단에 얻어진 각각의 레벨에 따른 전압을 각각 레벨비교 회로 C1, C2…C16에 공급한다. 이 레벨 비교 회로에 있어서, 입력되는 아날로그 신호의 레벨과 각 기준 레벨이 비교되어, 이 레벨 비교회로 R1, R2…R15으로부터는 아날로그 입력신호의 레벨에 응답하는 디지털 신호가 얻어진다. 예를들면, 아날로그 입력신호의 레벨이 5V일 때 레벨 비교회로 C1, C2…C16의 각 출력은 ,0,0,0,0,0,0,0,0,0,0,0,1,1,1,1,1,로 된다. 이들 출력은 엔코우더(13)에 공급되어 4비트의 2진 부호화 디지털 신호로 변환된다. 예를들면 위와 같이 비교회로 C1, C3…C16의 출력이 0,0,0,0,0,0,0,0,0,0,0,1,1,1,1,1, 인때는 엔코우더(13)의 출력은 0101로 된다.
그러므로 입력 아날로그 신호의 레벨 변화에 응답하여 엔코우더(13)의 2진 부호화 출력신호가 변화하게 된다. 또한 위의 기준 레벨 설정용의 저항기 R1, R2…R15레벨 비교회로 C1, C2…C16및 엔코우더(13)로서 AD 변환기가 구성된다. 이 신호가 각각 수신축의 DA변환기(14)에 공급된다. 이 DA 변환기(14)의 출력축 A에는 제6도의 곡선으로 도시한 바와 같이 양자화되어 구형 펄스 모양으로된 신호 S4가 얻어지고, 이 신호 S4를 아날로그 가산기(15)에 공급한다. 이 아날로그 가산기(15)는 예를들면 저항 합성회로 또는 연산 증폭기등으로 구성되어 복수 입력신호의 합산신호가 얻어지도록 구성되어 있다. 예를 들면 제1의 입력이 1V 이고 제2의 입력이 0.5V인때 출력은 1.5V가 된다. 또, 이 가산기(15)에는, 입력단자(2)로부터 제5도에 도시한 바와 같이 샘플링의 우수번째마다 양자화 레벨을 1/2레벨 올리도록 한 신호 S0가 공급되고 이 신호 S0가 제6도의 곡선으로 도시한 바와 같은 펄스 모양의 신호 S4에 가산되고 제7도의 곡선으로 도시된 바와같이, 계단모양으로 된 신호 S5가 얻어진다. 즉 제4도에 도시된 바와 같이, 샘플링의 우수번째마다 1/2레벨 올리도록 되어 있으므로, 전송된 정보의 레벨로서는 0,0,,1,1.5……로 되어 전송되는 정보량은 4비트로서 등가적으로 32개로 되어 있어도 5비트의 엔코우더 및 디코우더를 사용하도록 되어 원 아날로그 신호 S3에 대해 재현성이 좋은 출력이 얻어진다.
상술한 바와 같은, 본 발명 신호 방법에 의하면 엔코우더 및 디코우더의 비트수를 증가시키지 않고, 따라서 레벨 분리회로 및 레벨 비교회로의 수를 증가시키지 않고 전송하는 정보량을 등가적으로 증가시킬 수 있으므로 적은 비트수의 엔코우더 및 디코우더를 사용하여 입력 아날로그 신호에 대하여 재현성이 높은 출력신호가 얻어지는 것이다.
또, 상술한 실시예에 있어서는 양자화 레벨을 샘플링의 우수번째마다 1/2레벨 올리도록 했지만, 이것은 기수번째마다 1/2레벨올 리도록 하여도 상술과 같은 효과가 얻어진다. 또 양자화 레벨은 1/3 레벨씩 올려도 좋은데, 이 경우는 샘플링의 두 번째에서 1/3레벨 올리고, 샘플링의 세 번째에서 5/3 레벨 올리며, 4번째에서 0 레벨로 되도록 하고, 또 1/4 레벨, 1/5 레벨……의 경우도 마찬가지로 할 수 있고, 전송되는 정보량은 레벨을 세분화하면 그것만큼 증가할 수 있다는 것은 말할 것도 없다.
또 본 발명은 상술한 실시예에 한하지 않고, 본 발명의 정신을 이탈하는 일이 없이, 기타 여러 가지 구성이 취해질 수 있다.
Claims (1)
- 본문에 설명되고 도면에 도시된 바와 같이 송신측에서 양자화 레벨을 적당한 주기로 변화시켜서 아날로그 신호를 양자화하고, 수신측에서 상기 양자화된 신호에 상기 주기와 동기된 소정 레벨의 신호를 중첩하도록 한 것을 특징으로 하는 신호 전송 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR7401715A KR820000769B1 (ko) | 1974-03-05 | 1974-03-05 | 신호 전송 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR7401715A KR820000769B1 (ko) | 1974-03-05 | 1974-03-05 | 신호 전송 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR820000769B1 true KR820000769B1 (ko) | 1982-05-04 |
Family
ID=19199815
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR7401715A KR820000769B1 (ko) | 1974-03-05 | 1974-03-05 | 신호 전송 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR820000769B1 (ko) |
-
1974
- 1974-03-05 KR KR7401715A patent/KR820000769B1/ko active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3949170A (en) | Signal transmitting system including A-D and D-A converters | |
US4338592A (en) | High accuracy digital-to-analog converter and transient elimination system thereof | |
US4542370A (en) | Cascade-comparator A/D converter | |
JPS63215224A (ja) | デイジタル−アナログ変換器 | |
JPS61120530A (ja) | アナログ・デジタル変換器 | |
US4398179A (en) | Analog-to-digital converting circuit | |
US4559522A (en) | Latched comparator circuit | |
US4124869A (en) | System for the digital clamping of periodic, binary encoded signals | |
US4768015A (en) | A/D converter for video signal | |
KR920013936A (ko) | 고속 아날로그-디지탈 변환기 | |
US4594576A (en) | Circuit arrangement for A/D and/or D/A conversion with nonlinear D/A conversion | |
KR820000769B1 (ko) | 신호 전송 방법 | |
US4306225A (en) | Digital-to-analog converting apparatus | |
US4774499A (en) | Analog to digital converter | |
JPH06268523A (ja) | D/a変換器 | |
AU558047B2 (en) | Analog to digital converter | |
US4814740A (en) | Glitch occurence prevention circuit for a digital/analog converter | |
US4864304A (en) | Analog voltage signal comparator circuit | |
JPH07212232A (ja) | 区分的線形ガンマ補正されたアナログからデジタルへの変換装置 | |
US4647904A (en) | Folding-type analog-to-digital converter | |
GB2143389A (en) | High speed A-D converter | |
KR950007402Y1 (ko) | A/d변환기의 분해능 향상 회로 | |
GB2028037A (en) | Analogue to digital converter | |
JPH06204876A (ja) | アナログデイジタル変換回路 | |
JPS5928091B2 (ja) | デイジタル−アナログヘンカンキ ノ バイアスセイギヨホウホウ |