KR20230052323A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20230052323A
KR20230052323A KR1020210134712A KR20210134712A KR20230052323A KR 20230052323 A KR20230052323 A KR 20230052323A KR 1020210134712 A KR1020210134712 A KR 1020210134712A KR 20210134712 A KR20210134712 A KR 20210134712A KR 20230052323 A KR20230052323 A KR 20230052323A
Authority
KR
South Korea
Prior art keywords
pattern
disposed
area
sensing
layer
Prior art date
Application number
KR1020210134712A
Other languages
English (en)
Inventor
정예리
김일주
윤영수
최원준
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020210134712A priority Critical patent/KR20230052323A/ko
Priority to US17/678,501 priority patent/US11449164B1/en
Priority to US17/933,474 priority patent/US20230114212A1/en
Priority to CN202222677434.8U priority patent/CN218831222U/zh
Priority to CN202211241188.XA priority patent/CN115968223A/zh
Publication of KR20230052323A publication Critical patent/KR20230052323A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • G06F3/0418Control or interface arrangements specially adapted for digitisers for error correction or compensation, e.g. based on parallax, calibration or alignment
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • G06F3/04164Connections between sensors and controllers, e.g. routing lines between electrodes and connection pads
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0445Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using two or more layers of sensing electrodes, e.g. using two layers of electrodes separated by a dielectric layer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0446Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a grid-like structure of electrodes in at least two directions, e.g. using row and column electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/40OLEDs integrated with touch screens
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2203/00Indexing scheme relating to G06F3/00 - G06F3/048
    • G06F2203/041Indexing scheme relating to G06F3/041 - G06F3/045
    • G06F2203/04111Cross over in capacitive digitiser, i.e. details of structures for connecting electrodes of the sensing pattern where the connections cross each other, e.g. bridge structures comprising an insulating layer, or vias through substrate
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2203/00Indexing scheme relating to G06F3/00 - G06F3/048
    • G06F2203/041Indexing scheme relating to G06F3/041 - G06F3/045
    • G06F2203/04112Electrode mesh in capacitive digitiser: electrode for touch sensing is formed of a mesh of very fine, normally metallic, interconnected lines that are almost invisible to see. This provides a quite large but transparent electrode surface, without need for ITO or similar transparent conductive material

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명의 일 실시예에 따른 표시 장치는 액티브 영역 및 제1 영역, 상기 제1 영역과 제1 방향으로 이격된 제2 영역, 및 상기 제1 영역과 상기 제2 영역 사이에 배치되는 제3 영역을 포함하는 주변 영역이 정의되는 표시층 및 센서층을 포함하고, 상기 표시층은 복수의 화소들 및 상기 제1 영역에 배치되는 제1 전원 패턴 및 상기 제2 영역에 배치되는 제2 전원 패턴을 포함하는 전원 패턴을 포함하고, 상기 센서층은 복수의 감지 전극들, 상기 제1 영역 위에 배치되는 제1 감지 배선 및 상기 제1 영역 및 상기 제2 영역 중 적어도 하나 위에 배치된 제2 감지 배선을 포함하는 복수의 감지 배선들, 및 상기 제3 영역 위에 배치되는 더미 패턴을 포함할 수 있다.

Description

표시 장치{DISPLAY DEVICE}
본 발명은 신뢰성이 향상된 표시 장치에 관한 것이다.
표시 장치는 영상을 표시하는 표시 패널, 외부 입력을 감지하는 입력 센서 및 전자 모듈 등 다양한 전자 부품들로 구성된 장치일 수 있다. 전자 부품들은 신호 배선들에 의해 전기적으로 서로 연결될 수 있다. 전자 모듈은 카메라, 적외선 감지 센서 또는 근접 센서 등을 포함할 수 있다. 입력 센서는 표시 패널 위에 직접 형성될 수 있다. 표시 패널의 형상이 변형되는 경우, 입력 센서의 형상도 함께 변형될 수 있다.
신뢰성이 향상된 표시 장치를 제공하는 것을 목적으로 한다.
본 발명의 일 실시예에 따른 표시 장치는 액티브 영역 및 제1 영역, 상기 제1 영역과 제1 방향으로 이격된 제2 영역, 및 상기 제1 영역과 상기 제2 영역 사이에 배치되는 제3 영역을 포함하는 주변 영역이 정의되는 표시층 및 상기 표시층 위에 배치되는 센서층을 포함하고, 상기 표시층은 상기 액티브 영역에 배치되고, 각각이 제1 전극, 발광층, 및 제2 전극을 포함하는 복수의 화소들 및 상기 주변 영역에 배치되고, 상기 복수의 화소들과 전기적으로 연결되며, 상기 제1 영역에 배치되는 제1 전원 패턴 및 상기 제2 영역에 배치되는 제2 전원 패턴을 포함하는 전원 패턴을 포함하고, 상기 센서층은 상기 액티브 영역 위에 배치된 복수의 감지 전극들, 상기 복수의 감지 전극들과 전기적으로 연결되고, 상기 제1 영역 위에 배치되는 제1 감지 배선 및 상기 제1 영역 및 상기 제2 영역 중 적어도 하나 위에 배치된 제2 감지 배선을 포함하는 복수의 감지 배선들, 및 상기 제3 영역 위에 배치되는 더미 패턴을 포함할 수 있다.
평면상에서 보았을 때, 상기 복수의 감지 배선들은 상기 제3 영역과 비중첩할 수 있다.
평면 상에서 보았을 때, 상기 제1 전원 패턴은 상기 제1 감지 배선과 중첩할 수 있다.
평면 상에서 보았을 때, 상기 제2 전원 패턴은 상기 제2 감지 배선과 중첩할 수 있다.
평면 상에서 보았을 때, 상기 제2 전극은 상기 제3 영역과 비중첩할 수 있다.
상기 센서층은 상기 더미 패턴을 사이에 두고 서로 이격된 제1 가드 패턴 및 제2 가드 패턴을 더 포함할 수 있다.
상기 제1 가드 패턴은 상기 제1 영역 위에 배치되고, 상기 제2 가드 패턴은 상기 제2 영역 위에 배치될 수 있다.
상기 제1 가드 패턴 및 상기 제2 가드 패턴은 상기 복수의 감지 배선들과 동일한 층에 배치될 수 있다.
상기 제1 가드 패턴은 상기 제1 감지 배선 및 상기 더미 패턴 사이에 배치될 수 있다.
상기 제1 가드 패턴은 상기 제1 감지 배선을 따라 연장될 수 있다.
상기 제2 가드 패턴은 상기 제2 감지 배선 및 상기 더미 패턴 사이에 배치될 수 있다.
상기 제2 가드 패턴은 상기 제2 감지 배선을 따라 연장될 수 있다.
상기 제1 가드 패턴 및 상기 제2 가드 패턴 각각에는 정전압이 제공될 수 있다.
상기 더미 패턴은 상기 복수의 감지 배선들과 동일한 층에 배치될 수 있다.
상기 더미 패턴은 상기 복수의 감지 배선들과 동일한 물질을 포함할 수 있다.
상기 더미 패턴은 플로팅될 수 있다.
평면 상에서 보았을 때, 상기 더미 패턴은 상기 제1 전원 패턴 및 상기 제2 전원 패턴 사이에 배치될 수 있다.
상기 제2 감지 배선은 제1 배선 및 상기 더미 패턴을 사이에 두고 상기 제1 배선과 제1 방향으로 이격된 제2 배선을 포함하고, 평면 상에서 보았을 때 상기 제1 배선은 상기 제1 전원 패턴과 중첩하고, 상기 제2 배선은 상기 제2 전원 패턴과 중첩할 수 있다.
상기 복수의 감지 전극들 중 상기 제1 전원 패턴과 마주하는 감지 전극들은 상기 제1 배선과 전기적으로 연결되고, 상기 복수의 감지 전극들 중 상기 제2 전원 패턴과 마주하는 감지 전극들은 상기 제2 배선과 전기적으로 연결될 수 있다.
상기 제1 배선은 상기 제1 전원 패턴 위에 배치되고, 상기 제2 배선은 상기 제2 전원 패턴 위에 배치될 수 있다.
상기 제1 전원 패턴에는 제1 전원 전압이 제공되고, 상기 제2 전원 패턴에는 상기 제1 전원 전압과 상이한 레벨의 제2 전원 전압이 제공될 수 있다.
본 발명의 일 실시예에 따른 표시 장치는 액티브 영역 및 주변 영역이 정의된 표시층 및 상기 표시층 위에 배치된 센서층을 포함하고, 상기 표시층은 상기 액티브 영역에 배치된 복수의 화소들, 상기 복수의 화소들로 전원을 공급하는 전원 배선, 및 상기 주변 영역에 배치되고, 상기 전원 배선과 전기적으로 연결되며 제1 전원 패턴 및 상기 제1 전원 패턴과 제1 방향으로 이격된 제2 전원 패턴을 포함하는 전원 패턴을 포함하고, 상기 센서층은 상기 액티브 영역 위에 배치된 복수의 감지 전극들, 상기 복수의 감지 전극들과 전기적으로 연결되고, 상기 제1 전원 패턴 위에 배치되는 제1 감지 배선 및 상기 제2 전원 패턴 위에 배치되는 제2 감지 배선을 포함하는 복수의 감지 배선들, 및 평면 상에서 보았을 때, 상기 제1 전원 패턴 및 상기 제2 전원 패턴 사이에 배치되는 더미 패턴을 포함할 수 있다.
평면 상에서 보았을 때, 상기 복수의 감지 배선들은 상기 더미 패턴과 비중첩할 수 있다.
평면 상에서 보았을 때, 제1 전원 패턴은 상기 제1 감지 배선과 중첩하고, 상기 제2 전원 패턴은 상기 제2 감지 배선과 중첩할 수 있다.
상기 더미 패턴은 상기 복수의 감지 배선들과 동일한 물질을 포함하고, 동일한 층에 배치될 수 있다.
상기 더미 패턴은 플로팅될 수 있다.
상기 센서층은 제1 가드 패턴 및 상기 더미 패턴을 사이에 두고 상기 제1 가드 패턴과 이격된 제2 가드 패턴을 더 포함할 수 있다.
평면 상에서 보았을 때, 상기 제1 가드 패턴은 상기 제1 전원 패턴과 중첩하고, 상기 제2 가드 패턴은 상기 제2 전원 패턴과 중첩할 수 있다.
본 발명의 일 실시예에 따른 표시 장치는 액티브 영역 및 제1 영역, 상기 제1 영역과 제1 방향으로 이격된 제2 영역, 및 상기 제1 영역과 상기 제2 영역 사이에 배치되는 제3 영역을 포함하는 주변 영역이 정의되는 표시층 및 상기 표시층 위에 배치되는 센서층을 포함하고, 상기 표시층은 상기 액티브 영역에 배치되고, 각각이 제1 전극, 발광층, 및 제2 전극을 포함하는 복수의 화소들 및 상기 주변 영역에 배치되고, 상기 복수의 화소들과 전기적으로 연결되며, 상기 제1 영역에 배치되는 제1 전원 패턴 및 상기 제1 전원 패턴과 상기 제1 방향으로 이격되고, 상기 제2 영역에 배치되는 제2 전원 패턴을 포함하며, 상기 센서층은 상기 액티브 영역 위에 배치된 복수의 감지 전극들 및 상기 복수의 감지 전극들과 전기적으로 연결되는 복수의 제1 감지 배선들 및 복수의 제2 감지 배선들을 포함하는 복수의 감지 배선들을 포함하고, 평면 상에서 보았을 때, 상기 복수의 제1 감지 배선들은 상기 제1 전원 패턴과 중첩하고, 상기 제2 전원 패턴과 이격되며, 상기 평면 상에서 보았을 때, 상기 복수의 제2 감지 배선들은 상기 제2 전원 패턴과 중첩하고, 상기 제1 전원 패턴과 이격될 수 있다.
상기 복수의 감지 배선들은 상기 제3 영역과 비중첩할 수 있다.
상기 평면 상에서 보았을 때, 상기 복수의 제1 감지 배선들 및 상기 복수의 제2 감지 배선들은 상기 제3 영역을 사이에 두고 서로 이격될 수 있다.
상기 평면 상에서 보았을 때, 상기 제2 전극은 상기 복수의 제1 감지 배선들 및 상기 복수의 제2 감지 배선들과 비중첩할 수 있다.
상기 평면 상에서 보았을 때, 상기 복수의 제1 감지 배선들 및 상기 제3 영역 사이에 배치되는 제1 가드 패턴 및 상기 평면 상에서 보았을 때, 상기 복수의 제2 감지 배선들 및 상기 제3 영역 사이에 배치되는 제2 가드 패턴을 더 포함할 수 있다.
상기 제1 가드 패턴은 상기 제1 영역 위에 배치되고, 상기 제2 가드 패턴은 상기 제2 영역 위에 배치될 수 있다.
상기 제1 가드 패턴은 상기 복수의 제1 감지 배선들을 따라 연장되고, 상기 제2 가드 패턴은 상기 복수의 제2 감지 배선들을 따라 연장될 수 있다.
상기 제1 가드 패턴 및 상기 제2 가드 패턴 각각에는 정전압이 제공될 수 있다.
상술된 바에 따르면, 평면 상에서 보았을 때, 제1 감지 배선은 제1 전원 패턴과 중첩하고, 제2 감지 배선은 제2 전원 패턴과 중첩할 수 있다. 표시층의 복수의 신호 배선들에 제공된 신호에 의한 영향은 제1 전원 패턴 및 제2 전원 패턴에 의해 차단될 수 있다. 상기 영향에 의해 복수의 감지 전극들이 감지하는 터치 좌표에 발생할 수 있는 노이즈를 방지할 수 있다. 따라서, 신뢰성이 향상된 표시 장치를 제공할 수 있다.
또한, 상술된 바에 따르면, 더미 패턴은 복수의 감지 배선들과 동일한 층에 배치될 수 있다. 더미 패턴에 의해 외부의 광에 대한 제3 영역의 반사율은 제1 영역 및 제2 영역 각각의 반사율과 유사한 값을 가질 수 있다. 따라서, 제3 영역이 외부에서 시인되는 것을 방지할 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 사시도이다.
도 2는 본 발명의 일 실시예에 따른 표시 장치의 분해 사시도이다.
도 3은 본 발명의 일 실시예에 따른 표시 패널의 개략적인 단면도이다.
도 4는 본 발명의 일 실시예에 따른 표시층의 평면도이다.
도 5는 본 발명의 일 실시예에 따른 표시층의 단면도이다.
도 6a는 본 발명의 일 실시예에 따른 센서층의 평면도이다.
도 6b는 본 발명의 일 실시예에 따른 도 6a의 AA' 영역을 확대하여 도시한 평면도이다.
도 7은 본 발명의 일 실시예에 따른 도 6a의 I-I'를 따라 절단한 단면도이다.
도 8은 본 발명의 일 실시예에 따른 도 6a의 BB' 영역에 대응하는 표시 장치의 영역을 도시한 평면도이다.
도 9는 본 발명의 일 실시예에 따른 도 8의 II-II'를 따라 절단한 단면도이다.
도 10은 본 발명의 일 실시예에 따른 도 8의 III-III'를 따라 절단한 단면도이다.
도 11a는 본 발명의 일 실시예에 따른 도 6a의 BB' 영역에 대응되는 표시 장치의 영역을 도시한 평면도이다.
도 11b는 본 발명의 일 실시예에 따른 도 11a의 CC' 영역을 확대하여 도시한 평면도이다.
본 명세서에서, 어떤 구성요소(또는 영역, 층, 부분 등)가 다른 구성요소 “상에 있다”, “연결된다”, 또는 “결합된다”고 언급되는 경우에 그것은 다른 구성요소 상에 직접 배치/연결/결합될 수 있거나 또는 그들 사이에 제3의 구성요소가 배치될 수도 있다는 것을 의미한다.
동일한 도면부호는 동일한 구성요소를 지칭한다. 또한, 도면들에 있어서, 구성요소들의 두께, 비율, 및 치수는 기술적 내용의 효과적인 설명을 위해 과장된 것이다. “및/또는”은 연관된 구성요소들이 정의할 수 있는 하나 이상의 조합을 모두 포함한다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
또한, “아래에”, “하측에”, “위에”, “상측에” 등의 용어는 도면에 도시된 구성요소들의 연관관계를 설명하기 위해 사용된다. 상기 용어들은 상대적인 개념으로, 도면에 표시된 방향을 기준으로 설명된다.
"포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 본 명세서에서 사용된 모든 용어 (기술 용어 및 과학 용어 포함)는 본 발명이 속하는 기술 분야의 당업자에 의해 일반적으로 이해되는 것과 동일한 의미를 갖는다. 또한, 일반적으로 사용되는 사전에서 정의된 용어와 같은 용어는 관련 기술의 맥락에서 갖는 의미와 일치하는 의미를 갖는 것으로 해석되어야 하고, 여기서 명시적으로 정의되지 않는 한 너무 이상적이거나 지나치게 형식적인 의미로 해석되어서는 안된다.
이하, 도면을 참조하여 본 발명의 실시예들을 설명한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 사시도이다.
도 1을 참조하면, 표시 장치(1000)는 전기적 신호에 따라 활성화되는 장치일 수 있다. 예를 들어, 표시 장치(1000)는 휴대폰, 태블릿, 자동차 내비게이션, 게임기, 또는 웨어러블 장치일 수 있으나, 이에 제한되는 것은 아니다. 도 1에서는 표시 장치(1000)가 휴대폰인 것을 예시적으로 도시하였다.
표시 장치(1000)에는 액티브 영역(1000A) 및 주변 영역(1000NA)이 정의될 수 있다.
액티브 영역(1000A)은 영상(IM)이 표시되는 영역일 수 있다. 액티브 영역(1000A)은 제1 방향(DR1) 및 제2 방향(DR2)에 의해 정의된 평면을 포함할 수 있다. 액티브 영역(1000A)은 상기 평면의 적어도 2 개의 측으로부터 각각 벤딩된 곡면들을 더 포함할 수 있다. 다만, 액티브 영역(1000A)의 형상이 이에 제한되는 것은 아니다. 예를 들어, 액티브 영역(1000A)은 상기 평면만을 포함할 수도 있고, 액티브 영역(1000A)은 상기 평면의 적어도 2 개 이상, 예를 들어, 4 개의 측으로부터 각각 벤딩된 4 개의 곡면들을 더 포함할 수도 있다.
주변 영역(1000NA)은 액티브 영역(1000A)과 인접할 수 있다. 주변 영역(1000NA)은 액티브 영역(1000A)을 에워쌀 수 있다. 다만, 이는 예시적인 것으로 액티브 영역(1000A)의 형상과 주변 영역(1000NA)의 형상은 상대적으로 디자인될 수 있다. 본 발명의 일 실시예에서 주변 영역(1000NA)은 생략될 수도 있다.
표시 장치(1000)의 두께 방향은 제3 방향(DR3)이 지시할 수 있다. 제3 방향(DR3)은 제1 방향(DR1) 및 제2 방향(DR2)과 교차할 수 있다. 각 부재들의 전면(또는 상면)과 배면(또는 하면)은 제3 방향(DR3)에 의해 구분될 수 있다. "평면 상에서"는 제3 방향(DR3)에서 바라보는 것을 의미할 수 있다.
도 2는 본 발명의 일 실시예에 따른 표시 장치의 분해 사시도이다.
도 2를 참조하면, 표시 장치(1000)는 윈도우(1100), 표시 패널(1200), 및 외부 케이스(1300)를 포함할 수 있다. 윈도우(1100) 및 외부 케이스(1300)는 결합되어 표시 장치(1000)의 외관을 정의할 수 있다.
표시 패널(1200)은 표시층(100) 및 센서층(200)을 포함할 수 있다.
표시층(100)은 영상(IM, 도 1 참조)을 표시할 수 있다. 본 발명의 일 실시예에 따른 표시층(100)은 발광형 표시층일 수 있고, 특별히 제한되지 않는다. 예를 들어, 표시층(100)은 유기 발광 표시층, 퀀텀닷 표시층, 나노 엘이디 표시층, 또는 마이크로 엘이디 표시층일 수 있다. 상기 유기 발광 표시층의 발광층은 유기 발광 물질을 포함할 수 있다. 상기 퀀텀닷 표시층의 발광층은 퀀텀닷 및 퀀텀 로드 등을 포함할 수 있다. 상기 나노 엘이디 표시층 및 마이크로 엘이디 표시층의 발광층은 수백 마이크로미터 이하의 소형 엘이디 소자를 포함할 수 있다. 이하, 표시층(100)은 유기 발광 표시층으로 설명된다.
센서층(200)은 표시층(100) 위에 배치될 수 있다. 센서층(200)은 외부 입력의 좌표 정보를 획득할 수 있다. 센서층(200)은 외부에서 제공되는 다양한 형태의 입력들을 감지할 수 있다. 예를 들어, 센서층(200)은 사용자의 신체에 의한 입력을 감지하거나, 광, 열, 또는 압력 등과 같은 다양한 형태의 외부 입력들을 감지할 수 있다. 또한, 센서층(200)은 감지면에 접촉하는 입력은 물론, 감지면에 근접한 입력 역시 감지할 수 있다.
표시층(100) 및 센서층(200)에는 액티브 영역(AA) 및 주변 영역(NAA)이 정의될 수 있다. 액티브 영역(AA)은 영상(IM, 도 1 참조)이 표시되는 영역이며, 동시에 외부 입력이 감지되는 영역일 수 있다. 액티브 영역(AA)은 표시 장치(1000)의 액티브 영역(1000A, 도 1 참조)과 중첩할 수 있다. 예를 들어, 액티브 영역(AA)은 표시 장치(1000)의 액티브 영역(1000A, 도 1 참조)의 전면 또는 적어도 일부와 중첩할 수 있다. 이에 따라 사용자는 액티브 영역(AA)을 통해 영상(IM, 도 1 참조)을 시인하거나, 외부 입력을 제공할 수 있다. 다만, 이는 예시적인 것으로 표시 장치(1000)의 액티브 영역(1000A, 도 1 참조) 내에서 영상(IM, 도 1 참조)이 표시되는 영역과 외부 입력이 감지되는 영역은 서로 분리될 수도 있으며, 어느 하나의 실시예로 한정되지 않는다.
주변 영역(NAA)은 표시 장치(1000)의 주변 영역(1000NA, 도 1 참조)과 중첩할 수 있다. 주변 영역(NAA)은 액티브 영역(AA)을 에워쌀 수 있다. 주변 영역(NAA)에는 액티브 영역(AA)을 구동하기 위한 구동 회로나 구동 배선 등이 배치되며, 액티브 영역(AA)에 전기적 신호를 제공하는 각종 신호 배선들이나 패드들, 또는 전자 소자 등이 배치될 수 있다.
주변 영역(NAA)에는 제1 비벤딩 영역(NA1), 벤딩 영역(BA), 및 제2 비벤딩 영역(NA2)이 정의될 수 있다. 제1 비벤딩 영역(NA1)은 액티브 영역(AA)을 에워싸는 영역일 수 있다. 제2 비벤딩 영역(NA2)은 제1 비벤딩 영역(NA1)으로부터 제2 방향(DR2)으로 이격된 영역일 수 있다. 벤딩 영역(BA)은 제1 비벤딩 영역(NA1) 및 제2 비벤딩 영역(NA2) 사이에 배치될 수 있다. 벤딩 영역(BA)은 제1 비벤딩 영역(NA1)과 마주할 수 있다. 주변 영역(NAA)의 일부분은 벤딩되어 표시 장치(1000)의 주변 영역(1000NA, 도 1 참조)의 면적이 감소될 수 있다. 예를 들어, 주변 영역(NAA)의 일부분은 벤딩 영역(BA)일 수 있다.
윈도우(1100)는 표시 패널(1200) 위에 배치되어 액티브 영역(AA)을 커버할 수 있다. 윈도우(1100)의 엣지들은 곡면으로 제공될 수 있다. 윈도우(1100)는 광학적으로 투명한 절연 물질을 포함할 수 있다. 예를 들어, 윈도우(1100)는 유리 또는 플라스틱을 포함할 수 있다. 윈도우(1100)는 다층 또는 단층 구조를 가질 수 있다. 예를 들어, 윈도우(1100)는 접착제로 결합된 복수 개의 플라스틱 필름의 적층 구조를 가지거나, 접착제로 결합된 유리 기판과 플라스틱 필름의 적층 구조를 가질 수도 있다. 별도로 로시하지는 않았으나, 주변 영역(1000NA)과 중첩하는 윈도우(1100)의 일 영역에는 차광층이 배치될 수도 있다.
윈도우(1100)의 전면(1100A)은 표시 장치(1000)의 액티브 영역(1000A, 도 1 참조)을 정의할 수 있다.
별도로 도시하지는 않았으나, 윈도우(1100)는 기능성 코팅층을 더 포함할 수 있다 상기 기능성 코팅층은 지문 방지층, 반사 방지층, 및 하드 코팅층 등을 포함할 수 있다.
외부 케이스(1300)는 윈도우(1100)와 결합되어 표시 장치(1000)의 외관을 정의할 수 있다. 도 2에서는 1 개의 부재로 구성된 외부 케이스(1300)가 예시적으로 도시되었다. 다만, 이는 예시적인 것으로 외부 케이스(1300)는 서로 조립되는 2 개 이상의 부품들을 포함할 수 있다.
도 3은 본 발명의 일 실시예에 따른 표시 패널의 개략적인 단면도이다.
도 3을 참조하면, 표시 패널(1200)은 표시층(100) 및 센서층(200)을 포함할 수 있다.
표시층(100)은 베이스층(110), 회로층(120), 발광 소자층(130), 및 봉지층(140)을 포함할 수 있다.
베이스층(110)은 회로층(120)이 배치되는 베이스 면을 제공하는 부재일 수 있다. 베이스층(110)은 유리기판, 금속기판, 고분자기판 등일 수 있다. 하지만, 실시예가 이에 한정되는 것은 아니며 베이스층(110)은 무기층, 유기층 또는 복합재료층일 수 있다.
베이스층(110)은 다층구조를 가질 수 있다. 예를 들어, 베이스층(110)은 합성수지층, 접착층, 및 합성수지층의 3층 구조를 가질 수도 있다. 특히, 합성수지층은 폴리이미드(polyimide)계 수지를 포함하는 것일 수 있다. 또한, 합성수지층은 아크릴(acrylate)계 수지, 메타크릴(methacrylate)계 수지, 폴리아이소프렌(polyisoprene)계 수지, 비닐(vinyl)계 수지, 에폭시(epoxy)계 수지, 우레탄(urethane)계 수지, 셀룰로오스(cellulose)계 수지, 실록산(siloxane)계 수지, 폴리아미드(polyamide)계 수지 및 페릴렌(perylene)계 수지 중 적어도 하나를 포함하는 것일 수 있다. 한편, 본 명세서에서 “~~계” 수지는 “~~”의 작용기를 포함하는 것을 의미한다.
회로층(120)은 베이스층(110) 위에 배치될 수 있다. 회로층(120)은 절연층, 반도체 패턴, 도전 패턴, 및 신호 배선 등을 포함할 수 있다. 코팅, 증착 등의 방식으로 절연층, 반도체층, 및 도전층이 베이스층(110) 위에 형성되고, 이후, 복수 회의 포토리소그래피 공정을 통해 절연층, 반도체층, 및 도전층이 선택적으로 패터닝될 수 있다. 이후 회로층(120)에 포함된 반도체 패턴, 도전 패턴, 및 신호 배선이 형성될 수 있다.
발광 소자층(130)은 회로층(120) 위에 배치될 수 있다. 발광 소자층(130)은 발광 소자를 포함할 수 있다. 예를 들어, 발광 소자층(130)은 유기 발광 물질, 퀀텀닷, 퀀텀 로드, 마이크로 엘이디, 또는 나노 엘이디를 포함할 수 있다. 발광 소자층(130)은 발광층(130)으로 지칭될 수도 있다.
봉지층(140)은 발광 소자층(130) 위에 배치될 수 있다. 봉지층(140)은 순차적으로 적층된 제1 무기층, 유기층, 및 제2 무기층을 포함할 수 있으나, 봉지층(140)을 구성하는 층들이 이에 제한되는 것은 아니다.
상기 무기층들은 수분 및 산소로부터 발광 소자층(130)을 보호하고, 상기 유기층은 먼지 입자와 같은 이물질로부터 발광 소자층(130)을 보호할 수 있다. 무기층들은 실리콘나이트라이드층, 실리콘옥시나이트라이드층, 실리콘옥사이드층, 티타늄옥사이드층, 또는 알루미늄옥사이드층 등을 포함할 수 있다. 유기층은 아크릴 계열 유기층을 포함할 수 있고, 이에 제한되지 않는다.
센서층(200)은 표시층(100) 위에 배치될 수 있다. 센서층(200)은 연속된 공정을 통해 표시층(100) 위에 형성될 수 있다. 이 경우, 센서층(200)은 표시층(100) 위에 직접 배치된다고 표현될 수 있다. 직접 배치된다는 것은 센서층(200)과 표시층(100) 사이에 제3 의 구성 요소가 배치되지 않는 것을 의미할 수 있다. 즉, 센서층(200)과 표시층(100) 사이에는 별도의 접착 부재가 배치되지 않을 수 있다. 다만, 이는 예시적인 것으로 본 발명의 일 실시예에 따른 센서층(200)은 이에 한정되지 않는다.
도 4는 본 발명의 일 실시예에 따른 표시층의 평면도이다.
도 4를 참조하면, 표시층(100)에는 액티브 영역(100A) 및 주변 영역(100N)이 정의될 수 있다. 액티브 영역(100A)은 전기적 신호에 따라 활성화되는 영역일 수 있다. 예를 들어, 액티브 영역(100A)은 영상(IM, 도 1 참조)을 표시할 수 있다. 주변 영역(100N)은 액티브 영역(100A)과 인접하며, 액티브 영역(100A)을 에워쌀 수 있다. 주변 영역(100N)에는 액티브 영역(100A)을 구동하기 위한 구동 회로나 구동 배선 등이 배치될 수 있다.
도 4에 도시된 표시층(100)은 조립되기 전 상태의 표시층(100)일 수 있다. 조립 과정에서, 주변 영역(100N)에 정의된 벤딩 영역(BA)은 소정의 곡률을 갖도록 벤딩될 수 있다. 따라서, 벤딩 영역(BA)을 기준으로 상하에 배치된 부분은 서로 마주하도록 배치될 수 있다.
표시층(100)은 베이스층(110), 복수의 화소들(PX), 복수의 신호 배선들(GL, DL, PL, EL), 전원 패턴(150), 복수의 표시 패드들(160), 복수의 감지 패드들(170), 및 구동칩(180)을 포함할 수 있다.
복수의 화소들(PX) 각각은 주요색(primary color) 중 하나 또는 혼합색 중 하나를 표시할 수 있다. 상기 주요색은 레드, 그린, 또는 블루를 포함할 수 있다. 상기 혼합색은 화이트, 옐로우, 시안, 또는 마젠타 등 다양한 색상을 포함할 수 있다. 다만, 화소들(PX) 각각이 표시하는 색상이 이에 제한되는 것은 아니다.
복수의 신호 배선들(GL, DL, PL, EL)은 베이스층(110) 위에 배치될 수 있다. 복수의 신호 배선들(GL, DL, PL, EL)은 복수의 화소들(PX)에 연결되어 복수의 화소들(PX)에 전기적 신호를 전달할 수 있다. 복수의 신호 배선들(GL, DL, PL, EL)은 복수의 스캔 배선들(GL), 복수의 데이터 배선들(DL), 복수의 전원 배선들(PL), 및 복수의 발광 제어 배선들(EL)을 포함할 수 있다. 다만, 이는 예시적인 것으로 본 발명의 일 실시예에 따른 복수의 신호 배선들(GL, DL, PL, EL)의 구성은 이에 제한되지 않는다. 예를 들어, 본 발명의 일 실시예에 따른 복수의 신호 배선들(GL, DL, PL, EL)은 초기화 전압 배선을 더 포함할 수도 있다.
전원 패턴(150)은 주변 영역(100N)에 배치될 수 있다. 전원 패턴(150)은 전원 배선(PL)과 전기적으로 연결될 수 있다. 전원 패턴(150)은 제1 전원 패턴(151) 및 제2 전원 패턴(152)을 포함할 수 있다. 제1 전원 패턴(151)에는 제1 전원 전압이 제공될 수 있다. 제2 전원 패턴(152)에는 상기 제1 전원 전압과 상이한 레벨을 갖는 제2 전원 전압이 제공될 수 있다.
복수의 표시 패드들(160)은 제1 패드(161) 및 제2 패드(162)를 포함할 수 있다. 제1 패드(161)는 복수로 구비되어 복수의 데이터 배선들(DL)에 각각 연결될 수 있다. 제2 패드(162)는 전원 패턴(150)을 통해 전원 배선(PL)과 전기적으로 연결될 수 있다. 제1 패드(162)는 전원 패턴(150)의 일부분일 수 있다.
표시층(100)은 표시 패드들(160)을 통해 외부로부터 제공된 전기적 신호들을 복수의 화소들(PX)에 제공할 수 있다. 한편, 표시 패드들(160)은 제1 패드(161) 및 제2 패드(162) 외에 다른 전기적 신호들을 수신하기 위한 패드들을 더 포함할 수도 있으며, 어느 하나의 실시예로 한정되지 않는다.
복수의 감지 패드들(170)은 후술될 센서층의 감지 전극들과 전기적으로 연결될 수 있다. 복수의 감지 패드들(170) 중 일부 감지 패드들과 다른 일부 감지 패드들은 복수의 표시 패드들(160)을 사이에 두고 이격되어 배치될 수 있다. 다만, 이에 제한되는 것은 아니며, 복수의 감지 패드들(170)과 복수의 표시 패드들(160)의 배치 관계는 다양하게 변형될 수 있다.
구동칩(180)은 표시층(100)의 주변 영역(100N) 위에 실장될 수 있다. 구동칩(180)은 칩 형태의 타이밍 제어 회로일 수 있다. 이 경우, 복수의 데이터 배선들(DL)은 구동칩(180)을 거쳐 제1 패드들(161)에 전기적으로 연결될 수 있다. 다만, 이는 예시적인 것으로 구동칩(180)은 표시층(100)과는 별개의 필름 상에 실장될 수도 있다. 이 경우, 구동칩(180)은 상기 필름을 통해 표시 패드들(160)과 전기적으로 연결될 수 있다.
도 5는 본 발명의 일 실시예에 따른 표시층의 단면도이다.
도 5를 참조하면, 표시층(100)은 베이스층(110), 회로층(120), 발광 소자층(130), 및 봉지층(140)을 포함할 수 있다. 표시층(100)은 복수 개의 절연층들 및 반도체 패턴, 도전 패턴, 신호 배선 등을 포함할 수 있다. 코팅, 증착 등의 방식으로 인해 절연층, 반도체층, 및 도전층을 형성할 수 있다. 이후, 포토리소그래피의 방식으로 절연층, 반도체층, 및 도전층을 선택적으로 패터닝할 수 있다. 이러한 방식으로 회로층(120) 및 발광 소자층(130)에 포함된 반도체 패턴, 도전 패턴, 및 신호 배선 등을 형성할 수 있다. 베이스층(110)은 회로층(120), 및 발광 소자층(130)을 지지하는 베이스 기판일 수 있다.
베이스층(110)은 합성 수지층을 포함할 수 있다. 합성 수지층은 열 경화성 수지를 포함할 수 있다. 베이스층(110)은 다층 구조를 가질 수 있다. 예를 들어, 베이스층(110)은 제1 합성 수지층, 상기 제1 합성 수지층 위에 배치된 실리콘옥사이드층, 상기 실리콘옥사이드층 위에 배치된 비정질실리콘층, 및 상기 비정질실리콘층 위에 배치된 제2 합성 수지층을 포함할 수 있다. 상기 실리콘옥사이드층 및 상기 비정질실리콘층은 베이스 배리어층이라 지칭될 수 있다.
회로층(120)은 베이스층(110) 위에 배치될 수 있다. 회로층(120)은 발광 소자층(130)에 포함된 발광 소자(OLED)를 구동하기 위한 신호를 제공할 수 있다. 회로층(120)은 버퍼층(BFL), 트랜지스터(T1), 제1 절연층(10), 제2 절연층(20), 제3 절연층(30), 제4 절연층(40), 제5 절연층(50), 및 제6 절연층(60)을 포함할 수 있다.
버퍼층(BFL)은 베이스층(110)과 반도체 패턴 사이의 결합력을 향상시킬 수 있다. 버퍼층(BFL)은 실리콘옥사이드층 및 실리콘나이트라이드층을 포함할 수 있다. 실리콘옥사이드층과 실리콘나이트라이드층은 교번하게 적층될 수 있다.
버퍼층(BFL) 위에 반도체 패턴이 배치될 수 있다. 반도체 패턴은 폴리실리콘을 포함할 수 있다. 그러나, 이에 제한되지 않고, 반도체 패턴은 비정질실리콘 또는 금속 산화물을 포함할 수도 있다.
도 5는 일부의 반도체 패턴을 도시한 것일 뿐이고, 평면 상에서 화소(PX)의 다른 영역에 반도체 패턴이 더 배치될 수도 있다. 반도체 패턴은 복수 개의 화소들(PX)에 걸쳐 특정한 규칙으로 배열될 수 있다. 반도체 패턴은 도핑 여부에 따라 전기적 성질이 다를 수 있다. 반도체 패턴은 전도율이 높은 제1 영역과 전도율이 낮은 제2 영역을 포함할 수 있다. 제1 영역은 N형 도판트 또는 P형 도판트로 도핑될 수 있다. P타입 트랜지스터는 P형 도판트로 도핑된 도핑 영역을 포함하고, N타입 트랜지스터는 N형 도판트로 도핑된 도핑 영역을 포함할 수 있다. 제2 영역은 비도핑 영역이거나, 제1 영역 대비 낮은 농도로 도핑될 수 있다.
제1 영역의 전도성은 제2 영역보다 크고, 제1 영역은 실질적으로 전극 또는 신호 배선의 역할을 할 수 있다. 제2 영역은 실질적으로 트랜지스터의 액티브 (또는 채널)에 해당할 수 있다. 다시 말해, 반도체 패턴의 일부분은 트랜지스터의 액티브일 수 있고, 다른 일부분은 트랜지스터의 소스 또는 드레인일 수 있고, 또 다른 일부분은 연결 전극 또는 연결 신호 배선일 수 있다.
복수의 화소들(PX, 도 4 참조) 각각은 7 개의 트랜지스터들, 하나의 커패시터, 및 발광 소자를 포함하는 등가 회로를 가질 수 있으며, 화소의 등가 회로도는 다양한 형태로 변형될 수 있다. 도 5에서는 복수의 화소들(PX, 도 4 참조) 각각에 포함되는 트랜지스터(T1) 및 발광 소자(OLED)를 예시적으로 도시하였다. 트랜지스터(T1)는 소스(S1), 액티브(A1), 드레인(D1), 및 게이트(G1)를 포함할 수 있다.
트랜지스터(T1)의 소스(S1), 액티브(A1), 드레인(D1)이 반도체 패턴으로부터 형성될 수 있다. 소스(S1) 및 드레인(D1)은 단면 상에서 액티브 (A1)로부터 서로 반대 방향으로 연장될 수 있다. 도 5에서는 반도체 패턴으로부터 형성된 연결 신호 배선(SCL)의 일부분을 도시하였다.
제1 절연층(10)은 버퍼층(BFL) 위에 배치될 수 있다. 제1 절연층(10)은 복수 개의 화소들(PX, 도 4 참조)에 공통으로 중첩하며, 반도체 패턴을 커버할 수 있다. 제1 절연층(10)은 무기층 및/또는 유기층일 수 있으며, 단층 또는 다층 구조를 가질 수 있다. 제1 절연층(10)은 알루미늄옥사이드, 티타늄옥사이드, 실리콘옥사이드, 실리콘옥시나이트라이드, 실리콘나이트라이드, 지르코늄옥사이드, 및 하프늄옥사이드 중 적어도 하나를 포함할 수 있다. 본 실시예에서 제1 절연층(10)은 단층의 실리콘옥사이드층일 수 있다. 제1 절연층(10) 뿐만 아니라 후술되는 회로층(120)의 절연층은 무기층 및/또는 유기층일 수 있으며, 단층 또는 다층 구조를 가질 수 있다. 무기층은 상술한 물질 중 적어도 하나를 포함할 수 있다.
제1 절연층(10) 상에 게이트(G1)가 배치될 수 있다. 게이트(G1)는 금속 패턴의 일부일 수 있다. 게이트(G1)는 액티브(A1)와 중첩할 수 있다. 반도체 패턴을 도핑하는 공정에서 게이트(G1)는 마스크와 같을 수 있다.
제2 절연층(20)은 제1 절연층(10) 위에 배치될 수 있다. 제2 절연층(20)은 게이트(G1)를 커버할 수 있다. 제2 절연층(20)은 복수 개의 화소들(PX)에 공통으로 중첩할 수 있다. 제2 절연층(20)은 무기층 및/또는 유기층일 수 있으며, 단층 또는 다층 구조를 가질 수 있다.
상부 전극(UE)은 제2 절연층(20) 위에 배치될 수 있다. 상부 전극(UE)은 게이트(G2)와 중첩할 수 있다. 상부 전극(UE)은 금속 패턴의 일부분일 수 있다. 게이트(G2)의 일부분과 그에 중첩하는 상부 전극(UE)은 커패시터를 정의할 수 있다. 다만, 이는 예시적인 것으로 본 발명의 일 실시예에 따른 상부 전극(UE)은 생략될 수도 있다.
제3 절연층(30)은 제2 절연층(20) 위에 배치될 수 있다. 제3 절연층(30)은 상부 전극(UE)을 커버할 수 있다. 제3 절연층(30)은 무기층 및/또는 유기층일 수 있으며, 단층 또는 다층 구조를 가질 수 있다. 제3 절연층(30) 상에 제1 연결 전극(CNE1)이 배치될 수 있다. 제1 연결 전극(CNE1)은 제1 내지 제3 절연층(10, 20, 30)을 관통하는 컨택홀(CNT-1)을 통해 연결 신호 배선(SCL)에 접속될 수 있다.
제4 절연층(40)은 제3 절연층(30) 위에 배치될 수 있다. 제4 절연층(40)은 제1 연결 전극(CNE1)을 커버할 수 있다. 제4 절연층(40)은 무기층 및/또는 유기층일 수 있으며, 단층 또는 다층 구조를 가질 수 있다.
제5 절연층(50)은 제4 절연층(40) 위에 배치될 수 있다. 제5 절연층(50)은 유기층일 수 있다. 제5 절연층(50) 위에 제2 연결 전극(CNE2)이 배치될 수 있다. 제2 연결 전극(CNE2)은 제4 절연층(40) 및 제5 절연층(50)을 관통하는 컨택홀(CNT-2)을 통해 제1 연결 전극(CNE1)에 접속될 수 있다.
제6 절연층(60)은 제5 절연층(50) 위에 배치될 수 있다. 제6 절연층(60)은 제2 연결 전극(CNE2)을 커버할 수 있다. 제6 절연층(60)은 유기층일 수 있다.
발광 소자층(130)은 제1 전극(AE), 화소 정의막(PDL), 및 발광 소자(OLED)를 포함할 수 있다.
제1 전극(AE)은 제6 절연층(60) 위에 배치될 수 있다. 제1 전극(AE)은 제6 절연층(60)을 관통하는 컨택홀(CNT-3)을 통해 제2 연결 전극(CNE2)에 연결될 수 있다.
화소 정의막(PDL)에는 개구부(OP)가 정의될 수 있다. 화소 정의막(PDL)의 개구부(OP)는 제1 전극(AE)의 적어도 일부분을 노출시킬 수 있다.
액티브 영역(100A, 도 4 참조)은 발광 영역(PXA) 및 발광 영역(PXA)에 인접한 비발광 영역(NPXA)을 포함할 수 있다. 비발광 영역(NPXA)은 발광 영역(PXA)을 에워쌀 수 있다. 본 실시예에서 발광 영역(PXA)은 개구부(OP)에 의해 노출된 제1 전극(AE)의 일부 영역에 대응하게 정의되었다.
정공 제어층(HCL)은 발광 영역(PXA)과 비발광 영역(NPXA)에 공통으로 배치될 수 있다. 정공 제어층(HCL)은 정공 수송층을 포함하고, 정공 주입층을 더 포함할 수 있다. 정공 제어층(HCL) 위에 발광층(EML)이 배치될 수 있다. 발광층(EML)은 개구부(OP)에 대응하는 영역에 배치될 수 있다. 즉, 발광층(EML)은 화소들 각각에 분리되어 형성될 수 있다.
발광층(EML) 위에 전자 제어층(ECL)이 배치될 수 있다. 전자 제어층(ECL)은 전자 수송층을 포함하고, 전자 주입층을 더 포함할 수 있다. 정공 제어층(HCL)과 전자 제어층(ECL)은 오픈 마스크를 이용하여 복수 개의 화소들에 공통으로 형성될 수 있다.
전자 제어층(ECL) 상에 제2 전극(CE)이 배치될 수 있다. 제2 전극(CE)은 일체의 형상을 가질 수 있다. 제2 전극(CE)은 복수 개의 화소들(PX, 도 4 참조)에 공통적으로 배치될 수 있다. 제2 전극(CE)은 공통 전극(CE)으로 지칭될 수 있다.
봉지층(140)은 발광 소자층(130) 위에 배치되어 발광 소자층(130)을 커버할 수 있다. 봉지층(140)은 제3 방향(DR3)을 따라 순차적으로 적층된 제1 무기봉지층(141), 유기봉지층(142), 및 제2 무기봉지층(143)을 포함할 수 있다. 다만, 이는 예시적인 것으로 본 발명의 일 실시예에 따른 봉지층(140)은 이에 제한되지 않는다. 예를 들어, 본 발명의 일 실시예에 따른 봉지층(140)은 복수의 무기층들 및 복수의 유기층들을 더 포함할 수 있다.
제1 무기봉지층(141)은 외부 수분이나 산소가 발광 소자층(130)에 침투하는 것을 방지할 수 있다. 예를 들어, 제1 무기봉지층(141)은 실리콘나이트라이드, 실리콘옥시나이트라이드, 실리콘옥사이드, 또는 이들이 조합된 화합물을 포함할 수 있다.
유기봉지층(142)은 제1 무기봉지층(141) 상에 배치되어 평탄면을 제공할 수 있다. 제1 무기봉지층(141) 상면에 형성된 굴곡이나 제1 무기봉지층(141) 상에 존재하는 파티클 등은 유기봉지층(142)에 의해 커버될 수 있다. 예를 들어, 유기봉지층(142)은 아크릴 계열 유기층을 포함할 수 있고, 이에 제한되지 않는다.
제2 무기봉지층(143)은 유기봉지층(142) 상에 배치되어 유기봉지층(142)을 커버할 수 있다. 제2 무기봉지층(143)은 외부 수분이나 산소가 침투하는 것을 방지할 수 있다. 제2 무기봉지층(143)은 실리콘나이트라이드, 실리콘옥시나이트라이드, 실리콘옥사이드, 또는 이들의 조합된 화합물을 포함할 수 있다.
도 6a는 본 발명의 일 실시예에 따른 센서층의 평면도이고, 도 6b는 본 발명의 일 실시예에 따른 도 6a의 AA' 영역을 확대하여 도시한 평면도이다.
도 6a 및 도 6b를 참조하면, 센서층(200)에는 액티브 영역(200A) 및 주변 영역(200N)이 정의될 수 있다. 액티브 영역(200A)은 전기적 신호에 따라 활성화되는 영역일 수 있다. 예를 들어, 액티브 영역(200A)은 입력을 감지하는 영역일 수 있다. 주변 영역(200N)은 액티브 영역(200A)에 인접하며, 액티브 영역(200A)을 에워쌀 수 있다.
센서층(200)은 베이스 절연층(IS-IL0), 복수의 감지 전극들(210, 220), 및 복수의 감지 배선들(230)을 포함할 수 있다. 복수의 감지 전극들(210, 220)은 복수의 제1 감지 전극들(210) 및 복수의 제2 감지 전극들(220)을 포함할 수 있다. 복수의 제1 감지 전극들(210) 및 복수의 제2 감지 전극들(220)은 액티브 영역(200A)에 배치될 수 있다. 복수의 감지 배선들(230)은 주변 영역(200N)에 배치될 수 있다. 센서층(200)은 복수의 제1 감지 전극들(210)과 복수의 제2 감지 전극들(220) 사이의 상호정전용량의 변화를 통해 외부 입력에 대한 정보를 획득할 수 있다.
복수의 제1 감지 전극들(210)은 제1 방향(DR1)을 따라 배열될 수 있다. 복수의 제1 감지 전극들(210) 각각은 제2 방향(DR2)을 따라 연장될 수 있다. 복수의 제1 감지 전극들(210) 각각은 복수의 감지 패턴들(211) 및 복수의 연결 패턴들(212)을 포함할 수 있다. 복수의 연결 패턴들(212) 각각은 서로 인접한 2 개의 감지 패턴들(211)을 전기적으로 연결할 수 있다. 서로 인접한 2 개의 감지 패턴들(211)은 2 개의 연결 패턴들(212)에 의해 서로 연결될 수 있으나, 이에 제한되는 것은 아니다. 복수의 감지 패턴들(211)은 메쉬 패턴을 가질 수 있다.
복수의 제2 감지 전극들(220)은 제2 방향(DR2)을 따라 배열될 수 있다. 복수의 제2 감지 전극들(220) 각각은 제1 방향(DR1)을 따라 연장될 수 있다. 복수의 제2 감지 전극들(220) 각각은 복수의 제1 부분들(221) 및 복수의 제2 부분들(222)을 포함할 수 있다. 복수의 제2 부분들(222) 각각은 서로 인접한 2 개의 제1 부분들(221)을 전기적으로 연결할 수 있다. 서로 인접한 2 개의 제1 부분(221)은 하나의 제2 부분(222)에 의해 서로 연결될 수 있으나, 이에 제한되는 것은 아니다. 2 개의 연결 패턴들(212)과 하나의 제2 부분(222)은 서로 절연 교차될 수 있다. 복수의 제1 부분들(221) 및 복수의 제2 부분들(222) 각각은 메쉬 패턴을 가질 수 있다.
도 6에 도시된 복수의 제1 감지 전극들(210) 및 복수의 제2 감지 전극들(220)의 형상 및 배열 관계는 일 예로 도시된 것일 뿐, 센서층(200)을 구성하는 복수의 제1 감지 전극들(210) 및 복수의 제2 감지 전극들(220)의 형상 및 배열 관계가 도 6에 도시된 것에 제한되는 것은 아니다.
복수의 감지 배선들(230)은 컨택홀을 통해 복수의 감지 패드들(170, 도 4 참조)에 전기적으로 각각 연결될 수 있다. 복수의 감지 배선들(230)은 복수의 제1 감지 배선들(231) 및 복수의 제2 감지 배선들(232)을 포함할 수 있다.
복수의 제1 감지 배선들(231)은 복수의 제2 감지 전극들(220)에 각각 전기적으로 연결될 수 있다. 복수의 제2 감지 배선들(232)은 복수의 제1 감지 전극들(210)에 각각 전기적으로 연결될 수 있다. 복수의 제1 감지 배선들(231) 중 일부는 복수의 제2 감지 전극들(220) 중 일부의 좌측에 각각 연결되고, 복수의 제1 감지 배선들(231) 중 다른 일부는 복수의 제2 감지 전극들(220) 중 다른 일부의 우측에 각각 연결될 수 있다. 다만, 복수의 제1 감지 배선들(231)과 복수의 제2 감지 전극들(220)의 연결 관계 및 복수의 제2 감지 배선들(232)과 복수의 제1 감지 전극들(210)의 연결 관계가 도 6에 도시된 예에 제한되는 것은 아니다.
도 7은 본 발명의 일 실시예에 따른 도 6의 I-I'를 따라 절단한 단면도이다.
도 6 및 도 7을 참조하면, 베이스 절연층(IS-IL0) 위에 복수의 연결 패턴들(212)이 배치될 수 있다. 제1 센서 절연층(IS-IL1)은 복수의 연결 패턴들(212) 위에 배치될 수 있다. 제1 센서 절연층(IS-IL1)은 단층 또는 다층 구조를 가질 수 있다. 제1 센서 절연층(IS-IL1)은 무기물, 유기물, 또는 복합 재료를 포함할 수 있다.
복수의 감지 패턴들(211), 복수의 제1 부분들(221), 및 복수의 제2 부분들(222)은 제1 센서 절연층(IS-IL1) 위에 배치될 수 있다. 복수의 감지 패턴들(211), 복수의 제1 부분들(221), 및 복수의 제2 부분들(222)은 메쉬 구조를 가질 수 있다.
복수의 컨택홀들(CNT)은 제1 센서 절연층(IS-IL1)이 제3 방향(DR3)으로 관통되어 형성될 수 있다. 복수의 감지 패턴들(211) 중 인접하는 2 개의 감지 패턴들(211)은 복수의 컨택홀들(CNT)을 통해 연결 패턴(212)과 전기적으로 연결될 수 있다.
제2 센서 절연층(IS-IL2)은 복수의 감지 패턴들(211), 복수의 제1 부분들(221), 및 복수의 제2 부분들(222) 위에 배치될 수 있다. 제2 센서 절연층(IS-IL2)은 단층 또는 다층 구조를 가질 수 있다. 제2 센서 절연층(IS-IL2)은 무기물, 유기물, 또는 복합 재료를 포함할 수 있다.
도 7에서는 예시적으로 복수의 연결 패턴들(212)이 복수의 감지 패턴들(211), 복수의 제1 부분들(221), 및 복수의 제2 부분들(222) 아래에 배치되는 바텀 브릿지 구조를 도시하였으나, 이에 한정되지 않는다. 예를 들어, 센서층(200)은 복수의 연결 패턴들(212)이 복수의 감지 패턴들(211), 복수의 제1 부분들(221), 및 복수의 제2 부분들(222) 위에 배치된 탑 브릿지 구조를 가질 수도 있다.
도 8은 본 발명의 일 실시예에 따른 도 6의 BB' 영역에 대응되는 표시 장치의 영역을 도시한 평면도이다.
도 4, 도 6, 및 도 8을 참조하면, 표시층(100)의 주변 영역(100N)은 제1 영역(AR1), 제2 영역(AR2), 및 제3 영역(AR3)을 포함할 수 있다. 표시층(100)의 주변 영역(100N)은 표시 패널(1200, 도 2 참조)의 주변 영역(NAA, 도 2 참조)에 대응될 수 있다.
제1 영역(AR1) 및 제2 영역(AR2)은 제3 영역(AR3)을 사이에 두고 이격될 수 있다.
제1 전원 패턴(151)은 제1 영역(AR1)에 배치될 수 있다. 제1 전원 패턴(151)은 제2 패드(162) 중 하나에 전기적으로 연결될 수 있다. 제1 전원 패턴(151)에는 제1 전원 전압이 제공될 수 있다.
제2 전원 패턴(152)은 제2 영역(AR2)에 배치될 수 있다. 제2 전원 패턴(152)은 제1 전원 패턴(151)과 이격될 수 있다. 제2 전원 패턴(152)은 제2 패드(162) 중 다른 하나에 전기적으로 연결될 수 있다. 제2 전원 패턴(152)에는 상기 제1 전원 전압과 상이한 레벨을 갖는 제2 전원 전압이 제공될 수 있다. 예를 들어, 상기 제2 전원 전압의 레벨은 상기 제1 전원 전압의 레벨보다 높을 수 있다.
복수의 감지 패턴들(211)은 액티브 영역(AA)에 배치될 수 있다.
복수의 제1 감지 배선들(231)은 제1 영역(AR1) 위에 배치될 수 있다. 평면 상에서 보았을 때, 복수의 제1 감지 배선들(231)은 제1 전원 패턴(151)과 중첩할 수 있다. 복수의 제1 감지 배선들(231) 각각은 벤딩 영역(BA)과 인접한 영역에서 제1 컨택(CNTa) 및 제2 컨택(CNTb)을 통해 전기적으로 연결될 수 있다. 제1 컨택(CNTa) 및 제2 컨택(CNTb)은 벤딩 영역(BA)에서 복수의 제1 감지 배선들(231)이 용이하게 벤딩되도록 할 수 있다. 복수의 제1 감지 배선들(231)은 복수의 감지 패드들(170) 중 일부에 각각 전기적으로 연결될 수 있다.
복수의 제2 감지 배선들(232)은 제2 영역(AR2) 위에 배치될 수 있다. 평면 상에서 보았을 때, 복수의 제2 감지 배선들(232)은 제2 전원 패턴(152)과 중첩할 수 있다. 복수의 제2 감지 배선들(232) 각각은 벤딩 영역(BA)과 인접한 영역에서 복수의 컨택홀들을 통해 전기적으로 연결될 수 있다. 복수의 제2 감지 배선들(232)은 복수의 감지 패드들(170) 중 다른 일부에 각각 전기적으로 연결될 수 있다.
평면 상에서 보았을 때, 복수의 제1 감지 배선들(231) 및 복수의 제2 감지 배선들(232)은 제3 영역(AR3)과 비중첩할 수 있다.
센서층(200)은 더미 패턴(DP)을 더 포함할 수 있다. 더미 패턴(DP)은 제3 영역(AR3) 위에 배치될 수 있다.
평면 상에서 보았을 때, 더미 패턴(DP)은 제1 전원 패턴(151) 및 제2 전원 패턴(152) 사이에 배치될 수 있다.
센서층(200)은 더미 패턴(DP)을 사이에 두고 서로 이격된 제1 가드 패턴(GP1) 및 제2 가드 패턴(GP2)을 더 포함할 수 있다.
제1 가드 패턴(GP1)은 제1 영역(AR1) 위에 배치될 수 있다. 제1 가드 패턴(GP1)은 복수의 제1 감지 배선들(231) 및 더미 패턴(DP) 사이에 배치될 수 있다. 제1 가드 패턴(GP1)은 복수의 제1 감지 배선들(231) 중 최외곽에 배치된 제1 감지 배선을 따라 연장될 수 있다. 제1 가드 패턴(GP1)은 벤딩 영역(BA)과 인접한 영역에서 복수의 컨택홀들을 통해 전기적으로 연결될 수 있다.
제2 가드 패턴(GP2)은 제2 영역(AR2) 위에 배치될 수 있다. 제2 가드 패턴(GP2)은 복수의 제2 감지 배선들(232) 및 더미 패턴(DP) 사이에 배치될 수 있다. 제2 가드 패턴(GP2)은 복수의 제2 감지 배선들(232) 중 최외곽에 배치된 제2 감지 배선을 따라 연장될 수 있다. 제2 가드 패턴(GP2)은 벤딩 영역(BA)과 인접한 영역에서 복수의 컨택홀들을 통해 전기적으로 연결될 수 있다.
제1 가드 패턴(GP1)은 복수의 제1 감지 배선들(231)을 보호할 수 있다. 제2 가드 패턴(GP2)은 복수의 제2 감지 배선들(232)을 보호할 수 있다. 예를 들어, 제1 가드 패턴(GP1)은 복수의 제1 감지 배선들(231) 중 최외곽에 배치된 제1 감지 배선을 보호할 수 있고, 제2 가드 패턴(GP2)은 복수의 제2 감지 배선들(232) 중 최외곽에 배치된 제2 감지 배선을 보호할 수 있다.
제1 가드 패턴(GP1) 및 제2 가드 패턴(GP2) 각각은 패드(PAD)에 전기적으로 연결될 수 있다. 제1 가드 패턴(GP1) 및 제2 가드 패턴(GP2) 각각에는 상기 패드(PAD)로부터 정전압이 제공될 수 있다.
복수의 제1 감지 배선들(231) 각각에 제공된 신호는 인접한 제1 감지 배선들에 제공된 신호들에 의해 영향을 받을 수 있다. 제3 영역(AR3)과 인접한 부분에 배치된 최외곽 제1 감지 배선의 신호는 인접한 하나의 제1 감지 배선에 제공된 신호에 의해 영향을 받을 수 있다. 또한, 최외곽 제1 감지 배선의 신호는 제1 가드 패턴(GP1)의 정전압에 의해 영향을 받을 수 있다. 따라서, 최외곽 제1 감지 배선이 받는 영향과 다른 제1 감지 배선이 받는 영향 사이의 편차가 감소될 수 있다. 복수의 제2 감지 배선들(232) 각각의 신호는 인접한 제2 감지 배선들에 제공된 신호들에 의해 영향을 받을 수 있다. 제3 영역(AR3)과 인접한 부분에 배치된 최외곽 제2 감지 배선의 신호는 인접한 하나의 제2 감지 배선에 제공된 신호에 의해 영향을 받을 수 있다. 또한, 최외곽 제2 감지 배선의 신호는 제2 가드 패턴(GP2)의 정전압에 의해 영향을 받을 수 있다. 따라서, 최외곽 제2 감지 배선이 받는 영향과 다른 제2 감지 배선이 받는 영향 사이의 편차가 감소될 수 있다.
본 발명에 따르면, 제1 가드 패턴(GP1) 및 제2 가드 패턴(GP2)은 최외곽에 배치된 감지 배선들의 주변 감지 배선에 의해 발생된 영향과 다른 감지 배선들 각각이 받는 영향 사이의 편차를 감소시킬 수 있다. 따라서, 센서층(200)에 제공되는 신호의 신뢰성이 향상된 표시 장치(1000, 도 1 참조)를 제공할 수 있다.
제2 전극(CE)은 주변 영역(NAA)의 일부 및 액티브 영역(AA)에 형성될 수 있다. 제2 전극(CE)은 공정의 공차에 의해 주변 영역(NAA)에 배치되는 면적이 변화될 수 있다. 도 8에서는 예시적으로 제2 전극(CE)이 형성되는 면적이 상기 공정의 공차에 의해 최소 면적으로 제공되는 경우를 도시하였다. 이 때 평면 상에서 보았을 때, 제3 영역(AR3)은 제2 전극(CE)과 비중첩할 수 있다.
본 발명에 따르면, 주변 영역(NAA)에 배치되는 제2 전극(CE)의 면적이 감소될 수 있다. 따라서, 표시 장치(1000, 도 1 참조)의 주변 영역(NAA)의 면적이 감소될 수 있다.
본 발명과 달리, 제3 영역(AR3) 위에 복수의 감지 배선들(230)이 배치되는 경우, 제2 전극(CE)이 제3 영역(AR3)을 커버하지 않으면 표시층(100)에 배치된 복수의 신호 배선들(GL, DL, PL, EL)에 제공된 신호에 의해 감지 배선들(230)이 영향을 받을 수 있다. 상기 영향에 의해 복수의 감지 전극들(210, 220)이 감지하는 터치 좌표에 노이즈가 발생할 수 있다. 하지만, 본 발명에 따르면, 평면 상에서 보았을 때, 복수의 제1 감지 배선들(231)은 제1 전원 패턴(151)과 중첩하고, 복수의 제2 감지 배선들(232)은 제2 전원 패턴(152)과 중첩할 수 있다. 표시층(100)에 배치된 복수의 신호 배선들(GL, DL, PL, EL)에 제공된 신호에 의한 영향은 제1 전원 패턴(151) 및 제2 전원 패턴(152)에 의해 차단될 수 있다. 상기 영향에 의해 복수의 감지 전극들(210, 220)이 감지하는 터치 좌표에 발생할 수 있는 노이즈를 방지할 수 있다. 따라서, 신뢰성이 향상된 표시 장치(1000, 도 1 참조)를 제공할 수 있다.
도 9는 본 발명의 일 실시예에 따른 도 8의 II-II'를 따라 절단한 단면도이다. 도 9를 설명함에 있어서 도 5 및 도 7을 통해 설명된 구성 요소에 대해서는 동일한 도면 부호를 병기하고 이에 대한 설명은 생략된다.
도 9를 참조하면, 복수의 신호 배선들(SL)은 복수의 제1 신호 배선들(SL1) 및 복수의 제2 신호 배선들(SL2)을 포함할 수 있다. 복수의 신호 배선들(SL)은 도 4의 복수의 신호 배선들(GL, DL, PL, EL, 도 4 참조)을 지칭할 수 있다.
복수의 제1 신호 배선들(SL1)은 제1 절연층(10) 위에 배치될 수 있다.  제2 절연층(20)은 복수의 제1 신호 배선들(SL1)을 커버할 수 있다.
복수의 제2 신호 배선들(SL2)은 제2 절연층(20) 위에 배치될 수 있다. 제3 절연층(30)은 복수의 제2 신호 배선들(SL2)을 커버할 수 있다.
제1 전원 패턴(151)은 제3 절연층(30) 위에 배치될 수 있다. 제2 전원 패턴(152)은 제3 절연층(30) 위에 배치될 수 있다. 제4 절연층(40)은 제1 전원 패턴(151) 및 제2 전원 패턴(152)을 커버할 수 있다.
제4 절연층(40) 위에는 제1 무기봉지층(141)이 배치될 수 있다. 다만, 이는 예시적인 것으로 본 발명의 일 실시예에 따른 복수의 신호 배선들(SL), 제1 전원 패턴(151), 및 제2 전원 패턴(152) 각각의 적층 구조는 이에 제한되지 않는다. 예를 들어, 제1 전원 패턴(151) 및 제2 전원 패턴(152)은 복수의 신호 배선들(SL) 위에 배치된다면 다양한 층에 적층될 수 있고, 복수의 신호 배선들(SL) 각각은 제1 절연층(10) 또는 제2 절연층(20) 위에 배치될 수 있다.
제1 감지 배선(231), 제1 가드 패턴(GP1), 더미 패턴(DP), 제2 가드 패턴(GP2), 및 제2 감지 배선(232)은 제1 센서 절연층(IS-IL1) 위에 배치될 수 있다. 다만, 이는 예시적인 것으로 본 발명의 일 실시예에 따른 제1 감지 배선(231), 제1 가드 패턴(GP1), 더미 패턴(DP), 제2 가드 패턴(GP2), 및 제2 감지 배선(232)의 적층 구조는 이에 제한되지 않는다. 예를 들어, 제1 감지 배선(231), 제1 가드 패턴(GP1), 더미 패턴(DP), 제2 가드 패턴(GP2), 및 제2 감지 배선(232)은 베이스 절연층(IS-IL0) 위에 배치될 수도 있다.
제1 감지 배선(231)은 제1 전원 패턴(151) 위에 배치될 수 있다. 제2 감지 배선(232)은 제2 전원 패턴(152) 위에 배치될 수 있다.
제1 가드 패턴(GP1) 및 제2 가드 패턴(GP2)은 복수의 감지 배선들(231, 232)과 동일한 층에 배치될 수 있다. 제1 가드 패턴(GP1) 및 제2 가드 패턴(GP2)은 복수의 감지 배선들(231, 232)과 동일한 물질을 포함할 수 있다. 제1 가드 패턴(GP1) 및 제2 가드 패턴(GP2)은 복수의 감지 배선들(231, 232)과 동일한 공정에 의해 형성될 수 있다.
제1 가드 패턴(GP1)은 제1 감지 배선(231) 및 더미 패턴(DP) 사이에 배치될 수 있다. 제2 가드 패턴(GP2)은 제2 감지 배선(232) 및 더미 패턴(DP) 사이에 배치될 수 있다.
더미 패턴(DP)은 복수의 감지 배선들(231, 232)과 동일한 층에 배치될 수 있다. 더미 패턴(DP)은 복수의 감지 배선들(231, 232)과 동일한 물질을 포함할 수 있다. 더미 패턴(DP)은 플로팅될 수 있다. 더미 패턴(DP)은 복수의 감지 배선들(231, 232)과 동일한 공정에 의해 형성될 수 있다.
본 발명과 달리, 제3 영역(AR3)에 더미 패턴(DP)이 배치되지 않는 경우, 제1 영역(AR1) 및 제2 영역(AR2) 각각의 적층 구조와 제3 영역(AR3)의 적층 구조의 차이로 인해 외부에서 시인될 수 있다. 하지만, 본 발명에 따르면, 더미 패턴(DP)은 복수의 감지 배선들(231, 232)과 동일한 층에 배치될 수 있다. 더미 패턴(DP)에 의해 외부의 광에 대한 제3 영역(AR3)의 반사율은 제1 영역(AR1) 및 제2 영역(AR2) 각각의 반사율과 유사한 값을 가질 수 있다. 따라서, 제3 영역(AR3)이 외부에서 시인되는 것을 방지할 수 있다.
도 10은 본 발명의 일 실시예에 따른 도 8의 III-III'를 따라 절단한 단면도이다. 도 10을 설명함에 있어서 도 9를 통해 설명된 구성 요소에 대해서는 동일한 도면 부호를 병기하고 이에 대한 설명은 생략된다.
도 9 및 도 10을 참조하면, 더미 패턴(DP)은 제3 영역(AR3)에 배치될 수 있다. 더미 패턴(DP)이 배치되는 영역의 폭(DS-1)은 45μm(micrometer) 내지 55μm일 수 있다. 예를 들어, 폭(DS-1)은 50μm일 수 있다.
제2 전극(CE)은 주변 영역(NAA)의 일부 및 액티브 영역(AA, 도 4 참조)에 형성될 수 있다. 제2 전극(CE)은 공정의 공차에 의해 주변 영역(NAA)에 배치되는 면적이 변화될 수 있다. 예를 들어, 제2 전극(CE)은 공정의 공차에 의해 제1 면적(DS-CE1)에서 제2 면적(DS-CE2) 사이의 면적을 가질 수 있다. 제1 면적(DS-CE1)의 제2 방향(DR2)의 폭은 20μm 내지 30μm일 수 있다. 예를 들어, 제1 면적(DS-CE1)의 제2 방향(DR2)의 상기 폭은 24μm일 수 있다. 제2 면적(DS-CE2)의 제2 방향(DR2)의 폭은 100μm 내지 130μm일 수 있다. 예를 들어, 제2 면적(DS-CE2)의 제2 방향(DR2) 상기 폭은 115μm일 수 있다. 도 10에서는 예시적으로 제2 전극(CE)이 형성되는 면적이 상기 공정의 공차에 의해 최소 면적으로 제공되는 경우를 도시하였다.
본 발명과 달리, 제3 영역(AR3) 위에 감지 배선(230)이 배치되는 경우, 제2 전극(CE)이 공정의 공차에 의해 제1 면적(DS-CE1)을 가지게 되면 제2 전극(CE)은 제3 영역(AR3)을 커버하지 않게 되어 표시층(100)에 배치된 복수의 신호 배선들(SL)에 제공된 신호에 의해 감지 배선(230)이 영향을 받을 수 있다. 상기 영향에 의해 복수의 감지 전극들(210, 220)이 감지하는 터치 좌표에 노이즈가 발생할 수 있다. 하지만, 본 발명에 따르면, 평면 상에서 보았을 때, 제1 감지 배선(231)은 제1 전원 패턴(151)과 중첩하고, 제2 감지 배선(232)은 제2 전원 패턴(152)과 중첩할 수 있다. 표시층(100)에 배치된 복수의 신호 배선들(SL)에 제공된 신호에 의한 영향은 제1 전원 패턴(151) 및 제2 전원 패턴(152)에 의해 차단될 수 있다. 상기 영향에 의해 복수의 감지 전극들(210, 220)이 감지하는 터치 좌표에 발생할 수 있는 노이즈를 방지할 수 있다. 따라서, 신뢰성이 향상된 표시 장치(1000, 도 1 참조)를 제공할 수 있다.
제1 전원 패턴(151) 및 제2 전원 패턴(152) 각각은 복수의 층으로 구성될 수 있다. 도 10에서는 예시적으로 세 개의 층으로 구성된 제1 전원 패턴(151) 및 두 개의 층으로 구성된 제2 전원 패턴(152)을 예시적으로 도시하였다. 다만, 이는 예시적인 것으로 본 발명의 일 실시예에 따른 제1 전원 패턴(151) 및 제2 전원 패턴(152)의 층 수는 이에 제한되지 않는다. 복수의 층으로 구성된 제1 전원 패턴(151) 및 제2 전원 패턴(152)은 저항이 감소하여 전기적 특성이 향상될 수 있다.
제1 전원 패턴(151)은 제1 층(151a), 제2 층(151b), 및 제3 층(151c)을 포함할 수 있다. 제1 층(151a)은 제3 절연층(30) 위에 배치될 수 있다. 제2 층(151b)은 제1 층(151a) 위에 직접 배치될 수 있다. 제3 층(151c)은 제3 절연층(30), 제2 층(151b), 및 제2 돌출부(192)의 제1 돌출 부분(192a) 위에 배치될 수 있다.
제2 전원 패턴(152)은 제1 층(152a) 및 제2 층(152b)을 포함할 수 있다. 제1 층(152a)은 제3 절연층(30) 위에 배치될 수 있다. 제2 층(152b)은 제1 층(152a) 위에 직접 배치될 수 있다.
표시층(100, 도 2 참조)은 제1 돌출부(191) 및 제2 돌출부(192)를 더 포함할 수 있다. 돌출부들(191, 192)은 주변 영역(NAA)에 배치될 수 있다. 유기봉지층(142)을 형성하기 위해 유기 모노머를 인쇄할 때, 돌출부들(191, 192)은 유기 모노머가 흘러 넘치는 것을 방지하는 역할을 할 수 있다. 돌출부들(191, 192) 각각은 복수로 제공될 수도 있다.
제1 돌출부(191)는 복수의 적층 구조들을 가질 수 있다. 예를 들어, 제1 돌출부(191)는 제1 돌출 부분(191a) 및 제1 돌출 부분(191a) 위에 적층된 제2 돌출 부분(191b)을 포함할 수 있다. 제1 돌출 부분(191a)은 제6 절연층(60, 도 5 참조)과 동일한 물질을 포함할 수 있고, 제1 돌출 부분(191a)은 제6 절연층(60, 도 5 참조)과 동일한 공정을 통해 형성될 수 있다. 제2 돌출 부분(190b)은 화소 정의막(PDL, 도 5 참조)과 동일한 물질을 포함할 수 있고, 제2 돌출 부분(191b)은 화소 정의막(PDL, 도 5 참조)과 동일한 공정을 통해 형성될 수 있다.
제2 돌출부(192)는 복수의 적층 구제들을 가질 수 있다. 예를 들어, 제2 돌출부(192)는 제1 돌출 부분(192a), 제1 돌출 부분(192a) 위에 적층된 제2 돌출 부분(192b), 및 제2 돌출 부분(192b) 위에 적층된 제3 돌출 부분(192c)을 포함할 수 있다. 제1 돌출 부분(192a)은 제5 절연층(50, 도 5 참조)과 동일한 물질을 포함할 수 있고, 제1 돌출 부분(192a)은 제5 절연층(50, 도 5 참조)와 동일한 공정을 통해 형성될 수 있다. 제2 돌출 부분(192b)은 제6 절연층(60, 도 5 참조)과 동일한 물질을 포함할 수 있고, 제2 돌출 부분(192b)은 제6 절연층(60, 도 5 참조)과 동일한 공정을 통해 형성될 수 있다. 제3 돌출 부분(192c)은 화소 정의막(PDL, 도 5 참조)과 동일한 물질을 포함할 수 있고, 제3 돌출 부분(192c)은 화소 정의막(PDL, 도 5 참조)과 동일한 공정을 통해 형성될 수 있다.
또한, 본 발명과 달리, 제3 영역(AR3)에 더미 패턴(DP)이 배치되지 않는 경우, 제1 영역(AR1) 및 제2 영역(AR2)의 적층 구조와 제3 영역(AR3)의 적층 구조의 차이로 인해 외부에서 시인될 수 있다. 하지만, 본 발명에 따르면, 더미 패턴(DP)은 제3 영역(AR3)에 배치될 수 있다. 더미 패턴(DP)은 복수의 감지 배선들(231, 232)과 동일한 공정에 의해 형성될 수 있다. 더미 패턴(DP)에 의해 외부의 광에 대한 제3 영역(AR3)의 반사율은 제1 영역(AR1) 및 제2 영역(AR2) 각각의 반사율과 유사한 값을 가질 수 있다. 따라서, 제3 영역(AR3)이 외부에서 시인되는 것을 방지할 수 있다.
도 11a는 본 발명의 일 실시예에 따른 도 6의 BB' 영역에 대응되는 표시 장치의 영역을 도시한 평면도이고, 도 11b는 본 발명의 일 실시예에 따른 도 11a의 CC' 영역을 확대하여 도시한 평면도이다. 도 11a를 설명함에 있어서, 도 8을 통해 설명된 구성 요소에 대해서는 동일한 도면 부호를 병기하고 이에 대한 설명은 생략된다.
도 11a 및 도 11b를 참조하면, 표시층(100)의 주변 영역(100N)은 제1 영역(AR1-1), 제2 영역(AR2-1), 및 제3 영역(AR3-1)을 포함할 수 있다.
제1 영역(AR1-1)은 제2 영역(AR2-1)과 제1 방향(DR1)으로 이격될 수 있다. 제3 영역(AR3-1)은 제1 영역(AR1-1) 및 제2 영역(AR2-1) 사이에 배치될 수 있다.
제1 전원 패턴(151)은 제1 영역(AR1-1)에 배치될 수 있다. 제2 전원 패턴(152)은 제2 영역(AR2-1)에 배치될 수 있다.
복수의 제1 감지 배선들(231)은 제1 영역(AR1-1) 위에 배치될 수 있다. 평면 상에서 보았을 때, 복수의 제1 감지 배선들(231)은 제1 전원 패턴(151)과 중첩할 수 있다. 복수의 제1 감지 배선들(231) 각각은 벤딩 영역(BA)과 인접한 영역에서 제1 컨택(CNTa-1) 및 제2 컨택(CNTb-1)을 통해 전기적으로 연결될 수 있다.
복수의 제2 감지 배선들(232, 도 6 참조)은 복수의 제1 배선들(232-1) 및 복수의 제2 배선들(232-2)을 포함할 수 있다.
복수의 제2 배선들(232-2)은 더미 패턴(DP)을 사이에 두고 복수의 제1 배선들(232-1)과 제1 방향(DR1)으로 이격될 수 있다.
복수의 제1 배선들(232-1)은 제1 영역(AR1-1) 위에 배치될 수 있다. 평면 상에서 보았을 때, 복수의 제1 배선들(232-1)은 제1 전원 패턴(151)과 중첩할 수 있다. 복수의 제1 배선들(232-1) 각각은 벤딩 영역(BA)과 인접한 영역에서 복수의 컨택홀들을 통해 전기적으로 연결될 수 있다. 복수의 제1 배선들(232-1)은 복수의 제1 감지 배선들(231)과 인접하게 배치될 수 있다. 복수의 감지 전극들(220)은 복수의 감지 패턴들(211)을 포함할 수 있다. 복수의 감지 패턴들(211) 중 제1 전원 패턴(151)과 마주하는 감지 패턴들은 복수의 제1 배선들(232-1)과 각각 전기적으로 연결될 수 있다.
복수의 제2 배선들(232-2)은 제2 영역(AR2-1) 위에 배치될 수 있다. 평면 상에서 보았을 때, 복수의 제2 배선들(232-2)은 제2 전원 패턴(152)과 중첩할 수 있다. 복수의 제2 배선들(232-2) 각각은 벤딩 영역(BA)과 인접한 영역에서 복수의 컨택홀들을 통해 전기적으로 연결될 수 있다. 복수의 감지 패턴들(211) 중 제2 전원 패턴(152)과 마주하는 감지 패턴들은 복수의 제2 배선들(232-2)과 각각 전기적으로 연결될 수 있다.
평면 상에서 보았을 때, 복수의 제1 감지 배선들(231), 복수의 제1 배선들(232-1), 및 복수의 제2 배선들(232-2)은 제3 영역(AR3-1)과 비중첩할 수 있다.
더미 패턴(DP)은 제3 영역(AR3-1) 위에 배치될 수 있다. 평면 상에서 보았을 때, 더미 패턴(DP)은 제1 전원 패턴(151) 및 제2 전원 패턴(152) 사이에 배치될 수 있다.
제1 가드 패턴(GP1-1) 및 제2 가드 패턴(GP2-1)은 더미 패턴(DP)을 사이에 두고 서로 이격될 수 있다.
제1 가드 패턴(GP1-1)은 제1 영역(AR1-1) 위에 배치될 수 있다. 제1 가드 패턴(GP1-1)은 복수의 제1 배선들(232-1) 및 더미 패턴(DP) 사이에 배치될 수 있다. 제1 가드 패턴(GP1-1)은 복수의 제1 배선들(232-1) 중 최외곽에 배치된 제1 배선을 따라 연장될 수 있다. 제1 가드 패턴(GP1-1)은 벤딩 영역(BA)과 인접한 영역에서 복수의 컨택홀들을 통해 전기적으로 연결될 수 있다.
제2 가드 패턴(GP2-1)은 제2 영역(AR2-1) 위에 배치될 수 있다. 제2 가드 패턴(GP2-1)은 복수의 제2 배선들(232-2) 및 더미 패턴(DP) 사이에 배치될 수 있다. 제2 가드 패턴(GP2-1)은 복수의 제2 배선들(232-2) 중 최외곽에 배치된 제2 배선을 따라 연장될 수 있다. 제2 가드 패턴(GP2-1)은 벤딩 영역(BA)과 인접한 영역에서 복수의 컨택홀들을 통해 전기적으로 연결될 수 있다.
제1 가드 패턴(GP1-1)은 복수의 제1 배선들(232-1)을 보호할 수 있다. 제2 가드 패턴(GP2-1)은 복수의 제2 배선들(232-2)을 보호할 수 있다. 예를 들어, 제1 가드 패턴(GP1-1)은 복수의 제1 배선들(232-1) 중 최외곽에 배치된 제1 배선을 보호할 수 있고, 제2 가드 패턴(GP2-1)은 복수의 제2 배선들(232-2) 중 최외곽에 배치된 제2 배선을 보호할 수 있다.
제1 가드 패턴(GP1-1) 및 제2 가드 패턴(GP2-1) 각각에는 패드(PAD)가 전기적으로 연결될 수 있다. 제1 가드 패턴(GP1-1) 및 제2 가드 패턴(GP2-1) 각각에는 패드(PAD)로부터 정전압이 제공될 수 있다.
복수의 제1 배선들(232-1) 각각의 신호는 인접한 제1 배선들에 제공된 신호들에 의해 영향을 받을 수 있다. 제3 영역(AR3-1)과 인접한 부분에 배치된 최외곽 제1 배선의 신호는 인접한 하나의 제1 배선에 제공된 신호에 의해 영향을 받을 수 있다. 또한, 최외곽 제1 배선의 신호는 제1 가드 패턴(GP1-1)의 정전압에 의해 영향을 받을 수 있다. 최외곽 제1 배선이 받는 영향과 다른 제1 배선이 받는 영향 사이의 편차가 감소될 수 있다. 복수의 제2 배선들(232-2) 각각의 신호는 인접한 제2 배선들에 제공된 신호들에 의해 영향을 받을 수 있다. 제3 영역(AR3-1)과 인접한 부분에 배치된 최외곽 제2 배선의 신호는 인접한 하나의 제2 배선에 제공된 신호에 의해 영향을 받을 수 있다. 또한, 최외곽 제2 배선의 신호는 제2 가드 패턴(GP2-1)의 정전압에 의해 영향을 받을 수 있다. 따라서, 최외곽 제2 배선이 받는 영향과 다른 제2 배선이 받는 영향 사이의 편차가 감소될 수 있다.
본 발명에 따르면, 제1 가드 패턴(GP1-1) 및 제2 가드 패턴(GP2-1)은 최외곽에 배치된 감지 배선들의 주변 감지 배선에 의해 발생된 영향과 다른 감지 배선이 받는 영향 사이의 편차를 감소시킬 수 있다. 따라서, 센서층(200)에 대한 신호의 신뢰성이 향상된 표시 장치(1000, 도 1 참조)를 제공할 수 있다.
본 발명과 달리, 제3 영역(AR3) 위에 복수의 감지 배선들(230)이 배치되는 경우, 제2 전극(CE)이 제3 영역(AR3-1)을 커버하지 않으면 표시층(100)에 배치된 복수의 신호 배선들(GL, DL, PL, EL, 도 4 참조)에 제공된 신호에 의해 감지 배선들(232-1, 232-2)이 영향을 받을 수 있다. 상기 영향에 의해 복수의 감지 전극들(210, 220)가 감지하는 터치 좌표에 노이즈가 발생할 수 있다. 하지만, 본 발명에 따르면, 평면 상에서 보았을 때, 복수의 제1 배선들(232-1)은 제1 전원 패턴(151)과 중첩하고, 복수의 제2 배선들(232-2)은 제2 전원 패턴(152)과 중첩할 수 있다. 표시층(100, 도 4 참조)에 배치된 복수의 신호 배선들(GL, DL, PL, EL, 도 4 참조)에 제공된 신호에 의한 영향은 제1 전원 패턴(151) 및 제2 전원 패턴(152)에 의해 차단될 수 있다. 상기 영향에 의해 복수의 감지 전극들(210, 220)이 감지하는 터치 좌표에 발생할 수 있는 노이즈를 방지할 수 있다. 따라서, 신뢰성이 향상된 표시 장치(1000, 도 1 참조)를 제공할 수 있다.
더미 패턴(DP-1)은 복수의 제1 배선들(232-1) 및 복수의 제2 배선들(232-2)과 동일한 층에 배치될 수 있다. 더미 패턴(DP-1)은 복수의 제1 배선들(232-1) 및 복수의 제2 배선들(232-2)과 동일한 물질을 포함할 수 있다. 더미 패턴(DP-1)은 플로팅될 수 있다. 더미 패턴(DP-1)은 복수의 제1 배선들(232-1) 및 복수의 제2 배선들(232-2)과 동일한 공정에 의해 형성될 수 있다.
본 발명과 달리, 제3 영역(AR3-1)에 더미 패턴(DP-1)이 배치되지 않는 경우, 제1 영역(AR1-1) 및 제2 영역(AR2-1)의 적층 구조와 제3 영역(AR3-1)의 적층 구조의 차이로 인해 외부에서 시인될 수 있다. 하지만, 본 발명에 따르면, 더미 패턴(DP-1)은 복수의 제1 배선들(232-1) 및 복수의 제2 배선들(232-2)과 동일한 층에 배치될 수 있다. 더미 패턴(DP-1)에 의해 외부의 광에 대한 제3 영역(AR3-1)의 반사율은 제1 영역(AR1-1) 및 제2 영역(AR2-1) 각각의 반사율과 유사한 값을 가질 수 있다. 따라서, 제3 영역(AR3-1)이 외부에서 시인되는 것을 방지할 수 있다.
이상에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자 또는 해당 기술 분야에 통상의 지식을 갖는 자라면, 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구범위에 의해 정하여져야만 할 것이다.
1000: 표시 장치 100: 표시층
200: 센서층 151: 제1 전원 패턴
152: 제2 전원 패턴 231: 제1 감지 배선
232: 제2 감지 배선 DP: 더미 패턴

Claims (36)

  1. 액티브 영역 및 제1 영역, 상기 제1 영역과 제1 방향으로 이격된 제2 영역, 및 상기 제1 영역과 상기 제2 영역 사이에 배치되는 제3 영역을 포함하는 주변 영역이 정의되는 표시층; 및
    상기 표시층 위에 배치되는 센서층을 포함하고,
    상기 표시층은,
    상기 액티브 영역에 배치되고, 각각이 제1 전극, 발광층, 및 제2 전극을 포함하는 복수의 화소들; 및
    상기 주변 영역에 배치되고, 상기 복수의 화소들과 전기적으로 연결되며, 상기 제1 영역에 배치되는 제1 전원 패턴 및 상기 제2 영역에 배치되는 제2 전원 패턴을 포함하는 전원 패턴을 포함하고,
    상기 센서층은,
    상기 액티브 영역 위에 배치된 복수의 감지 전극들;
    상기 복수의 감지 전극들과 전기적으로 연결되고, 상기 제1 영역 위에 배치되는 제1 감지 배선 및 상기 제1 영역 및 상기 제2 영역 중 적어도 하나 위에 배치된 제2 감지 배선을 포함하는 복수의 감지 배선들; 및
    상기 제3 영역 위에 배치되는 더미 패턴을 포함하는 표시 장치.
  2. 제1 항에 있어서,
    평면상에서 보았을 때, 상기 복수의 감지 배선들은 상기 제3 영역과 비중첩하는 표시 장치.
  3. 제1 항에 있어서
    평면 상에서 보았을 때, 상기 제1 전원 패턴은 상기 제1 감지 배선과 중첩하는 표시 장치.
  4. 제1 항에 있어서,
    평면 상에서 보았을 때, 상기 제2 전원 패턴은 상기 제2 감지 배선과 중첩하는 표시 장치.
  5. 제1 항에 있어서,
    평면 상에서 보았을 때, 상기 제2 전극은 상기 제3 영역과 비중첩하는 표시 장치.
  6. 제1 항에 있어서,
    상기 센서층은 상기 더미 패턴을 사이에 두고 서로 이격된 제1 가드 패턴 및 제2 가드 패턴을 더 포함하는 표시 장치.
  7. 제6 항에 있어서,
    상기 제1 가드 패턴은 상기 제1 영역 위에 배치되고, 상기 제2 가드 패턴은 상기 제2 영역 위에 배치되는 표시 장치.
  8. 제6 항에 있어서,
    상기 제1 가드 패턴 및 상기 제2 가드 패턴은 상기 복수의 감지 배선들과 동일한 층에 배치되는 표시 장치.
  9. 제6 항에 있어서,
    상기 제1 가드 패턴은 상기 제1 감지 배선 및 상기 더미 패턴 사이에 배치되는 표시 장치.
  10. 제6 항에 있어서,
    상기 제1 가드 패턴은 상기 제1 감지 배선을 따라 연장되는 표시 장치.
  11. 제6 항에 있어서,
    상기 제2 가드 패턴은 상기 제2 감지 배선 및 상기 더미 패턴 사이에 배치되는 표시 장치.
  12. 제6 항에 있어서,
    상기 제2 가드 패턴은 상기 제2 감지 배선을 따라 연장되는 표시 장치.
  13. 제6 항에 있어서,
    상기 제1 가드 패턴 및 상기 제2 가드 패턴 각각에는 정전압이 제공되는 표시 장치.
  14. 제1 항에 있어서,
    상기 더미 패턴은 상기 복수의 감지 배선들과 동일한 층에 배치되는 표시 장치.
  15. 제1 항에 있어서,
    상기 더미 패턴은 상기 복수의 감지 배선들과 동일한 물질을 포함하는 표시 장치.
  16. 제1 항에 있어서,
    상기 더미 패턴은 플로팅된 표시 장치.
  17. 제1 항에 있어서,
    평면 상에서 보았을 때, 상기 더미 패턴은 상기 제1 전원 패턴 및 상기 제2 전원 패턴 사이에 배치되는 표시 장치.
  18. 제1 항에 있어서,
    상기 제2 감지 배선은 제1 배선 및 상기 더미 패턴을 사이에 두고 상기 제1 배선과 제1 방향으로 이격된 제2 배선을 포함하고,
    평면 상에서 보았을 때 상기 제1 배선은 상기 제1 전원 패턴과 중첩하고, 상기 제2 배선은 상기 제2 전원 패턴과 중첩하는 표시 장치.
  19. 제18 항에 있어서,
    상기 복수의 감지 전극들 중 상기 제1 전원 패턴과 마주하는 감지 전극들은 상기 제1 배선과 전기적으로 연결되고, 상기 복수의 감지 전극들 중 상기 제2 전원 패턴과 마주하는 감지 전극들은 상기 제2 배선과 전기적으로 연결되는 표시 장치.
  20. 제19 항에 있어서,
    상기 제1 배선은 상기 제1 전원 패턴 위에 배치되고, 상기 제2 배선은 상기 제2 전원 패턴 위에 배치되는 표시 장치.
  21. 제1 항에 있어서,
    상기 제1 전원 패턴에는 제1 전원 전압이 제공되고, 상기 제2 전원 패턴에는 상기 제1 전원 전압과 상이한 레벨의 제2 전원 전압이 제공되는 표시 장치.
  22. 액티브 영역 및 주변 영역이 정의된 표시층; 및
    상기 표시층 위에 배치된 센서층을 포함하고,
    상기 표시층은
    상기 액티브 영역에 배치된 복수의 화소들;
    상기 복수의 화소들로 전원을 공급하는 전원 배선; 및
    상기 주변 영역에 배치되고, 상기 전원 배선과 전기적으로 연결되며 제1 전원 패턴 및 상기 제1 전원 패턴과 제1 방향으로 이격된 제2 전원 패턴을 포함하는 전원 패턴을 포함하고,
    상기 센서층은
    상기 액티브 영역 위에 배치된 복수의 감지 전극들;
    상기 복수의 감지 전극들과 전기적으로 연결되고, 상기 제1 전원 패턴 위에 배치되는 제1 감지 배선 및 상기 제2 전원 패턴 위에 배치되는 제2 감지 배선을 포함하는 복수의 감지 배선들; 및
    평면 상에서 보았을 때, 상기 제1 전원 패턴 및 상기 제2 전원 패턴 사이에 배치되는 더미 패턴을 포함하는 표시 장치.
  23. 제22 항에 있어서,
    평면 상에서 보았을 때, 상기 복수의 감지 배선들은 상기 더미 패턴과 비중첩하는 표시 장치.
  24. 제22 항에 있어서,
    평면 상에서 보았을 때, 제1 전원 패턴은 상기 제1 감지 배선과 중첩하고, 상기 제2 전원 패턴은 상기 제2 감지 배선과 중첩하는 표시 장치.
  25. 제22 항에 있어서,
    상기 더미 패턴은 상기 복수의 감지 배선들과 동일한 물질을 포함하고, 동일한 층에 배치되는 표시 장치.
  26. 제22 항에 있어서,
    상기 더미 패턴은 플로팅된 표시 장치.
  27. 제22 항에 있어서,
    상기 센서층은 제1 가드 패턴 및 상기 더미 패턴을 사이에 두고 상기 제1 가드 패턴과 이격된 제2 가드 패턴을 더 포함하는 표시 장치.
  28. 제27 항에 있어서,
    평면 상에서 보았을 때, 상기 제1 가드 패턴은 상기 제1 전원 패턴과 중첩하고, 상기 제2 가드 패턴은 상기 제2 전원 패턴과 중첩하는 표시 장치.
  29. 액티브 영역 및 제1 영역, 상기 제1 영역과 제1 방향으로 이격된 제2 영역, 및 상기 제1 영역과 상기 제2 영역 사이에 배치되는 제3 영역을 포함하는 주변 영역이 정의되는 표시층; 및
    상기 표시층 위에 배치되는 센서층을 포함하고,
    상기 표시층은,
    상기 액티브 영역에 배치되고, 각각이 제1 전극, 발광층, 및 제2 전극을 포함하는 복수의 화소들; 및
    상기 주변 영역에 배치되고, 상기 복수의 화소들과 전기적으로 연결되며, 상기 제1 영역에 배치되는 제1 전원 패턴 및 상기 제1 전원 패턴과 상기 제1 방향으로 이격 되고, 상기 제2 영역에 배치되는 제2 전원 패턴을 포함하며,
    상기 센서층은,
    상기 액티브 영역 위에 배치된 복수의 감지 전극들; 및
    상기 복수의 감지 전극들과 전기적으로 연결되는 복수의 제1 감지 배선들 및 복수의 제2 감지 배선들을 포함하는 복수의 감지 배선들을 포함하고,
    평면 상에서 보았을 때, 상기 복수의 제1 감지 배선들은 상기 제1 전원 패턴과 중첩하고, 상기 제2 전원 패턴과 이격되며,
    상기 평면 상에서 보았을 때, 상기 복수의 제2 감지 배선들은 상기 제2 전원 패턴과 중첩하고, 상기 제1 전원 패턴과 이격되는 표시 장치.
  30. 제29 항에 있어서,
    상기 복수의 감지 배선들은 상기 제3 영역과 비중첩하는 표시 장치.
  31. 제29 항에 있어서,
    상기 평면 상에서 보았을 때, 상기 복수의 제1 감지 배선들 및 상기 복수의 제2 감지 배선들은 상기 제3 영역을 사이에 두고 서로 이격된 표시 장치.
  32. 제29 항에 있어서,
    상기 평면 상에서 보았을 때, 상기 제2 전극은 상기 복수의 제1 감지 배선들 및 상기 복수의 제2 감지 배선들과 비중첩하는 표시 장치.
  33. 제29 항에 있어서,
    상기 평면 상에서 보았을 때, 상기 복수의 제1 감지 배선들 및 상기 제3 영역 사이에 배치되는 제1 가드 패턴; 및
    상기 평면 상에서 보았을 때, 상기 복수의 제2 감지 배선들 및 상기 제3 영역 사이에 배치되는 제2 가드 패턴을 더 포함하는 표시 장치.
  34. 제33 항에 있어서,
    상기 제1 가드 패턴은 상기 제1 영역 위에 배치되고, 상기 제2 가드 패턴은 상기 제2 영역 위에 배치되는 표시 장치.
  35. 제33 항에 있어서,
    상기 제1 가드 패턴은 상기 복수의 제1 감지 배선들을 따라 연장되고,
    상기 제2 가드 패턴은 상기 복수의 제2 감지 배선들을 따라 연장되는 표시 장치.
  36. 제33 항에 있어서,
    상기 제1 가드 패턴 및 상기 제2 가드 패턴 각각에는 정전압이 제공되는 표시 장치.
KR1020210134712A 2021-10-12 2021-10-12 표시 장치 KR20230052323A (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020210134712A KR20230052323A (ko) 2021-10-12 2021-10-12 표시 장치
US17/678,501 US11449164B1 (en) 2021-10-12 2022-02-23 Display device
US17/933,474 US20230114212A1 (en) 2021-10-12 2022-09-19 Display device
CN202222677434.8U CN218831222U (zh) 2021-10-12 2022-10-11 显示装置
CN202211241188.XA CN115968223A (zh) 2021-10-12 2022-10-11 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020210134712A KR20230052323A (ko) 2021-10-12 2021-10-12 표시 장치

Publications (1)

Publication Number Publication Date
KR20230052323A true KR20230052323A (ko) 2023-04-20

Family

ID=83286280

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210134712A KR20230052323A (ko) 2021-10-12 2021-10-12 표시 장치

Country Status (3)

Country Link
US (2) US11449164B1 (ko)
KR (1) KR20230052323A (ko)
CN (2) CN218831222U (ko)

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102486549B1 (ko) 2017-09-26 2023-01-10 삼성전자주식회사 배선의 부식을 방지하기 위한 디스플레이 장치 및 이를 포함하는 전자 장치
KR102569727B1 (ko) 2017-11-08 2023-08-22 엘지디스플레이 주식회사 표시장치
KR102543918B1 (ko) 2018-06-08 2023-06-15 삼성디스플레이 주식회사 표시 장치
KR102427303B1 (ko) * 2018-09-10 2022-08-01 삼성디스플레이 주식회사 표시장치
CN110896089A (zh) 2018-09-12 2020-03-20 三星显示有限公司 显示装置
KR20200031001A (ko) 2018-09-12 2020-03-23 삼성디스플레이 주식회사 표시장치
US11348979B2 (en) * 2019-03-12 2022-05-31 Samsung Display Co., Ltd. Display device
KR20210003986A (ko) * 2019-07-02 2021-01-13 삼성디스플레이 주식회사 감지 센서 및 표시 장치

Also Published As

Publication number Publication date
CN115968223A (zh) 2023-04-14
US11449164B1 (en) 2022-09-20
US20230114212A1 (en) 2023-04-13
CN218831222U (zh) 2023-04-07

Similar Documents

Publication Publication Date Title
KR102668136B1 (ko) 표시모듈
US11625119B2 (en) Display device including an input sensor having a corner area
US11782566B2 (en) Electronic device
KR20200047839A (ko) 표시모듈
KR20210147150A (ko) 전자 장치
KR20210070454A (ko) 전자 장치
US11653523B2 (en) Display device
KR102636503B1 (ko) 표시모듈
KR20210157944A (ko) 전자 장치
US20230100542A1 (en) Electronic device
KR20210070457A (ko) 입력 감지 유닛 및 이를 포함한 표시장치
US20220197420A1 (en) Electronic device
US20220158129A1 (en) Display device
KR20230052323A (ko) 표시 장치
KR20230022336A (ko) 표시 장치
KR20220000025A (ko) 전자 장치
KR20210005368A (ko) 표시장치
US11513652B2 (en) Display device
US11861126B2 (en) Electronic device including a sensor layer with increased sensing sensitivity
US20220115445A1 (en) Electronic device
KR20210147149A (ko) 전자 장치
KR20240015228A (ko) 표시장치
KR20220140084A (ko) 전자 장치
KR20230124144A (ko) 전자 장치
KR20220062194A (ko) 표시 장치