KR20220157932A - Oled 표시 장치용 리드 배열 구조 및 표시 장치 - Google Patents

Oled 표시 장치용 리드 배열 구조 및 표시 장치 Download PDF

Info

Publication number
KR20220157932A
KR20220157932A KR1020227017854A KR20227017854A KR20220157932A KR 20220157932 A KR20220157932 A KR 20220157932A KR 1020227017854 A KR1020227017854 A KR 1020227017854A KR 20227017854 A KR20227017854 A KR 20227017854A KR 20220157932 A KR20220157932 A KR 20220157932A
Authority
KR
South Korea
Prior art keywords
power line
arrangement structure
line
power
lead arrangement
Prior art date
Application number
KR1020227017854A
Other languages
English (en)
Inventor
융다 마
젠보 셴
쉐광 하오
융 차오
Original Assignee
보에 테크놀로지 그룹 컴퍼니 리미티드
베이징 보에 테크놀로지 디벨로프먼트 씨오., 엘티디.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 보에 테크놀로지 그룹 컴퍼니 리미티드, 베이징 보에 테크놀로지 디벨로프먼트 씨오., 엘티디. filed Critical 보에 테크놀로지 그룹 컴퍼니 리미티드
Publication of KR20220157932A publication Critical patent/KR20220157932A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance
    • H01L27/3279
    • H01L27/3213
    • H01L27/326
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/351Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels comprising more than three subpixels, e.g. red-green-blue-white [RGBW]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명은 OLED 표시 장치용 리드 배열 구조 및 표시 장치를 제공한다. 상기 리드 배열 구조는 상기 표시 장치의 기판 상에 배치되고, 상기 기판은 표시 영역 및 상기 표시 영역을 둘러싸는 리드 영역을 포함하며, 상기 리드 배열 구조는 제1 전원선 및 제2 전원선을 포함하고, 상기 제1 전원선은 상기 표시 영역에 배치되고, 하나의 상기 제1 전원선은 복수의 서브 픽셀 열에 전기적으로 연결되고, 상기 제2 전원선은 상기 리드 영역에 배치되고, 상기 제2 전원선의 일단은 상기 기판 상의 연결 단자에 연결되고, 상기 제2 전원선의 타단은 복수의 상기 제1 전원선에 전기적으로 연결된다. 본 발명에 따른OLED 표시 장치용 리드 배열 구조 및 표시 장치는 전원선의 배선 압력을 감소시키고, 픽셀 공간의 활용률을 향상시키며, 표시 효과를 향상시킬 수 있다.

Description

OLED 표시 장치용 리드 배열 구조 및 표시 장치
본 발명은 2020년 3월 23일에 출원된 출원 번호202020375985.7, 실용신안의 명칭 "OLED 표시 장치용 리드 배열 구조 및 표시 장치"의 중국 실용신안에 대한 우선권을 주장하며 그 전체 내용이 여기에 참조로 원용된다.
본 발명은 디스플레이 기술 분야에 관한 것으로, 특히OLED 표시 장치용 리드 배열 구조 및 표시 장치에 관한 것이다.
표시 기판의 표시 사이즈가 커질수록 기판 상의 신호선의 저항 균형에 대한 요구도 높아진다. 그리고 인치당 픽셀 수(Pixels Per Inch, PPI)에 대한 요구 사항이 증가함에 따라 표시 영역의 픽셀 수는 더 조밀해지고 주변 영역의 리드 수는 계속해서 증가한다.
유기 발광 다이오드(Organic Light-Emitting Diode,OLED) 디스플레이에서 픽셀 전극의 전력 신호선(VDD신호선)은 층상전극을 통해 인출된다. 그러나 대형 디스플레이에서는 VDD신호선의 전체 레이어가 양쪽 가장자리와 중간 영역 근처에서 전송 저항의 균형을 맞추기 어렵기 때문에 상이한 영역의 전력 신호는 VDD 신호선에서 서로 다른 전압 소비가 발생한다. 또한, VDD 신호선은 조밀하게 배선되어 픽셀 공간의 배선 압력이 상대적으로 커서 상이한 영역에서 화면의 표시 효과에 영향을 미친다.
본 발명의 목적은 전력 신호가 전원선에서 서로 다른 전압을 소모하고, 전원선이 조밀하게 배선되며, 픽셀 공간의 배선 압력이 상대적으로 크다는 종래 기술에 존재하는 문제점을 극복하기 위한 OLED 표시 장치용 리드 배열 구조 및 표시 장치를 제공하는 것이다. 이 리드 배열 구조는 전원선의 배선 압력을 감소시키고, 픽셀 공간의 활용률을 향상시키며, 표시 효과를 향상시킬 수 있다.
본 발명의 다른 목적은 상기와 같은 OLED 표시 장치용 리드 배열 구조를 포함하는 표시 장치를 제공하는 것이다.
상기와 같은 목적을 달성하기 위하여, 본 발명의 일 측면은 OLED 표시 장치용 리드 배열 구조를 제공한다. 상기 리드 배열 구조는 상기 표시 장치의 기판 상에 배치되고, 상기 기판은 표시 영역 및 상기 표시 영역을 둘러싸는 리드 영역을 포함하며, 상기 리드 배열 구조는 제1 전원선 및 제2 전원선을 포함하고, 상기 제1 전원선은 상기 표시 영역에 배치되고, 하나의 상기 제1 전원선은 복수의 서브 픽셀 열에 전기적으로 연결되고, 상기 제2 전원선은 상기 리드 영역에 배치되고, 상기 제2 전원선의 일단은 상기 기판 상의 연결 단자에 연결되고, 상기 제2 전원선의 타단은 복수의 상기 제1 전원선에 전기적으로 연결된다.
일부 실시예에서, 상기 리드 배열 구조는 연결층을 더 포함하고, 상기 제2 전원선은 상기 연결층을 통해 상기 제1 전원선에 전기적으로 연결된다.
일부 실시예에서, 상기 연결층에는 복수의 비아 홀이 형성되고, 상기 제2 전원선은 복수의 상기 비아 홀을 통해 상기 연결층과 연결된다.
일부 실시예에서, 상기 제2 전원선 각각에 대응하는 상기 비아 홀의 개수는 상기 제2 전원선이 연결되는 상기 제1 전원선의 개수와 관련된다.
일부 실시예에서, 상기 비아 홀 각각이 동일한 면적을 갖는 경우, 상기 연결층 상의 제 3 전원선에 대응하는 비아 홀의 개수는 상기 연결층 상의 제 4 전원선에 대응하는 비아 홀의 개수보다 많고, 상기 제3 전원선과 상기 제4 전원선은 각각 상기 제2 전원선에서 서로 다른 전원선이고, 상기 제3 전원선은 상기 제4 전원선보다 상기 기판의 중심축으로부터 더 멀리 떨어져 있다.
일부 실시예에서, 상기 연결층 상의 제3 전원선에 대응하는 모든 비아 홀의 총면적은 상기 연결층 상의 제4 전원선에 대응하는 모든 비아 홀의 총면적보다 크고, 상기 제3 전원선과 상기 제4 전원선은 각각 상기 제2 전원선에서 서로 다른 전원선이고, 상기 제3 전원선은 상기 제4 전원선보다 상기 기판의 중심축으로부터 더 멀리 떨어져 있다.
일부 실시예에서, 각각의 상기 비아 홀은 서로 다른 면적을 갖는다.
일부 실시예에서, 상기 제1 전원선과 상기 제2 전원선은 서로 다른 층에 배치된다.
일부 실시예에서, 상기 연결층의 재료는 게이트선이 배치되는 층의 재료와 동일하다.
일부 실시예에서, 상기OLED 표시 장치는 어레이로 배열된 복수의 픽셀 유닛을 포함하고, 각각의 상기 픽셀 유닛은 행 방향으로 배열된 복수의 상기 서브 픽셀을 포함하고, 복수의 상기 픽셀 유닛에서 동일한 색상의 상기 서브 픽셀은 서브 픽셀의 열을 형성한다.
일부 실시예에서, 상기 제1 전원선은 N개의 상기 픽셀 유닛에서의 서브 픽셀의 각 열에 전기적으로 연결되고, 여기서 N≥1이다.
일부 실시예에서, 상기 제2 전원선은 K개의 상기 제1 전원선에 전기적으로 연결되고, 여기서 K≥2이다.
일부 실시예에서, 상기 픽셀 유닛의 각각은 상이한 색상의 3개의 서브 픽셀 또는 상이한 색상의 4개의 서브 픽셀을 포함한다.
일부 실시예에서, 상기 리드 배열 구조는 상기 표시 영역에 배치된 게이트선을 더 포함하고, 상기 제2 전원선과 상기 게이트선 사이의 끼인각은 예각이다.
일부 실시예에서, 상기 리드 배열 구조는 제1 데이터선 및 제2 데이터선을 포함하고, 상기 제1 데이터선은 상기 표시 영역에 배치되고, 상기 제2 데이터선은 상기 리드 영역에 배치되고, 상기 제2 데이터선의 일단은 상기 기판 상의 상기 연결 단자에 연결되고, 상기 제2 데이터선의 타단은 상기 제1 데이터선에 연결된다.
일부 실시예에서, 상기 제2 데이터선의 적어도 일부와 상기 표시 영역에 배치된 게이트선 사이의 끼인각은 예각이다.
일부 실시예에서, 상기 제1 데이터선과 상기 제1 전원선은 서로 평행하게 배치된다.
일부 실시예에서, 각각의 상기 제2 전원선의 폭은 상기 제2 전원선에 연결된 모든 상기 제1 전원선의 폭의 합과 양의 상관 관계가 있다.
본 발명의 제2 측면은 전술한 리드 배열 구조를 포함하는 표시 장치를 제공한다.
도 1 및 도 2는 본 발명의 제1 실시예에 따른 OLED 표시 장치용 리드 배열 구조의 부분 구조도이다.
도 3은 본 발명의 제2 실시예에 따른 OLED 표시 장치용 리드 배열 구조의 부분 구조도이다.
도 4 및 도 5는 본 발명의 제3 실시예에 따른 OLED 표시 장치용 리드 배열 구조의 부분 구조도이다.
본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명의 기술적 방안을 보다 잘 이해할 수 있도록, 첨부된 도면 및 구체적인 실시예를 참조하여 본 발명을 상세히 설명하면 다음과 같다. 이하에서는 첨부된 도면 및 구체적인 실시예를 참조하여 본 발명의 실시예를 보다 구체적으로 설명하나, 본 발명을 한정하려는 의도는 아니다.
본 발명의 실시예에서 사용된 "제1", "제2" 등과 같은 용어는 순서, 수량 또는 중요도를 나타내지 않으며, 단지 서로 다른 부분을 구별하기 위한 것이다. "포함하다" 또는 "구비하다" 등과 같은 용어는 용어 앞의 요소가 용어 뒤에 나열된 요소를 포함하는 것을 의미하며, 다른 요소도 포함할 가능성을 배제하지 않는다. "위", "아래", "좌", "우" 등과 같은 용어는 상대적인 위치 관계를 나타내기 위한 것일 뿐이다. 기술된 객체의 절대 위치가 변경되면 그에 따라 상대 위치 관계도 변경될 수 있다.
본 발명의 실시예에서 특정 장치가 제 1 장치와 제 2 장치 사이에 배치되는 것으로 설명되는 경우, 특정 장치와 제 1 장치 또는 제 2 장치 사이에 개재 장치가 있을 수도 있고 없을 수도 있다. 특정 장치가 다른 장치와 연결되어 있다고 설명하는 경우, 특정 장치는 개재 장치 없이 다른 장치와 직접 연결될 수도 있고, 다른 장치와 직접 연결되지 않고 개재 장치를 통해 연결될 수도 있다.
본 발명의 실시예들에서 "동일한 층"이라는 용어는 동일한 단계에서 동시에 형성되는 층들 사이의 관계를 의미한다. 예를 들어, 하나의 게이트 전극과 하나 이상의 전원선이 동일한 재료 층에서 동일한 패터닝 프로세스의 하나 이상의 단계를 수행하여 형성될 때 이들은 동일한 층에 배치된다. 다른 예로, 하나의 게이트 전극을 형성하는 단계와 하나 이상의 전원선을 형성하는 단계를 동시에 수행함으로써, 게이트 전극과 하나 이상의 전원선을 동일한 층에 형성할 수 있다. "동일한 층"이라는 용어는 항상 층의 두께가 동일하거나 단면도에서의 층들이 동일함을 의미하지는 않는다.
본 명세서에서 사용되는 모든 용어(기술적인 또는 과학적인 용어를 포함함)는 특별히 달리 정의되지 않는 한 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 이해하는 것과 동일한 의미를 갖는다. 또한, 범용 사전에 정의된 것과 같은 용어는 관련 기술의 맥락에서 그 의미와 일치하는 의미를 갖는 것으로 해석되어야 하며, 여기에 명시적으로 언급되지 않는 한 이상화되거나 극도로 형식화된 의미로 해석되어서는 안 됨을 이해해야 한다.
관련 분야의 통상의 지식을 가진 자에게 알려진 기술, 방법 및 장치는 상세하게 논의되지 않을 수 있지만, 적절한 경우, 상기 기술, 방법 및 장치는 명세서의 일부로 간주되어야 한다.
이하, 도 1 내지 도 5를 참조하여 본 발명의 일부 실시예를 설명한다.
본 발명의 일 측면에 따르면, OLED 표시 장치용 리드 배열 구조가 제공된다. 도 1에 도시된 바와 같이, 상기 리드 배열 구조는 OLED 표시 장치의 기판(B) 상에 배치된다. 기판(B)은 표시 영역(Z)과 표시 영역(Z)을 둘러싸는 리드 영역(Y)을 포함한다. 리드 배열 구조는 전원선(1) 및 십자형으로 배열된 데이터선(2)과 게이트선(3)을 포함한다. 데이터선(2)과 게이트선(3)은 교차하여 복수의 픽셀 영역을 형성한다. 각각의 픽셀 영역은 구동 영역(Z1)과 발광 영역(Z2)으로 구분되는데, 즉 표시 영역(Z)은 픽셀 구동 영역(Z1)과 발광 영역(Z2)을 포함하고, 발광 영역은 광 출사 영역이다.
전원선(1)은 OLED 표시 장치에서 구동 트랜지스터의 소스 전극에 전기 신호를 제공하도록 구성된다. 데이터선(2)은 OLED 표시 장치에서 스위치 트랜지스터의 소스 전극에 전기 신호를 제공하도록 구성된다. 게이트선(3)은 OLED 표시 장치에서 스위치 트랜지스터의 게이트에 전기 신호를 제공하도록 구성된다.
예시적인 실시예에서, 구동 트랜지스터 및 스위치 트랜지스터는 박막 트랜지스터(Thin Film Transistor, TFT)이다.
게이트선(3)은 게이트선 인입측의 구동 회로에 의해 구동된다. 이 구동 회로는 게이트 구동 회로이다. 게이트 구동 회로는 데이터선 및 전원선과 동일한 측의 인출단자를 통해 기판 외부의 외부 구동 회로에 연결된다.
또한, 도 2에 도시된 바와 같이, OLED 표시 장치는 서브 픽셀의 수가 많다는 점을 고려하여 전원선(1)이 모든 서브 픽셀의 픽셀 전극을 효과적으로 구동할 수 있도록 전원선(1)은 제1전원선(11)과 제2 전원선(12)을 포함한다. 각각의 제1 전원선(11)은 표시 영역(Z)에 배열되고, 표시 영역(Z)의 복수의 서브 픽셀 열에 연결된다. 각각의 제2 전원선(12)은 표시 영역(Z) 외부의 리드 영역(Y)에 배열되고, 일단이 기판(B) 상의 연결 단자에 연결되고 타단이 복수의 제1 전원선(11)에 연결된다. 이와 같이 기판(B)으로부터 연장된 리드 영역(Y)에 배치되는 제2 전원선(12) 각각은 표시 영역(Z)에 위치한 K개의 제1 전원선(11)을 구동할 수 있고, 표시 영역(Z)의 각 제1 전원선(11)은 동작하도록 N개의 서브 픽셀 열의 픽셀 전극을 구동할 수 있으며, 여기서 K, N≥2이다. 제2 전원선(12)에 연결된 제1 전원선(11)의 수(K)와 제1 전원선(11)에 연결된 서브 픽셀의 열의 수(N)는 필요에 따라 설정될 수 있다. 또한, 표시 영역(Z)에서 서브 픽셀의 픽셀 전극이 동작하도록 구동하기 위해, 서브 픽셀에 연결된 게이트선(3)은 게이트선 인입측의 구동 회로에 의해 구동될 수 있고, 데이터선(2) 및 전원선(1)은 동일한 측의 인출단자를 통해 기판(B)의 외부 회로로 인출된다.
일부 실시예에서, 각각의 제2 전원선(12)의 폭은 그에 연결된 모든 제1 전원선(11)의 폭의 합과 양의 상관관계가 있으며, 즉, 제2 전원선(12)에 연결된 모든 제1 전원선(11)의 폭의 합이 클수록 제2 전원선(12)의 폭이 더 크고, 제2 전원선(12)에 연결된 모든 제1 전원선(11)의 폭의 합이 작아질수록 제2 전원선(12)의 폭이 작아진다. 이러한 방식으로 전기 에너지의 전송 안정성이 보장될 수 있다.
일부 실시예에서, 상이한 위치에서 전원선(1)의 배선 거리는 상이하므로, 상이한 위치에서 전력선(1)의 폭은 다양한 위치에서 전력선(1)의 저항의 균형을 맞추기 위해 조정될 필요가 있다.
예를 들어, 동일한 제1 전원선(11)에 연결된 2개의 제2 전원선(12) 중 기판의 외부에 근접한 제2 전원선(12)은 더 긴 길이와 더 넓은 너비를 가지며, 기판의 내부에 근접한 제2 전원선(12)은 더 짧은 길이와 더 좁은 너비를 갖는다. 기판의 외부에 근접한 제2 전원선(12)은 기판의 내부에 근접한 제2 전원선(12)보다 기판의 중심축으로부터 더 멀리 떨어져 있다.
다른 예로서, 서로 다른 제1 전원선(11)에 연결된 2개의 제2 전원선(12) 에서, 기판의 외부에 근접한 제1 전원선(11)에 연결된 제2 전원선(12)은 더 긴 길이와 더 넓은 너비를 가지며, 기판 내부에 근접한 제1 전원선(11)에 연결된 제2 전원선(12)은 더 짧은 길이와 더 좁은 너비를 갖는다. 기판의 외부에 근접한 제2 전원선(12)은 기판의 내부에 근접한 제2 전원선(12)보다 기판의 중심축으로부터 더 멀리 떨어져 있다.
전원선(1) 의 배선 압력을 줄이기 위해, 일부 실시예에서, 제1 전원선(11)과 제2 전원선(12)은 서로 다른 층에 배치되어 전원선(1)의 배선을 용이하게 하고, 동시에 전원선(1)과 서브 픽셀 사이의 연결을 실현한다.
또한, 제1 층에 배치된 제2 전원선(12)과 제2 층에 배치된 제1 전원선(11) 사이의 층간 연결을 용이하게 하기 위해, 일부 실시예에서, 리드 배열 구조는 연결층(4)을 더 포함한다. 연결층은 제1 전원선(11)과 다른 층에 배치된 도체층이다. 제1 층에 배치된 제2 전원선(12)은 연결층(4)을 통해 제2 층에 배치된 제1 전원선(11)과 연결된다. 연결층(4)은 서로 다른 층에 배치된 서로 다른 전원선 사이에서 전기 에너지의 전달을 실현할 수 있으며, 그 재료는 필요에 따라 선택될 수 있다. 일부 실시예에서, 연결층(4)의 재료는 게이트선(3)이 배치되는 층의 재료와 동일하므로 비용을 절감하고 전기 에너지의 효과적인 전달을 실현할 수 있다.
예시적인 실시예에서, 연결층의 재료는 Al(알루미늄), Cu(구리), Mo(몰리브덴), Cr(크롬), Ti(티타늄) 및 기타 금속과 같은 게이트 금속이다.
다른 실시예에서, 연결층의 재료는 애노드층 또는 다른 전도층의 재료와 동일하지만, 이는 본 개시에서 제한되지 않는다.
더욱이, 일부 실시예에서, 연결층(4)에는 복수의 비아 홀이 제공되고, 제2 전원선(12)은 복수의 비아 홀을 통해 연결층(4)에 연결된다. 비아 홀의 개수와 크기는 제2 전원선(12)의 개수, 제2 전원선(12)의 크기, 연결층(4)의 면적 등의 요인에 따라 조절될 수 있으므로, 비아 홀의 개수와 크기를 조절하여 대응하는 전원선(1)의 저항을 조절함으로써, 전원선(1)은 기판(B) 영역 전체에서 보다 균형 잡힌 저항 분포를 가질 수 있다.
일부 실시예에서, 각각의 제2 전원선(12)에 대응하는 비아 홀의 개수는 제2 전원선(12)에 연결된 제1 전원선(11)의 개수와 관련된다. 일반적으로, 제2 전원선(12) 각각에 연결된 제1 전원선(11)의 개수가 많을수록 더 많은 비아 홀이 필요하다. 이와 같이, 비아 홀의 개수를 조절하여 대응하는 전원선(1)의 저항을 조절함으로써, 복수의 전원선(1)은 기판(B) 영역 전체에서 보다 균형 잡힌 저항 분포를 가질 수 있다.
또한, 각각의 비아 홀이 동일한 면적을 갖는 경우, 상대적 외측에 위치한 제2 전원선(12)에 대응하는 비아 홀의 개수는 상대적 내측에 위치한 제2 전원선(12)에 대응하는 비아 홀의 개수보다 많다. 여기서 상대적 외측은 기판(B)의 중심축에서 상대적으로 먼 위치를 의미하며, 중심축에서 멀어질수록 제2 전원선(12)과 제1 전원선(11) 사이의 끼인각이 작아진다. 상대적 내측은 기판(B)의 중심축에서 상대적으로 가까운 위치를 의미하며, 중심축에서 가까울수록 제2 전원선(12)과 제1 전원선(11) 사이의 끼인각이 커진다. 이러한 방식으로 비아 홀의 개수를 설계하면 균형 잡힌 저항을 얻을 수 있다.
즉, 각각의 비아 홀이 동일한 면적을 갖는 경우, 연결층(4) 상의 제3 전원선에 대응하는 비아 홀의 개수는 연결층(4) 상의 제4 전원선에 대응하는 비아 홀의 개수보다 많다. 여기서, 제3 전원선과 제4 전원선은 각각 제2 전원선에서 서로 다른 전원선이고, 제3 전원선은 제4 전원선보다 기판의 중심축에서 더 멀리 떨어져 있다.
또한, 비아 홀의 개수를 설정하기 어려운 경우, 비아 홀의 총면적을 기준으로 제2 전원선(12)과 비아 홀 사이의 접촉 면적을 증가시킬 수 있다. 이와 같이, 상대적 외측에 위치한 제2 전원선(12)에 대응하는 모든 비아홀의 총면적은 상대적 내측에 위치한 제2 전원선(12)에 대응하는 모든 비아홀의 총면적보다 크다. 이와 같이, 상대적 외측에 배치된 비아 홀의 총 면적이 더 크므로, 제2 전원선(12)과 비아 홀 사이의 접촉 면적을 증가시키고 각 제2 전원선(12)의 저항 균형을 실현하는 데 더욱 유리하다.
또한, 각각의 비아 홀의 면적이 다른 경우, 상대적 외측에 위치한 제2 전원선(12)에 대응하는 모든 비아 홀의 총면적이 상대적 내측에 위치한 제2 전원선(12)에 대응하는 모든 비아 홀의 총면적보다 크도록 보장하면 된다.
즉, 연결층(4) 상의 제3 전원선에 대응하는 비아 홀의 총면적은 연결층(4) 상의 제4 전원선에 대응하는 비아 홀의 총면적보다 크다.
전술한 바와 같이, 제1 전원선(11) 각각은 표시 영역(Z)에 배치되고 표시 영역(Z)에서 복수의 서브 픽셀 열에 연결되며, 여기서 적어도 두 열의 서브 픽셀의 배열과 색상은 필요에 따라 설정할 수 있다. 일부 실시예에서, 상기 OLED 표시 장치는 행으로 배열된 복수의 픽셀 유닛을 포함하고, 각각의 픽셀 유닛은 가로 방향으로(즉, 행 방향으로) 배열된 복수의 서브 픽셀을 포함하고, 복수의 픽셀 유닛에서 동일한 색상을 갖는 서브 픽셀은 서브 픽셀의 열을 형성한다. 이러한 방식으로, 각각의 제1 전원선(11)은 동일한 색상을 갖는 복수의 서브 픽셀 열을 구동할 수 있어 전원선(1)의 배선 압력을 감소시킨다.
상술한 OLED 표시 장치용 리드 배열 구조에 기초하여, 픽셀 유닛에 포함되는 서브 픽셀의 수에 따라 이하의 두 가지 실시예가 있을 수 있으나, 이에 한정되는 것은 아니다.
제1 실시예
표시 영역(Z)의 각 행에서, 서로 인접하게 배열된 N1개의 픽셀 유닛은 동일한 제1 전원선(11)에 의해 구동되며, 여기서 N1≥1이고, 각 픽셀 유닛은 서로 다른 색상의 가로 방향으로 배열된 4개의 서브 픽셀을 포함하고, 이에 의해 서브 픽셀의 복수의 행을 갖는 배열을 형성한다. 각 픽셀 유닛의 구조는 도 3에 도시되어 있다. 각 픽셀 유닛은 서로 다른 색상에 대응하는 4개의 서브 픽셀, 즉 레드(R) 서브 픽셀, 그린(G) 서브 픽셀, 블루(B) 서브 픽셀 및 화이트(W) 서브 픽셀을 포함한다. 표시 영역(Z)의 제1 전원선(11)은 4개의 다른 색상에 대응하는 서브 픽셀을 구동하므로, 각각의 제1 전원선(11)은 4ХN1개의 서브 픽셀 열에 전력 신호를 제공할 수 있다. 기판(B) 상의 서브 픽셀의 총 열 수는 M이다. 제1 전원선(11)의 수가 일반적으로 2보다 크므로 N1<(M/8)이다. 리드 영역(Y)에 배치된 제2 전원선(12)은 픽셀 영역(Z)에서 4ХK1개의 제1 전원선(11)에 연결될 수 있으며, 여기서 K1≥2이다.
예시적인 실시예에서, 각각의 제1 전원선(11)은 픽셀 유닛의 동일한 열에 있는 4개의 열의 서브 픽셀에 전력 신호를 제공할 수 있다. 즉, 하나의 픽셀 유닛 열에 전력 신호를 제공할 수 있다. 이 경우, 제1 전원선(11)의 개수는 기판(B) 상의 픽셀 유닛의 열의 개수이다.
제2 실시예
표시 영역(Z)의 각 행에서, 서로 인접하게 배열된 N2개의 픽셀 유닛은 동일한 제1 전원선(11)에 의해 구동되며, 여기서 N2≥1이고, 각 픽셀 유닛은 서로 다른 색상의 가로 방향으로 배열된 3개의 서브 픽셀을 포함하고, 이에 의해 서브 픽셀의 복수의 행을 갖는 배열을 형성한다. 각 픽셀 유닛의 구조는 도4와 도5에 도시되어 있다. 각 픽셀 유닛은 서로 다른 색상에 대응하는 3개의 서브 픽셀, 즉 레드(R) 서브 픽셀, 그린(G) 서브 픽셀 및 블루(B) 서브 픽셀을 포함한다. 표시 영역(Z)의 제1 전원선(11)은 3개의 다른 색상에 대응하는 서브 픽셀을 구동하므로, 각각의 제1 전원선(11)은 3×N2개의 서브 픽셀 열에 전력 신호를 제공할 수 있다. 기판(B) 상의 서브 픽셀의 총 열 수는 M이다. 제1 전원선(11)의 수가 일반적으로 2보다 크므로 N2<(M/6)이다. 리드 영역(Y)에 배치된 제2 전원선(12)은 픽셀 영역에서 3×K2개의 제1 전원선(11)에 연결될 수 있으며, 여기서 K2≥2이다.
예시적인 실시예에서, 각각의 제1 전원선(11)은 픽셀 유닛의 동일한 열에 있는 3개의 열의 서브 픽셀에 전력 신호를 제공할 수 있다. 즉, 하나의 픽셀 유닛 열에 전력 신호를 제공할 수 있다. 이 경우, 제1 전원선(11)의 개수는 기판(B) 상의 픽셀 유닛의 열의 개수이다.
제2 전원선(12)을 기판(B)의 연결 단자에 수렴하는 것을 용이하게 하기 위해, 일부 실시예에서 제2 전원선(12)과 표시 영역에 배치된 게이트선(3) 사이의 끼인각은 예각이다.
여기서, 데이터선(2) 및 게이트선(3)과 열로 배열된 서브 픽셀과의 연결을 용이하게 하여 표시 영역(Z)을 형성함과 동시에 기판(B) 상의 연결 단자에 연결하기 위해, 일부 실시예에서 상기 데이터선(2)은 제1 데이터선(21) 및 제2 데이터선(22)을 포함하고, 제1 데이터선(21)은 표시 영역(Z)에 배열되고, 제2 데이터선(22)은 리드 영역(Y)에 배열된다. 제2 데이터선(22)의 일단은 기판(B) 상의 연결 단자에 연결되고, 타단은 제1 데이터선(21)에 연결된다.
또한, 제2 데이터선(22)을 기판(B)의 연결 단자에 수렴하는 것을 용이하게 하기 위해, 일부 실시예에서 제2 데이터선(22)의 적어도 일부와 표시 영역에 배치된 게이트선(3) 사이의 끼인각은 예각이다.
또한, 일부 실시예에서, 제1 데이터선(21)과 제1 전원선(11)은 서로 평행하게 배열되어, 제1 데이터선(21)과 제1 전원선(11)의 교차를 감소시킬 수 있어, 리드 배열 구조의 레이아웃이 더 합리적이고 디스플레이 효과가 향상된다.
상기 기술방안에서, 전원선(1)은 제1 전원선(11) 및 제2 전원선(12)을 포함하고, 각각의 제1 전원선(11)은 표시 영역의 복수의 서브 픽셀 열에 연결되고, 각각의 제2 전원선(12)은 표시 영역 외부의 리드 영역(Y)에 배치되며, 일단은 기판(B) 상의 연결 단자에 연결되고 타단은 복수의 제1 전원선(11)에 연결된다. 즉, 각각의 전원선(11)은 복수의 서브 픽셀 열을 구동할 수 있고, 각각의 제2 전원선(12)은 복수의 제1 전원선(11)을 구동할 수 있어, 전원선(1)의 배선 압력을 감소시키고, 픽셀 공간의 활용율을 향상시키고, 디스플레이 효과를 향상시킨다. 또한, 종래에서 전원선은 리드 영역의 전체 전도성 층에 의해 인출되므로 상이한 영역의 전력 신호가 전원선에서 상이한 손실을 야기할 것이다. 본 발명에서는 하나의 전원선으로 복수의 서브 픽셀 열을 구동하는 모드를 채택하는데, 이는 지역별로 전원선을 설정하는 것과 동일하며, 이는 대형 디스플레이에서 전원 신호 공급을 위한 저항 균형에 유리하다.
본 발명의 제2 측면에 따르면, 상기 리드 배열 구조를 포함하는 표시 장치가 제공된다. 본 발명의 실시예에서 표시 장치는 휴대폰, 태블릿 컴퓨터, 텔레비전, 모니터, 노트북 컴퓨터, 디지털 포토 프레임, 네비게이터 등과 같이 디스플레이 기능을 가진 모든 제품 또는 구성 요소일 수 있다. 이러한 표시 장치는 상기와 같은 리드 배열 구조를 갖기 때문에 리드 배열 구조의 장점의 전부 또는 적어도 일부를 갖는다. 본 발명의 표시 장치에서, 전원선(1)의 배선 압력이 작고, 픽셀 공간의 활용률이 높고, 고해상도가 제공되고, 표시 효과가 좋다.
또한, 본 명세서에서 예시적인 실시예를 설명하였지만, 그 범위는 등가 요소, 수정, 생략, 조합(예를 들어, 다양한 실시예가 교차되는 방안), 적응 또는 이에 기초한 변경을 갖는 임의의 또는 모든 실시예를 포함한다. 특허청구범위에 포함된 구성요소들은 청구범위에 사용된 언어에 기초하여 광범위하게 해석될 수 있으며, 본 명세서 또는 본 발명의 구현 동안에 설명된 예에 제한되지 않고, 예는 배타적이지 않은 것으로 해석되어야 한다. 따라서, 본 명세서 및 예는 단지 예로서 간주되어야 하며, 진정한 범위 및 사상은 첨부된 특허청구범위 및 그 균등물의 전체 범위에 의해 지시된다.
상기 설명은 예시적인 것이며 제한적인 것이 아니다. 예를 들어, 상기 예(또는 이들 중 하나 이상)는 서로 조합하여 사용될 수 있다. 예를 들어, 당업자는 위의 설명을 읽을 때 다른 실시예를 사용할 수 있다. 또한, 상술한 설명에서는 본 개시를 단순화하기 위해 다양한 특징을 그룹화하였다. 이것은 청구되지 않은 공개 기능이 모든 청구에 필요하다는 의도로 해석되어서는 안 된다. 반대로, 본 개시의 주제는 구체적으로 개시되는 실시예의 모든 특징보다 적을 수 있다. 따라서, 첨부된 청구범위는 예시 또는 실시예로서 상세한 설명에 통합되며, 여기서 각 청구범위는 독립적으로 별도의 실시예로 간주되며, 이러한 실시예는 다양한 조합 또는 순열로 서로 결합될 수 있는 것으로 간주된다. 본 개시내용의 범위는 첨부된 청구범위 및 이러한 청구범위에 의해 부여된 균등물의 전체 범위를 참조하여 결정되어야 한다.
상기 실시예는 본 발명의 예시적인 실시예에 불과하며, 본 발명을 한정하려는 의도가 아니다. 본 개시내용의 보호 범위는 청구범위에 의해 정의된다. 본 기술 분야의 통상의 지식을 가진 자는 본 발명의 본질 및 보호 범위 내에서 본 발명에 대해 다양한 수정 또는 균등한 대체를 할 수 있으며, 이러한 수정 또는 균등한 대체도 본 발명의 보호 범위에 속하는 것으로 간주되어야 한다.

Claims (19)

  1. 표시 장치의 기판 상에 배치되는 리드 배열 구조에 있어서,
    상기 기판은 표시 영역 및 상기 표시 영역을 둘러싸는 리드 영역을 포함하며,
    상기 리드 배열 구조는 제1 전원선 및 제2 전원선을 포함하고,
    상기 제1 전원선은 상기 표시 영역에 배치되고, 하나의 상기 제1 전원선은 복수의 서브 픽셀 열에 전기적으로 연결되고,
    상기 제2 전원선은 상기 리드 영역에 배치되고, 상기 제2 전원선의 일단은 상기 기판 상의 연결 단자에 연결되고, 상기 제2 전원선의 타단은 복수의 상기 제1 전원선에 전기적으로 연결되는
    OLED 표시 장치용 리드 배열 구조.
  2. 제1항에 있어서,
    연결층을 더 포함하고,
    상기 제2 전원선은 상기 연결층을 통해 상기 제1 전원선에 전기적으로 연결되는
    리드 배열 구조.
  3. 제2항에 있어서,
    상기 연결층에는 복수의 비아 홀이 형성되고, 상기 제2 전원선은 복수의 상기 비아 홀을 통해 상기 연결층과 연결되는
    리드 배열 구조.
  4. 제3항에 있어서,
    상기 제2 전원선 각각에 대응하는 상기 비아 홀의 개수는 상기 제2 전원선이 연결되는 상기 제1 전원선의 개수와 관련되는
    리드 배열 구조.
  5. 제 3 항에 있어서,
    상기 비아 홀 각각이 동일한 면적을 갖는 경우, 상기 연결층 상의 제 3 전원선에 대응하는 비아 홀의 개수는 상기 연결층 상의 제 4 전원선에 대응하는 비아 홀의 개수보다 많고,
    상기 제3 전원선과 상기 제4 전원선은 각각 상기 제2 전원선에서 서로 다른 전원선이고, 상기 제3 전원선은 상기 제4 전원선보다 상기 기판의 중심축으로부터 더 멀리 떨어져 있는
    리드 배열 구조.
  6. 제 3 항에 있어서,
    상기 연결층 상의 제3 전원선에 대응하는 모든 비아 홀의 총면적은 상기 연결층 상의 제4 전원선에 대응하는 모든 비아 홀의 총면적보다 크고,
    상기 제3 전원선과 상기 제4 전원선은 각각 상기 제2 전원선에서 서로 다른 전원선이고, 상기 제3 전원선은 상기 제4 전원선보다 상기 기판의 중심축으로부터 더 멀리 떨어져 있는
    리드 배열 구조.
  7. 제6항에 있어서,
    각각의 상기 비아 홀은 서로 다른 면적을 갖는
    리드 배열 구조.
  8. 제2항 내지 제7항 중 어느 한 항에 있어서,
    상기 제1 전원선과 상기 제2 전원선은 서로 다른 층에 배치되는
    리드 배열 구조.
  9. 제2항 내지 제7항 중 어느 한 항에 있어서,
    상기 연결층의 재료는 게이트선이 배치되는 층의 재료와 동일한
    리드 배열 구조.
  10. 제1항 내지 제9항 중 어느 한 항에 있어서,
    상기OLED 표시 장치는 어레이로 배열된 복수의 픽셀 유닛을 포함하고, 각각의 상기 픽셀 유닛은 행 방향으로 배열된 복수의 상기 서브 픽셀을 포함하고, 복수의 상기 픽셀 유닛에서 동일한 색상의 상기 서브 픽셀은 서브 픽셀의 열을 형성하는
    리드 배열 구조.
  11. 제10항에 있어서,
    상기 제1 전원선은 N개의 상기 픽셀 유닛에서의 서브 픽셀의 각 열에 전기적으로 연결되고,
    여기서 N≥1인
    리드 배열 구조.
  12. 제10항에 있어서,
    상기 제2 전원선은 K개의 상기 제1 전원선에 전기적으로 연결되고,
    여기서 K≥2인
    리드 배열 구조.
  13. 제 10 항에 있어서,
    상기 픽셀 유닛의 각각은 상이한 색상의 3개의 서브 픽셀 또는 상이한 색상의 4개의 서브 픽셀을 포함하는
    리드 배열 구조.
  14. 제1항 내지 제13항 중 어느 한 항에 있어서,
    상기 표시 영역에 배치된 게이트선을 더 포함하고,
    상기 제2 전원선과 상기 게이트선 사이의 끼인각은 예각인
    리드 배열 구조.
  15. 제1항 내지 제14항 중 어느 한 항에 있어서,
    상기 리드 배열 구조는 제1 데이터선 및 제2 데이터선을 포함하고,
    상기 제1 데이터선은 상기 표시 영역에 배치되고,
    상기 제2 데이터선은 상기 리드 영역에 배치되고, 상기 제2 데이터선의 일단은 상기 기판 상의 상기 연결 단자에 연결되고, 상기 제2 데이터선의 타단은 상기 제1 데이터선에 연결되는
    리드 배열 구조.
  16. 제15항에 있어서,
    상기 제2 데이터선의 적어도 일부와 상기 표시 영역에 배치된 게이트선 사이의 끼인각은 예각인
    리드 배열 구조.
  17. 제15항에 있어서,
    상기 제1 데이터선과 상기 제1 전원선은 서로 평행하게 배치되는
    리드 배열 구조.
  18. 제1항 내지 제17항 중 어느 한 항에 있어서,
    각각의 상기 제2 전원선의 폭은 상기 제2 전원선에 연결된 모든 상기 제1 전원선의 폭의 합과 양의 상관 관계가 있는
    리드 배열 구조.
  19. 제1항 내지 제18항 중 어느 한 항의 리드 배열 구조를 포함하는 표시 장치.
KR1020227017854A 2020-03-23 2021-02-25 Oled 표시 장치용 리드 배열 구조 및 표시 장치 KR20220157932A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN202020375985.7 2020-03-23
CN202020375985.7U CN211182209U (zh) 2020-03-23 2020-03-23 一种用于oled显示装置的引线布置结构和显示装置
PCT/CN2021/077933 WO2021190239A1 (zh) 2020-03-23 2021-02-25 用于oled显示装置的引线布置结构和显示装置

Publications (1)

Publication Number Publication Date
KR20220157932A true KR20220157932A (ko) 2022-11-29

Family

ID=71799316

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020227017854A KR20220157932A (ko) 2020-03-23 2021-02-25 Oled 표시 장치용 리드 배열 구조 및 표시 장치

Country Status (6)

Country Link
US (1) US20220216293A1 (ko)
EP (1) EP4044245A4 (ko)
JP (1) JP2023518630A (ko)
KR (1) KR20220157932A (ko)
CN (1) CN211182209U (ko)
WO (1) WO2021190239A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN211182209U (zh) * 2020-03-23 2020-08-04 北京京东方技术开发有限公司 一种用于oled显示装置的引线布置结构和显示装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100725492B1 (ko) * 2005-09-24 2007-06-08 삼성전자주식회사 디스플레이장치
US8259249B2 (en) * 2009-10-12 2012-09-04 Samsung Electronics Co., Ltd. Display substrate, method of manufacturing the display substrate and display device having the display substrate
KR102026927B1 (ko) * 2012-12-24 2019-10-01 엘지디스플레이 주식회사 구동부를 포함하는 표시장치
KR102471194B1 (ko) * 2017-08-16 2022-11-24 엘지디스플레이 주식회사 표시 장치
KR102454287B1 (ko) * 2017-12-08 2022-10-12 엘지디스플레이 주식회사 유기 발광 표시 장치
CN115483262A (zh) * 2019-05-31 2022-12-16 武汉天马微电子有限公司 一种显示面板和显示装置
CN110718577B (zh) * 2019-10-23 2022-11-15 武汉天马微电子有限公司 一种显示模组及显示装置
CN211182209U (zh) * 2020-03-23 2020-08-04 北京京东方技术开发有限公司 一种用于oled显示装置的引线布置结构和显示装置

Also Published As

Publication number Publication date
EP4044245A1 (en) 2022-08-17
CN211182209U (zh) 2020-08-04
EP4044245A4 (en) 2023-08-16
US20220216293A1 (en) 2022-07-07
WO2021190239A1 (zh) 2021-09-30
JP2023518630A (ja) 2023-05-08

Similar Documents

Publication Publication Date Title
US10700147B2 (en) Array substrate, organic light emitting display panel and organic light emitting display device
US11688336B2 (en) Array substrate, display panel, spliced display panel and display driving method
WO2022057491A1 (zh) 显示基板及其制备方法、显示装置
US10756147B2 (en) Organic light-emitting display panel with improved resolution and electronic device
TWI478126B (zh) Surface light display device
US11515362B2 (en) Display panel and display device
US20220328611A1 (en) Display substrate, method of manufacturing the same, and display device
CN107562270B (zh) 一种触控显示面板及显示装置
TW201804234A (zh) 顯示面板
US20240078960A1 (en) Display device
US11538426B2 (en) Display panel and electronic apparatus
US10115927B2 (en) Display substrate, display panel and display device
US20080204377A1 (en) Organic EL display device
CN113517327B (zh) 显示面板、显示装置及显示方法
KR20220157932A (ko) Oled 표시 장치용 리드 배열 구조 및 표시 장치
WO2021227025A1 (zh) 一种显示面板及其制作方法、显示装置
US20240074257A1 (en) Display panel and electronic device
WO2021107145A1 (ja) 表示装置
CN111668241B (zh) 有机发光显示面板、显示装置
US20240138211A1 (en) Display substrate and display device
US20220406979A1 (en) Display panel and display device
CN111223892B (zh) 显示面板及显示终端
WO2023279374A1 (zh) 显示基板和显示装置
US20240078978A1 (en) Display substrate, method for manufacturing the same, and display device
US20240188349A1 (en) Display substrate and display device

Legal Events

Date Code Title Description
A201 Request for examination