KR20220046311A - 스토리지 장치 및 그 동작 방법 - Google Patents

스토리지 장치 및 그 동작 방법 Download PDF

Info

Publication number
KR20220046311A
KR20220046311A KR1020200129578A KR20200129578A KR20220046311A KR 20220046311 A KR20220046311 A KR 20220046311A KR 1020200129578 A KR1020200129578 A KR 1020200129578A KR 20200129578 A KR20200129578 A KR 20200129578A KR 20220046311 A KR20220046311 A KR 20220046311A
Authority
KR
South Korea
Prior art keywords
trim
information
requested
logical
logical addresses
Prior art date
Application number
KR1020200129578A
Other languages
English (en)
Inventor
김동욱
임동함
이준호
Original Assignee
에스케이하이닉스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에스케이하이닉스 주식회사 filed Critical 에스케이하이닉스 주식회사
Priority to KR1020200129578A priority Critical patent/KR20220046311A/ko
Priority to US17/215,310 priority patent/US11544184B2/en
Priority to CN202110503175.4A priority patent/CN114398295A/zh
Priority to TW110117507A priority patent/TW202215250A/zh
Publication of KR20220046311A publication Critical patent/KR20220046311A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/0292User address space allocation, e.g. contiguous or non contiguous base addressing using tables or multilevel address translation means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0253Garbage collection, i.e. reclamation of unreferenced memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0877Cache access modes
    • G06F12/0882Page mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0891Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches using clearing, invalidating or resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/10Address translation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/10Address translation
    • G06F12/1009Address translation using page tables, e.g. page table structures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/10Address translation
    • G06F12/109Address translation for multiple virtual address spaces, e.g. segmentation
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/14Word line organisation; Word line lay-out
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/10Providing a specific technical effect
    • G06F2212/1016Performance improvement
    • G06F2212/1024Latency reduction
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7201Logical to physical mapping or translation of blocks or pages

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Memory System (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

본 기술은 전자 장치에 관한 것으로, 본 기술에 따른, 향상된 트림 처리 동작 속도를 갖는 스토리지 장치는, 복수의 페이지들을 포함하는 메모리 장치, 호스트로부터 제공되는 복수의 논리 어드레스들과 상기 복수의 페이지들에 대응되는 복수의 물리 어드레스들 사이의 맵핑 관계를 포함하는 어드레스 맵핑 정보, 상기 복수의 논리 어드레스들 중 적어도 둘 이상인 제1 개수의 논리 어드레스들을 각각 포함하는 복수의 제1 논리 어드레스 그룹들의 트림 정보를 포함하는 제1 트림 비트맵 정보 및 상기 복수의 논리 어드레스들 중 상기 제1 개수보다 많은 제2 개수의 논리 어드레스들을 각각 포함하는 복수의 제2 논리 어드레스 그룹들의 트림 정보를 포함하는 제2 트림 비트맵 정보를 저장하는 버퍼 메모리 및 상기 호스트로부터 트림 요청된 논리 어드레스들의 개수에 기초하여 상기 어드레스 맵핑 정보, 상기 제1 트림 비트맵 정보 또는 상기 제2 트림 비트맵 정보 중 하나에 상기 트림 요청된 논리 어드레스들의 트림 상태를 저장하는 메모리 컨트롤러를 포함한다.

Description

스토리지 장치 및 그 동작 방법{STORAGE DEVICE AND OPERATING METHOD THEREOF}
본 발명은 전자 장치에 관한 것으로, 보다 구체적으로 본 발명은 스토리지 장치 및 그 동작 방법에 관한 것이다.
스토리지 장치는 컴퓨터나 스마트폰 등과 같은 호스트 장치의 제어에 따라 데이터를 저장하는 장치이다. 스토리지 장치는 데이터를 저장하는 메모리 장치와 메모리 장치를 제어하는 메모리 컨트롤러를 포함할 수 있다. 메모리 장치는 휘발성 메모리 장치 (Volatile Memory)와 비휘발성 메모리 장치 (Non Volatile Memory)로 구분될 수 있다.
휘발성 메모리 장치는 전원이 공급되는 동안에만 데이터를 저장하고, 전원 공급이 차단되면 저장된 데이터가 소멸되는 메모리 장치일 수 있다. 휘발성 메모리 장치에는 정적 랜덤 액세스 메모리 (Static Random Access Memory; SRAM), 동적 랜덤 액세스 메모리 (Dynamic Random Access Memory; DRAM) 등이 포함될 수 있다.
비휘발성 메모리 장치는 전원이 차단되어도 데이터가 소멸되지 않는 메모리 장치로서, 롬(Read Only Memory; ROM), PROM (Programmable ROM), EPROM (Electrically Programmable ROM), EEPROM (Electrically Erasable and Programmable ROM) 및 플래시 메모리(Flash Memory) 등이 있다.
본 발명의 실시 예는 향상된 트림 처리 동작 속도를 갖는 스토리지 장치 및 그 동작 방법을 제공한다.
본 발명의 실시 예에 따른 스토리지 장치는, 복수의 페이지들을 포함하는 메모리 장치, 호스트로부터 제공되는 복수의 논리 어드레스들과 상기 복수의 페이지들에 대응되는 복수의 물리 어드레스들 사이의 맵핑 관계를 포함하는 어드레스 맵핑 정보, 상기 복수의 논리 어드레스들 중 적어도 둘 이상인 제1 개수의 논리 어드레스들을 각각 포함하는 복수의 제1 논리 어드레스 그룹들의 트림 정보를 포함하는 제1 트림 비트맵 정보 및 상기 복수의 논리 어드레스들 중 상기 제1 개수보다 많은 제2 개수의 논리 어드레스들을 각각 포함하는 복수의 제2 논리 어드레스 그룹들의 트림 정보를 포함하는 제2 트림 비트맵 정보를 저장하는 버퍼 메모리 및 상기 호스트로부터 트림 요청된 논리 어드레스들의 개수에 기초하여 상기 어드레스 맵핑 정보, 상기 제1 트림 비트맵 정보 또는 상기 제2 트림 비트맵 정보 중 하나에 상기 트림 요청된 논리 어드레스들의 트림 상태를 저장하는 메모리 컨트롤러를 포함한다.
본 발명의 실시 예에 따른 복수의 페이지들을 포함하는 메모리 장치, 버퍼 메모리, 및 상기 메모리 장치와 상기 버퍼 메모리를 제어하는 메모리 컨트롤러를 포함하는 스토리지 장치는, 호스트로부터 제공되는 복수의 논리 어드레스들과 상기 복수의 페이지들에 대응되는 복수의 물리 어드레스들 사이의 맵핑 관계를 포함하는 어드레스 맵핑 정보를 생성하는 단계, 상기 복수의 논리 어드레스들 중 적어도 둘 이상인 제1 개수의 논리 어드레스들을 각각 포함하는 복수의 제1 논리 어드레스 그룹들의 트림 정보를 포함하는 제1 트림 비트맵 정보를 생성하는 단계, 상기 복수의 논리 어드레스들 중 상기 제1 개수보다 많은 제2 개수의 논리 어드레스들을 각각 포함하는 복수의 제2 논리 어드레스 그룹들의 트림 정보를 포함하는 제2 트림 비트맵 정보를 생성하는 단계, 상기 호스트로부터 트림 요청을 수신하는 단계, 상기 제2 트림 비트맵 정보에서 상기 복수의 제2 논리 어드레스 그룹들 중 상기 호스트로부터 트림 요청된 논리 어드레스들을 포함하는 트림 요청된 제2 논리 어드레스 그룹의 트림 정보를 트림 상태로 변경하는 단계, 상기 제2 트림 비트맵 정보에 저장된 상기 트림 요청된 제2 논리 어드레스 그룹의 트림 정보를 기초로, 상기 제1 트림 비트맵 정보에서 상기 복수의 제1 논리 어드레스 그룹들 중 상기 트림 요청된 논리 어드레스들 중 일부를 각각 포함하는 트림 요청된 제1 논리 어드레스 그룹들의 트림 정보를 트림 상태로 변경하는 단계 및 상기 제1 트림 비트맵 정보에 저장된 상기 트림 요청된 제1 논리 어드레스 그룹들의 트림 정보를 기초로, 상기 어드레스 맵핑 정보에서 상기 복수의 논리 어드레스들 중 상기 트림 요청된 논리 어드레스들의 맵핑 정보를 트림 상태로 변경하는 단계를 포함한다.
본 기술에 따르면, 향상된 트림 처리 동작 속도를 갖는 스토리지 장치 및 그 동작 방법이 제공된다.
도 1은 본 발명의 일 실시 예에 따른 스토리지 장치를 설명하기 위한 도면이다.
도 2는 본 발명의 일 실시 예에 따른 어드레스 맵핑 정보 및 트림 비트맵 정보를 설명하기 위한 도면이다.
도 3은 본 발명의 일 실시 예에 따른 복수의 트림 비트맵 정보를 설명하기 위한 도면이다.
도 4는 본 발명의 일 실시 예에 따른 어드레스 맵핑 정보에 트림 상태를 저장하는 예를 설명하기 위한 도면이다.
도 5a 및 도 5b는 본 발명의 일 실시 예에 따른 제1 트림 비트맵 정보를 이용하여 어드레스 맵핑 정보에 트림 상태를 저장하는 예를 설명하기 위한 도면이다.
도 6a 내지 도 6c는 본 발명의 일 실시 예에 따른 제2 트림 비트맵 정보를 이용하여 어드레스 맵핑 정보에 트림 상태를 저장하는 예를 설명하기 위한 도면이다.
도 7은 본 발명의 일 실시 예에 따른 메모리 장치에 제1 트림 비트맵 정보 및 제2 트림 비트맵 정보를 저장하는 예를 설명하기 위한 도면이다.
도 8은 본 발명의 일 실시 예에 따른 스토리지 장치의 동작 방법을 설명하기 위한 순서도이다.
도 9는 본 발명의 일 실시 예에 따른 어드레스 맵핑 정보에 트림 상태를 저장하는 방법을 설명하기 위한 도면이다.
도 10은 본 발명의 일 실시 예에 따른 제1 트림 비트맵 정보를 이용하여 어드레스 맵핑 정보에 트림 상태를 저장하는 방법을 설명하기 위한 순서도이다.
도 11은 본 발명의 일 실시 예에 따른 제2 트림 비트맵 정보를 이용하여 어드레스 맵핑 정보에 트림 상태를 저장하는 방법을 설명하기 위한 순서도이다.
도 12는 도 1의 메모리 장치를 설명하기 위한 도면이다.
도 13은 도 12의 메모리 블록들 중 어느 하나의 메모리 블록의 구조를 설명하기 위한 도면이다.
도 14는 도 1의 메모리 컨트롤러를 설명하기 위한 도면이다.
도 15는 본 발명의 일 실시 예에 따른 스토리지 장치가 적용된 메모리 카드 시스템을 보여주는 블록도이다.
도 16은 본 발명의 일 실시 예에 따른 스토리지 장치가 적용된 SSD(Solid State Drive) 시스템을 보여주는 블록도이다.
도 17은 본 발명의 일 실시 예에 따른 스토리지 장치가 적용된 사용자 시스템을 보여주는 블록도이다.
본 명세서 또는 출원에 개시되어 있는 본 발명의 개념에 따른 실시 예들에 대해서 특정한 구조적 내지 기능적 설명들은 단지 본 발명의 개념에 따른 실시 예를 설명하기 위한 목적으로 예시된 것으로, 본 발명의 개념에 따른 실시 예들은 다양한 형태로 실시될 수 있으며 본 명세서 또는 출원에 설명된 실시 예들에 한정되는 것으로 해석되어서는 아니 된다.
도 1은 본 발명의 일 실시예에 따른 스토리지 장치를 설명하기 위한 도면이다.
도 1을 참조하면, 스토리지 장치(50)는 메모리 장치(100) 및 메모리 장치의 동작을 제어하는 메모리 컨트롤러(200)를 포함할 수 있다. 스토리지 장치(50)는 휴대폰, 스마트폰, MP3 플레이어, 랩탑 컴퓨터, 데스크탑 컴퓨터, 게임기, TV, 테블릿 PC 또는 차량용 인포테인먼트(in-vehicle infotainment) 시스템 등과 같은 호스트(400)의 제어에 따라 데이터를 저장하는 장치일 수 있다.
스토리지 장치(50)는 호스트(400)와의 통신 방식인 호스트 인터페이스에 따라서 다양한 종류의 스토리지 장치들 중 어느 하나로 제조될 수 있다. 예를 들면, 스토리지 장치(50)는 SSD, MMC, eMMC, RS-MMC, micro-MMC 형태의 멀티 미디어 카드(multimedia card), SD, mini-SD, micro-SD 형태의 시큐어 디지털(secure digital) 카드, USB(universal serial bus) 저장 장치, UFS(universal flash storage) 장치, PCMCIA(personal computer memory card international association) 카드 형태의 저장 장치, PCI(peripheral component interconnection) 카드 형태의 저장 장치, PCI-E(PCI express) 카드 형태의 저장 장치, CF(compact flash) 카드, 스마트 미디어(smart media) 카드, 메모리 스틱(memory stick) 등과 같은 다양한 종류의 저장 장치들 중 어느 하나로 구성될 수 있다.
스토리지 장치(50)는 다양한 종류의 패키지(package) 형태들 중 어느 하나로 제조될 수 있다. 예를 들면, 스토리지 장치(50)는 POP(package on package), SIP(system in package), SOC(system on chip), MCP(multi-chip package), COB(chip on board), WFP(wafer-level fabricated package), WSP(wafer-level stack package) 등과 같은 다양한 종류의 패키지 형태들 중 어느 하나로 제조될 수 있다.
메모리 장치(100)는 데이터를 저장할 수 있다. 메모리 장치(100)는 메모리 컨트롤러(200)의 제어에 응답하여 동작한다. 메모리 장치(100)는 데이터를 저장하는 복수의 메모리 셀들을 포함하는 메모리 셀 어레이(미도시)를 포함할 수 있다.
메모리 셀들은 각각 하나의 데이터 비트를 저장하는 싱글 레벨 셀(Single Level Cell; SLC), 두 개의 데이터 비트들을 저장하는 멀티 레벨 셀(Multi Level Cell; MLC), 세 개의 데이터 비트들을 저장하는 트리플 레벨 셀(Triple Level Cell; TLC) 또는 네 개의 데이터 비트를 저장할 수 있는 쿼드 레벨 셀(Quad Level Cell; QLC)로 구성될 수 있다.
메모리 셀 어레이(미도시)는 복수의 메모리 블록들을 포함할 수 있다. 각 메모리 블록은 복수의 메모리 셀들을 포함할 수 있다. 하나의 메모리 블록은 복수의 페이지들을 포함할 수 있다. 실시 예에서, 페이지는 메모리 장치(100)에 데이터를 저장하거나, 메모리 장치(100)에 저장된 데이터를 리드하는 단위일 수 있다. 메모리 블록은 데이터를 지우는 단위일 수 있다.
실시 예에서, 메모리 장치(100)는 DDR SDRAM(Double Data Rate Synchronous Dynamic Random Access Memory), LPDDR4(Low Power Double Data Rate4) SDRAM, GDDR(Graphics Double Data Rate) SDRAM, LPDDR(Low Power DDR), RDRAM(Rambus Dynamic Random Access Memory), 낸드 플래시 메모리(NAND flash memory), 수직형 낸드 플래시 메모리(Vertical NAND), 노아 플래시 메모리(NOR flash memory), 저항성 램(resistive random access memory: RRAM), 상변화 메모리(phase-change random access memory: PRAM), 자기저항 메모리(magnetoresistive random access memory: MRAM), 강유전체 메모리(ferroelectric random access memory: FRAM), 스핀주입 자화반전 메모리(spin transfer torque random access memory: STT-RAM) 등이 될 수 있다. 본 명세서에서는 설명의 편의를 위해, 메모리 장치(100)가 낸드 플래시 메모리인 경우를 가정하여 설명한다.
메모리 장치(100)는 메모리 컨트롤러(200)로부터 커맨드(CMD) 및 어드레스(ADDR)를 수신하고, 메모리 셀 어레이 중 어드레스에 의해 선택된 영역을 액세스하도록 구성된다. 메모리 장치(100)는 어드레스(ADDR)에 의해 선택된 영역에 대해 커맨드(CMD)가 지시하는 동작을 수행할 수 있다. 예를 들면, 메모리 장치(100)는 쓰기 동작 (프로그램 동작), 리드 동작 및 소거 동작을 수행할 수 있다. 프로그램 동작 시에, 메모리 장치(100)는 어드레스(ADDR)에 의해 선택된 영역에 데이터를 프로그램 할 것이다. 리드 동작 시에, 메모리 장치(100)는 어드레스(ADDR)에 의해 선택된 영역으로부터 데이터를 읽을 것이다. 소거 동작 시에, 메모리 장치(100)는 어드레스(ADDR)에 의해 선택된 영역에 저장된 데이터를 소거할 것이다.
메모리 컨트롤러(200)는 스토리지 장치(50)의 전반적인 동작을 제어할 수 있다.
스토리지 장치(50)에 전원이 인가되면, 메모리 컨트롤러(200)는 펌웨어(firmware, FW)를 실행할 수 있다. 메모리 장치(100)가 플래시 메모리 장치인 경우, 펌웨어(FW)는 호스트(400)와의 통신을 제어하는 호스트 인터페이스 레이어(Host Interface Layer, HIL), 메모리 컨트롤러(200)는 호스트(400)와 메모리 장치(100) 간의 통신을 제어하는 플래시 변환 레이어(Flash Translation Layer, FTL) 및 메모리 장치(100)와의 통신을 제어하는 플래시 인터페이스 레이어(Flash Interface Layer, FIL)를 포함할 수 있다.
실시 예에서, 메모리 컨트롤러(200)는 호스트(400)로부터 데이터와 논리 블록 어드레스(Logical Block Address, LBA)를 입력 받고, 논리 블록 어드레스를 메모리 장치(100)에 포함된 데이터가 저장될 메모리 셀들의 주소를 나타내는 물리 블록 어드레스(Physical Block Address, PBA)로 변환할 수 있다. 본 명세서에서 논리 블록 어드레스(LBA)와 “논리 어드레스” 또는 “논리적 어드레스”는 같은 의미로 사용될 수 있다. 본 명세서에서 물리 블록 어드레스(PBA)와 “물리 어드레스” 또는 “물리적 어드레스”는 같은 의미로 사용될 수 있다.
메모리 컨트롤러(200)는 호스트(400)의 요청(request)에 따라 프로그램 동작, 리드 동작 또는 소거 동작 등을 수행하도록 메모리 장치(100)를 제어할 수 있다. 프로그램 동작 시, 메모리 컨트롤러(200)는 쓰기 커맨드, 물리 블록 어드레스 및 데이터를 메모리 장치(100)에 제공할 수 있다. 리드 동작 시, 메모리 컨트롤러(200)는 리드 커맨드 및 물리 블록 어드레스를 메모리 장치(100)에 제공할 수 있다. 소거 동작 시, 메모리 컨트롤러(200)는 소거 커맨드 및 물리 블록 어드레스를 메모리 장치(100)에 제공할 수 있다.
실시 예에서, 메모리 컨트롤러(200)는 호스트(400)로부터의 요청과 무관하게 자체적으로 커맨드, 어드레스 및 데이터를 생성하고, 메모리 장치(100)에 전송할 수 있다. 예를 들면, 메모리 컨트롤러(200)는 웨어 레벨링(wear leveling), 리드 리클레임(read reclaim), 가비지 컬렉션(garbage collection)등을 수행하는데 수반되는 리드 동작 및 프로그램 동작들을 수행하기 위한 커맨드, 어드레스 및 데이터를 메모리 장치(100)로 제공할 수 있다.
실시 예에서, 메모리 컨트롤러(200)가 적어도 둘 이상의 메모리 장치(100)들을 제어할 수 있다. 이 경우, 메모리 컨트롤러(200)는 동작 성능의 향상을 위해 메모리 장치(100)들을 인터리빙 방식에 따라 제어할 수 있다. 인터리빙 방식은 적어도 둘 이상의 메모리 장치(100)들에 대한 동작이 중첩되도록 제어하는 방식일 수 있다.
호스트(400)는 USB (Universal Serial Bus), SATA (Serial AT Attachment), SAS (Serial Attached SCSI), HSIC (High Speed Interchip), SCSI (Small Computer System Interface), PCI (Peripheral Component Interconnection), PCIe (PCI express), NVMe (NonVolatile Memory express), UFS (Universal Flash Storage), SD (Secure Digital), MMC (MultiMedia Card), eMMC (embedded MMC), DIMM (Dual In-line Memory Module), RDIMM (Registered DIMM), LRDIMM (Load Reduced DIMM) 등과 같은 다양한 통신 방식들 중 적어도 하나를 이용하여 스토리지 장치(50)와 통신할 수 있다.
메모리 컨트롤러(200)는 호스트(400)의 요청에 따라 메모리 장치(100)에 저장될 데이터를 임시로 저장하도록 버퍼 메모리(300)를 제어할 수 있다. 버퍼 메모리(300)에 저장되는 데이터는, 논리 어드레스에 따라 버퍼 메모리(300)내 미리 할당된 영역(미도시)에 저장될 수 있다.
한 번의 프로그램 동작으로 메모리 장치(100)에 입력되는 데이터의 크기는 프로그램 단위로 언급될 수 있다. 호스트(400)로부터 수신한 프로그램 요청에 따라 입력되는 데이터의 크기와 메모리 장치(100)의 프로그램 단위는 상이할 수 있다. 따라서, 메모리 컨트롤러(200)는 호스트(400)의 프로그램 요청에 따라 수신되는 데이터를 버퍼 메모리(300)에 저장할 수 있다. 이후, 메모리 컨트롤러(200)는 버퍼 메모리(300)에 저장된 데이터의 크기가 프로그램 단위가 되면 메모리 장치(100)에 프로그램 하도록 버퍼 메모리(300) 및 메모리 장치(100)를 제어할 수 있다.
버퍼 메모리(300)는 휘발성 메모리 장치일 수 있다. 따라서, 전원이 차단되면, 버퍼 메모리(300)에 저장된 데이터는 유지되지 않을 수 있다.
도 1을 참조하면, 버퍼 메모리(300)는 스토리지 장치(50)에 포함되면서, 메모리 컨트롤러(200)의 외부에 위치한 것으로 도시되어 있으나, 다양한 실시 예에서, 메모리 컨트롤러(200) 내부에 위치할 수 있다.
도 2는 본 발명의 일 실시 예에 따른 어드레스 맵핑 정보 및 트림 비트맵 정보를 설명하기 위한 도면이다.
도 2를 참조하면, 버퍼 메모리(300)는 어드레스 맵핑 정보(301) 및 트림 비트맵 정보(302)를 저장할 수 있다.
어드레스 맵핑 정보(301)는 호스트(400)로부터 제공되는 복수의 논리 어드레스들과 메모리 장치(100)에 포함된 복수의 페이지들에 대응되는 복수의 물리 어드레스들 사이의 맵핑 관계를 포함할 수 있다.
일 실시 예에서, 어드레스 맵핑 정보(301)는 메모리 장치(100)에 저장될 수 있다. 메모리 컨트롤러(200)는 어드레스 맵핑 정보(301) 중 일부를 리드하여 버퍼 메모리(300)에 저장할 수 있다.
도 2에서, 어드레스 맵핑 정보(301)가 제1 논리 어드레스 내지 제32 논리 어드레스(LA1~LA32)와 물리 어드레스들(PA) 간의 맵핑 관계를 포함하는 것으로 도시되었으나, 반드시 이에 한정되는 것은 아니고, 실시 예에 따라 어드레스 맵핑 정보(301)에 포함되는 논리 어드레스들의 개수는 다양할 수 있다.
트림 비트맵 정보(302)는 어드레스 맵핑 정보(301)에 포함된 복수의 논리 어드레스들(LA1~LA32)의 트림 정보를 포함할 수 있다. 이때, 트림 정보는 맵(map) 상태 또는 트림(trim) 상태(또는, 언맵(unmap) 상태) 중 하나를 포함할 수 있다. 맵 상태는 특정 논리 어드레스가 특정 물리 어드레스와 맵핑되어 있다는 정보를 나타낼 수 있다. 트림 상태는 특정 논리 어드레스와 맵핑된 물리 어드레스가 존재하지 않는다는 정보를 나타낼 수 있다.
일 실시 예에서, 트림 비트맵 정보(302)는 복수의 논리 어드레스들의 트림 정보를 나타내는 복수의 비트들을 포함할 수 있다. 예를 들어, 트림 비트맵 정보(302)에 포함된 특정 비트가 0으로 설정되는 경우, 해당 비트에 대응되는 논리 어드레스는 맵 상태일 수 있다. 다른 예로, 트림 비트맵 정보(302)에 포함된 특정 비트가 1로 설정되는 경우, 해당 비트에 대응되는 논리 어드레스는 트림 상태일 수 있다.
일 실시 예에서, 트림 비트맵 정보(302)는 맴셋(memset) 함수를 통해 복수의 논리 어드레스들의 트림 정보를 변경할 수 있다. 예를 들어, 트림 비트맵 정보(302)에 포함된 특정 비트에 언셋(unset) 동작이 수행되는 경우, 해당 비트에 대응되는 논리 어드레스의 트림 정보는 맵 상태로 변경될 수 있다. 다른 예로, 트림 비트맵 정보(302)에 포함된 특정 비트에 셋(set) 동작이 수행되는 경우, 해당 비트에 대응되는 논리 어드레스의 트림 정보는 트림 상태로 변경될 수 있다.
일 실시 예에서, 트림 비트맵 정보(302)는 호스트(400)로부터 제공되는 복수의 논리 어드레스들(LA1~LA32) 중 적어도 둘 이상의 논리 어드레스들을 포함하는 논리 어드레스 그룹들의 트림 정보를 포함할 수 있다. 구체적으로, 트림 비트맵 정보(302)에 포함된 복수의 비트들은 복수의 논리 어드레스 그룹들의 트림 정보를 나타낼 수 있다. 예를 들어, 트림 비트맵 정보(302)에 포함된 제1 트림 정보(Trim 1)는 제1 논리 어드레스 내지 제4 논리 어드레스(LA1~LA4)의 트림 정보를 나타낼 수 있다. 또한, 트림 비트맵 정보(302)에 포함된 제2 트림 정보(Trim 2)는 제5 논리 어드레스 내지 제8 논리 어드레스(LA5~LA8)의 트림 정보를 나타낼 수 있다. 또한, 트림 비트맵 정보(302)에 포함된 제3 트림 정보(Trim 3)는 제9 논리 어드레스 내지 제12 논리 어드레스(LA9~LA12)의 트림 정보를 나타낼 수 있다. 또한, 트림 비트맵 정보(302)에 포함된 제4 트림 정보(Trim 4)는 제13 논리 어드레스 내지 제16 논리 어드레스(LA13~LA16)의 트림 정보를 나타낼 수 있다. 또한, 트림 비트맵 정보(302)에 포함된 제8 트림 정보(Trim 8)는 제29 논리 어드레스 내지 제32 논리 어드레스(LA29~LA32)의 트림 정보를 나타낼 수 있다.
한편, 도 2에서는 트림 비트맵 정보(302)에 포함된 하나의 비트가 4개의 논리 어드레스들에 대한 트림 정보를 나타내는 것으로 도시되었으나, 반드시 이에 한정되는 것은 아니고, 실시 예에 따라 트림 비트맵 정보(302)에 포함된 하나의 비트에 대응되는 논리 어드레스의 개수는 다양할 수 있다.
일 실시 예에서, 호스트(400)로부터 트림 요청(trim request)을 수신하는 경우, 메모리 컨트롤러(200)는 트림 요청된 논리 어드레스들의 트림 상태를 트림 비트맵 정보(302)에 저장하도록 버퍼 메모리(300)를 제어할 수 있다. 일 실시 예에서, 트림 요청(trim request)은 언맵 요청으로 지칭될 수 있다. 예를 들어, 메모리 컨트롤러(200)가 호스트(400)로부터 제9 논리 어드레스 내지 제16 논리 어드레스(LA9~LA16)에 대한 트림 요청(trim request)을 제공받은 것으로 가정한다. 메모리 컨트롤러(200)는 트림 요청된 논리 어드레스들(LA9~LA16)의 트림 상태를 트림 비트맵 정보(302)에 저장하기 위한 커맨드(command)를 버퍼 메모리(300)로 제공할 수 있다. 버퍼 메모리(300)는 트림 비트맵 정보(302)에서 트림 요청된 논리 어드레스들(LA9~LA16) 중 일부를 각각 포함하는 제3 트림 정보(Trim 3) 및 제4 트림 정보(Trim 4)를 트림 상태로 변경할 수 있다. 이후, 메모리 컨트롤러(200)는 호스트(400)로 트림 요청(trim request)에 대한 응답 신호(response)를 제공할 수 있다. 또한, 메모리 컨트롤러(200)는 리드 동작, 프로그램 동작 등과 같은 내부 동작 중에 버퍼 메모리(300)로 트림 비트맵 정보(302)를 이용하여 어드레스 맵핑 정보(301)를 갱신하기 위한 커맨드(command)를 제공할 수 있다. 버퍼 메모리(300)는 제3 트림 정보(Trim 3) 및 제4 트림 정보(Trim 4)를 기초로 어드레스 맵핑 정보(301)에서 제9 논리 어드레스 내지 제16 논리 어드레스(LA9~LA16)의 맵핑 정보를 트림 상태(T)로 변경할 수 있다. 이후, 버퍼 메모리(300)는 제3 트림 정보(Trim 3) 및 제4 트림 정보(Trim 4)를 맵 상태로 변경할 수 있다.
이에 따라, 스토리지 장치(50)는 트림 비트맵 정보(302)를 이용하여 내부 동작 중 어드레스 맵핑 정보(301)를 갱신함으로써, 호스트(400)의 트림 요청(trim request)에 따라 어드레스 맵핑 정보(301)를 갱신할 때 소요되는 시간을 줄일 수 있다.
한편, 트림 비트맵 정보(302)에 포함된 하나의 비트에 대응되는 논리 어드레스의 개수가 적을수록 트림 비트맵 정보(302)의 트림 정보를 어드레스 맵핑 정보(301)에 반영하는 시간이 줄어들지만, 트림 비트맵 정보(302)의 트림 정보를 변경하는데 소요되는 시간을 늘어나게 된다. 반대로, 트림 비트맵 정보(302)에 포함된 하나의 비트에 대응되는 논리 어드레스의 개수가 많아질수록 트림 비트맵 정보(302)의 트림 정보를 변경하는데 소요되는 시간은 줄어들지만, 트림 비트맵 정보(302)의 트림 정보를 어드레스 맵핑 정보(301)에 반영하는 시간은 늘어나게 된다
따라서, 본 발명의 실시 예에 따르면, 서로 상이한 개수의 논리 어드레스들의 트림 상태를 각각 포함하는 복수의 트림 비트맵 정보를 이용하여 어드레스 맵핑 정보(301)를 변경함으로써, 호스트(400)의 트림 요청(trim request)에 따라 어드레스 맵핑 정보(301)를 갱신할 때 소요되는 시간을 줄일 수 있다.
도 3은 본 발명의 일 실시 예에 따른 복수의 트림 비트맵 정보를 설명하기 위한 도면이다.
도 3을 참조하면, 버퍼 메모리(300)는 어드레스 맵핑 정보(301), 제1 트림 비트맵 정보(303) 및 제2 트림 비트맵 정보(304)를 저장할 수 있다. 이때, 어드레스 맵핑 정보(301)는 도 2의 어드레스 맵핑 정보(301)를 나타낼 수 있다.
도 3에서, 어드레스 맵핑 정보(301)가 제1 논리 어드레스 내지 제32 논리 어드레스(LA1~LA32)와 물리 어드레스들(PA) 간의 맵핑 관계를 포함하는 것으로 도시되었으나, 반드시 이에 한정되는 것은 아니고, 실시 예에 따라 어드레스 맵핑 정보(301)에 포함되는 논리 어드레스들의 개수는 다양할 수 있다.
제1 트림 비트맵 정보(303) 및 제2 트림 비트맵 정보(304)는 어드레스 맵핑 정보(301)에 포함된 복수의 논리 어드레스들(LA1~LA32)의 트림 정보를 포함할 수 있다.
일 실시 예에서, 제1 트림 비트맵 정보(303) 및 제2 트림 비트맵 정보(304)는 호스트(400)로부터 제공되는 복수의 논리 어드레스들(LA1~LA32) 중 적어도 둘 이상의 논리 어드레스들을 포함하는 논리 어드레스 그룹들의 트림 정보를 포함할 수 있다. 구체적으로, 제1 트림 비트맵 정보(303) 및 제2 트림 비트맵 정보(304)에 포함된 복수의 비트들은 복수의 논리 어드레스 그룹들의 트림 정보를 나타낼 수 있다.
일 실시 예에서, 제1 트림 비트맵 정보(303)는 복수의 논리 어드레스들 중 적어도 둘 이상인 제1 개수의 논리 어드레스들을 각각 포함하는 복수의 제1 논리 어드레스 그룹들의 트림 정보를 포함할 수 있다. 이때, 제1 개수는 제1 트림 비트맵 정보(303)에 포함된 하나의 비트에 대응되는 논리 어드레스의 개수를 나타낼 수 있다.
예를 들어, 제1 트림 비트맵 정보(303)는 4개의 논리 어드레스들을 각각 포함하는 논리 어드레스 그룹들의 트림 정보를 포함할 수 있다. 제1 트림 비트맵 정보(303)에 포함된 제1 트림 정보(Trim 1)는 제1 논리 어드레스 내지 제4 논리 어드레스(LA1~LA4)의 트림 정보를 나타낼 수 있다. 또한, 제1 트림 비트맵 정보(303)에 포함된 제2 트림 정보(Trim 2)는 제5 논리 어드레스 내지 제8 논리 어드레스(LA5~LA8)의 트림 정보를 나타낼 수 있다. 또한, 제1 트림 비트맵 정보(303)에 포함된 제3 트림 정보(Trim 3)는 제9 논리 어드레스 내지 제12 논리 어드레스(LA9~LA12)의 트림 정보를 나타낼 수 있다. 또한, 제1 트림 비트맵 정보(303)에 포함된 제4 트림 정보(Trim 4)는 제13 논리 어드레스 내지 제16 논리 어드레스(LA13~LA16)의 트림 정보를 나타낼 수 있다. 또한, 제1 트림 비트맵 정보(303)에 포함된 제8 트림 정보(Trim 8)는 제29 논리 어드레스 내지 제32 논리 어드레스(LA29~LA32)의 트림 정보를 나타낼 수 있다.
한편, 도 3에서는 제1 트림 비트맵 정보(303)에 포함된 하나의 비트가 4개의 논리 어드레스들에 대한 트림 정보를 나타내는 것으로 도시되었으나, 반드시 이에 한정되는 것은 아니고, 실시 예에 따라 제1 트림 비트맵 정보(303)에 포함된 하나의 비트에 대응되는 논리 어드레스의 개수는 다양할 수 있다.
일 실시 예에서, 제2 트림 비트맵 정보(304)는 복수의 논리 어드레스들 중 제1 개수보다 많은 제2 개수의 논리 어드레스들을 각각 포함하는 복수의 제2 논리 어드레스 그룹들의 트림 정보를 포함할 수 있다. 이때, 제2 개수는 제2 트림 비트맵 정보(304)에 포함된 하나의 비트에 대응되는 논리 어드레스의 개수를 나타낼 수 있다. 일 실시 예에서, 제2 개수는 제1 개수의 정수 배일 수 있다.
예를 들어, 제2 트림 비트맵 정보(304)는 8개의 논리 어드레스들을 각각 포함하는 논리 어드레스 그룹들의 트림 정보를 포함할 수 있다. 제2 트림 비트맵 정보(304)에 포함된 제a 트림 정보(Trim a)는 제1 논리 어드레스 내지 제8 논리 어드레스(LA1~LA8)의 트림 정보를 나타낼 수 있다. 또한, 제2 트림 비트맵 정보(304)에 포함된 제b 트림 정보(Trim b)는 제9 논리 어드레스 내지 제16 논리 어드레스(LA9~LA16)의 트림 정보를 나타낼 수 있다. 즉, 제2 트림 비트맵 정보(304)에 포함된 하나의 비트에 대응되는 논리 어드레스의 개수는 제1 트림 비트맵 정보(303)에 포함된 하나의 비트에 대응되는 논리 어드레스의 개수보다 많을 수 있다.
한편, 상술한 예에서는 제2 개수가 제1 개수의 2배인 것으로 설명되었으나, 반드시 이에 한정되는 것은 아니고, 실시 예에 따라 제2 개수와 제1 개수의 배수 차이는 다양할 수 있다.
일 실시 예에서, 복수의 제2 논리 어드레스 그룹들 각각은 복수의 제1 논리 어드레스 그룹들 중 적어도 둘 이상의 제1 논리 어드레스 그룹들에 대응될 수 있다. 예를 들어, 제2 트림 비트맵 정보(304)에 포함된 제a 트림 정보(Trim a)에 대응되는 논리 어드레스들(LA1~LA8)은 제1 트림 비트맵 정보(303)에 포함된 제1 트림 정보(Trim 1) 및 제2 트림 정보(Trim 2)에 대응되는 논리 어드레스들(LA1~LA8)에 대응될 수 있다. 또한, 제2 트림 비트맵 정보(304)에 포함된 제b 트림 정보(Trim b)에 대응되는 논리 어드레스들(LA9~LA16)은 제1 트림 비트맵 정보(303)에 포함된 제3 트림 정보(Trim 3) 및 제4 트림 정보(Trim 4)에 대응되는 논리 어드레스들(LA9~LA16)에 대응될 수 있다. 즉, 제2 트림 비트맵 정보(304)에 포함된 복수의 트림 정보들 각각은 제1 트림 비트맵 정보(303)에 포함된 복수의 트림 정보들 중 적어도 둘 이상의 트림 정보들에 대응될 수 있다.
일 실시 예에서, 메모리 컨트롤러(200)는 호스트(400)로부터 트림 요청된 논리 어드레스들의 개수에 기초하여 어드레스 맵핑 정보(301), 제1 트림 비트맵 정보(303) 또는 제2 트림 비트맵 정보(304) 중 하나에 트림 요청된 논리 어드레스들의 트림 상태를 저장할 수 있다. 예를 들어, 호스트(400)로부터 트림 요청(trim request)을 수신하는 경우, 메모리 컨트롤러(200)는 호스트(400)로부터 트림 요청된 논리 어드레스들의 개수에 기초하여 어드레스 맵핑 정보(301), 제1 트림 비트맵 정보(303) 또는 제2 트림 비트맵 정보(304) 중 하나를 결정할 수 있다. 이후, 메모리 컨트롤러(200)는 결정된 정보에 트림 요청된 논리 어드레스들의 트림 상태를 저장하기 위한 커맨드(command)를 버퍼 메모리(300)로 제공할 수 있다. 버퍼 메모리(300)는 어드레스 맵핑 정보(301), 제1 트림 비트맵 정보(303) 또는 제2 트림 비트맵 정보(304) 중 하나에 논리 어드레스들의 트림 상태를 저장할 수 있다.
일 실시 예에서, 메모리 컨트롤러(200)는 어드레스 맵핑 정보(301), 제1 트림 비트맵 정보(303) 또는 제2 트림 비트맵 정보(304) 중 하나에 트림 요청된 논리 어드레스들의 트림 상태를 저장한 후, 호스트(400)로 트림 요청(trim request)에 대한 응답 신호(response)를 제공할 수 있다.
일 실시 예에서, 제1 트림 비트맵 정보(303) 또는 제2 트림 비트맵 정보(304) 중 하나에 트림 요청된 논리 어드레스들의 트림 상태를 저장하는 경우, 메모리 컨트롤러(200)는 호스트(400)로 응답 신호(response)를 제공한 후, 제1 트림 비트맵 정보(303) 또는 제2 트림 비트맵 정보(304)를 기초로 어드레스 맵핑 정보(301)에서 트림 요청된 논리 어드레스들의 맵핑 정보를 트림 상태로 변경할 수 있다.
예를 들어, 메모리 컨트롤러(200)는 리드 동작, 프로그램 동작 등과 같은 내부 동작 중에 버퍼 메모리(300)로 제1 트림 비트맵 정보(303) 또는 제2 트림 비트맵 정보(304)를 이용하여 어드레스 맵핑 정보(301)를 갱신하기 위한 커맨드(command)를 제공할 수 있다. 버퍼 메모리(300)는 제1 트림 비트맵 정보(303) 또는 제2 트림 비트맵 정보(304)를 기초로 어드레스 맵핑 정보(301)에서 트림 요청된 논리 어드레스들의 맵핑 정보를 트림 상태로 변경할 수 있다. 이후, 버퍼 메모리(300)는 제1 트림 비트맵 정보(303) 또는 제2 트림 비트맵 정보(304)에서 트림 요청된 논리 어드레스들에 대응되는 트림 정보를 맵 상태로 변경할 수 있다.
도 4는 본 발명의 일 실시 예에 따른 어드레스 맵핑 정보에 트림 상태를 저장하는 예를 설명하기 위한 도면이다.
도 4에서, 버퍼 메모리(300)는 어드레스 맵핑 정보(301), 제1 트림 비트맵 정보(303) 및 제2 트림 비트맵 정보(304)를 저장할 수 있다. 이때, 어드레스 맵핑 정보(301), 제1 트림 비트맵 정보(303) 및 제2 트림 비트맵 정보(304)는 각각 도 3의 어드레스 맵핑 정보(301), 제1 트림 비트맵 정보(303) 및 제2 트림 비트맵 정보(304)를 나타낼 수 있다. 또한, 제1 개수는 4개이고, 제2 개수는 8개인 것으로 가정한다.
일 실시 예에서, 메모리 컨트롤러(200)는 트림 요청된 논리 어드레스들의 개수가 제1 개수 미만인 경우, 어드레스 맵핑 정보(301)에서 트림 요청된 논리 어드레스들의 맵핑 정보를 트림 상태로 변경할 수 있다.
도 4를 참조하면, 메모리 컨트롤러(200)는 호스트(400)로부터 제9 논리 어드레스(LA9) 및 제10 논리 어드레스(LA10)에 대한 트림 요청(trim request)을 수신한 것으로 가정한다.
트림 요청된 논리 어드레스들(LA9, LA10)의 개수가 4개보다 적으므로, 메모리 컨트롤러(200)는 어드레스 맵핑 정보(301)에서 트림 요청된 논리 어드레스들(LA9, LA10)의 맵핑 정보를 트림 상태로 변경하도록 하기 위한 커맨드(command)를 버퍼 메모리(300)로 제공할 수 있다. 버퍼 메모리는(300)는 커맨드(command)에 따라 어드레스 맵핑 정보(301)에서 트림 요청된 논리 어드레스들(LA9, LA10)의 맵핑 정보를 트림 상태(T)로 변경할 수 있다. 이후, 메모리 컨트롤러(200)는 호스트(400)로 트림 요청(trim request)에 대한 응답 신호(response)를 제공할 수 있다.
도 5a 및 도 5b는 본 발명의 일 실시 예에 따른 제1 트림 비트맵 정보를 이용하여 어드레스 맵핑 정보에 트림 상태를 저장하는 예를 설명하기 위한 도면이다.
구체적으로, 도 5a는 호스트(400)의 트림 요청(trim request)에 따라 제1 트림 비트맵 정보(303)를 갱신하는 예를 설명하기 위한 도면이고, 도 5b는 갱신된 제1 트림 비트맵 정보(303)를 이용하여 어드레스 맵핑 정보(301)에 트림 상태를 저장하는 예를 설명하기 위한 도면이다.
도 5a 및 도 5b에서, 버퍼 메모리(300)는 어드레스 맵핑 정보(301), 제1 트림 비트맵 정보(303) 및 제2 트림 비트맵 정보(304)를 저장할 수 있다. 이때, 어드레스 맵핑 정보(301), 제1 트림 비트맵 정보(303) 및 제2 트림 비트맵 정보(304)는 각각 도 3의 어드레스 맵핑 정보(301), 제1 트림 비트맵 정보(303) 및 제2 트림 비트맵 정보(304)를 나타낼 수 있다. 또한, 제1 개수는 4개이고, 제2 개수는 8개인 것으로 가정한다.
일 실시 예에서, 트림 요청된 논리 어드레스들의 개수가 제1 개수 이상이고 제2 개수 미만인 경우, 메모리 컨트롤러(200)는 제1 트림 비트맵 정보(303)에서 복수의 제1 논리 어드레스 그룹들 중 트림 요청된 논리 어드레스들을 포함하는 트림 요청된 제1 논리 어드레스 그룹의 트림 정보를 트림 상태로 변경할 수 있다.
도 5a를 참조하면, 메모리 컨트롤러(200)는 호스트(400)로부터 제9 논리 어드레스 내지 제12 논리 어드레스(LA9~LA12)에 대한 트림 요청(trim request)을 수신한 것으로 가정한다.
트림 요청된 논리 어드레스들(LA9~LA12)의 개수가 4개보다 많고 8개보다 적으므로, 메모리 컨트롤러(200)는 제1 트림 비트맵 정보(303)에서 트림 요청된 논리 어드레스들(LA9~LA12)을 포함하는 논리 어드레스 그룹에 대한 트림 정보를 나타내는 제3 트림 정보(Trim 3)를 트림 상태로 변경하기 위한 커맨드(command)를 버퍼 메모리(300)로 제공할 수 있다. 버퍼 메모리는(300)는 커맨드(command)에 따라 제1 트림 비트맵 정보(303)에서 제3 트림 정보(Trim 3)를 트림 상태(1)로 변경할 수 있다. 이후, 메모리 컨트롤러(200)는 호스트(400)로 트림 요청(trim request)에 대한 응답 신호(response)를 제공할 수 있다.
일 실시 예에서, 메모리 컨트롤러(200)는 제1 트림 비트맵 정보(303)에 저장된 트림 요청된 제1 논리 어드레스 그룹의 트림 정보를 기초로, 어드레스 맵핑 정보(301)에서 복수의 논리 어드레스들 중 트림 요청된 논리 어드레스들의 맵핑 정보를 트림 상태로 변경할 수 있다.
또한, 일 실시 예에서, 메모리 컨트롤러(200)는 어드레스 맵핑 정보(301)에서 트림 요청된 논리 어드레스들의 맵핑 정보를 트림 상태로 변경한 후, 제1 트림 비트맵 정보(303)에서 트림 요청된 제1 논리 어드레스 그룹의 트림 정보를 맵 상태로 변경할 수 있다.
도 5b를 참조하면, 메모리 컨트롤러(200)는 버퍼 메모리(300)로 제1 트림 비트맵 정보(303)에 저장된 제3 트림 정보(Trim 3)를 기초로 어드레스 맵핑 정보(301)를 갱신하기 위한 커맨드(command)를 제공할 수 있다. 버퍼 메모리(300)는 제3 트림 정보(Trim 3)를 기초로 어드레스 맵핑 정보(301)에서 제3 트림 정보(Trim 3)에 대응되는 논리 어드레스들(LA9~LA12)의 맵핑 정보를 트림 상태(T)로 변경할 수 있다. 이후, 버퍼 메모리(300)는 제3 트림 정보(Trim 3)를 맵 상태(0)로 변경할 수 있다.
도 6a 내지 도 6c는 본 발명의 일 실시 예에 따른 제2 트림 비트맵 정보를 이용하여 어드레스 맵핑 정보에 트림 상태를 저장하는 예를 설명하기 위한 도면이다.
구체적으로, 도 6a는 호스트(400)의 트림 요청(trim request)에 따라 제2 트림 비트맵 정보(304)를 갱신하는 예를 설명하기 위한 도면이고, 도 6b는 갱신된 제2 트림 비트맵 정보(304)를 기초로 제1 트림 비트맵 정보(303)를 갱신하는 예를 설명하기 위한 도면이고, 도 6c는 갱신된 제1 트림 비트맵 정보(303)를 이용하여 어드레스 맵핑 정보(301)에 트림 상태를 저장하는 예를 설명하기 위한 도면이다.
도 6a 내지 도 6c에서, 버퍼 메모리(300)는 어드레스 맵핑 정보(301), 제1 트림 비트맵 정보(303) 및 제2 트림 비트맵 정보(304)를 저장할 수 있다. 이때, 어드레스 맵핑 정보(301), 제1 트림 비트맵 정보(303) 및 제2 트림 비트맵 정보(304)는 각각 도 3의 어드레스 맵핑 정보(301), 제1 트림 비트맵 정보(303) 및 제2 트림 비트맵 정보(304)를 나타낼 수 있다. 또한, 제1 개수는 4개이고, 제2 개수는 8개인 것으로 가정한다.
일 실시 예에서, 메모리 컨트롤러(200)는 트림 요청된 논리 어드레스들의 개수가 제2 개수 이상인 경우, 제2 트림 비트맵 정보(304)에서 복수의 제2 논리 어드레스 그룹들 중 트림 요청된 논리 어드레스들을 포함하는 트림 요청된 제2 논리 어드레스 그룹의 트림 정보를 트림 상태로 변경할 수 있다.
도 6a를 참조하면, 메모리 컨트롤러(200)는 호스트(400)로부터 제9 논리 어드레스 내지 제16 논리 어드레스(LA9~LA16)에 대한 트림 요청(trim request)을 수신한 것으로 가정한다.
트림 요청된 논리 어드레스들(LA9~LA16)의 개수가 8개 이상이므로, 메모리 컨트롤러(200)는 제2 트림 비트맵 정보(304)에서 트림 요청된 논리 어드레스들(LA9~LA16)을 포함하는 논리 어드레스 그룹에 대한 트림 정보를 나타내는 제b 트림 정보(Trim b)를 트림 상태로 변경하기 위한 커맨드(command)를 버퍼 메모리(300)로 제공할 수 있다. 버퍼 메모리는(300)는 커맨드(command)에 따라 제2 트림 비트맵 정보(304)에서 제b 트림 정보(Trim b)를 트림 상태(1)로 변경할 수 있다. 이후, 메모리 컨트롤러(200)는 호스트(400)로 트림 요청(trim request)에 대한 응답 신호(response)를 제공할 수 있다.
일 실시 예에서, 메모리 컨트롤러(200)는 제2 트림 비트맵 정보(304)에 저장된 트림 요청된 제2 논리 어드레스 그룹의 트림 정보를 기초로, 제1 트림 비트맵 정보(303)에서 복수의 제1 논리 어드레스 그룹들 중 트림 요청된 논리 어드레스들 중 일부를 각각 포함하는 트림 요청된 제1 논리 어드레스 그룹들의 트림 정보를 트림 상태로 변경할 수 있다.
또한, 일 실시 예에서, 메모리 컨트롤러(200)는 제1 트림 비트맵 정보(303)에서 트림 요청된 제1 논리 어드레스 그룹들의 트림 정보를 트림 상태로 변경한 후, 제2 트림 비트맵 정보(304)에서 트림 요청된 제2 논리 어드레스 그룹의 트림 정보를 맵 상태로 변경할 수 있다.
도 6b를 참조하면, 메모리 컨트롤러(200)는 제2 트림 비트맵 정보(304)에 저장된 제b 트림 정보(Trim b)를 기초로 제1 트림 비트맵 정보(303)를 갱신하기 위한 커맨드(command)를 제공할 수 있다. 버퍼 메모리(300)는 제b 트림 정보(Trim b)를 기초로 제1 트림 비트맵 정보(303)에서 제b 트림 정보(Trim b)에 대응되는 논리 어드레스들(LA9~LA16) 중 일부를 각각 포함하는 논리 어드레스 그룹들에 대한 트림 정보를 나타내는 제3 트림 정보(Trim 3) 및 제4 트림 정보(Trim 4)를 트림 상태(1)로 변경할 수 있다. 이후, 버퍼 메모리(300)는 제b 트림 정보(Trim b)를 맵 상태(0)로 변경할 수 있다.
일 실시 예에서, 메모리 컨트롤러(200)는 제1 트림 비트맵 정보(303)에 저장된 트림 요청된 제1 논리 어드레스 그룹들의 트림 정보를 기초로, 어드레스 맵핑 정보(301)에서 복수의 논리 어드레스들 중 트림 요청된 논리 어드레스들의 맵핑 정보를 트림 상태로 변경할 수 있다.
또한, 일 실시 예에서, 메모리 컨트롤러(200)는 어드레스 맵핑 정보(301)에서 트림 요청된 논리 어드레스들의 맵핑 정보를 트림 상태로 변경한 후, 제1 트림 비트맵 정보(303)에서 트림 요청된 제1 논리 어드레스 그룹들의 트림 정보를 맵 상태로 변경할 수 있다.
도 6c를 참조하면, 메모리 컨트롤러(200)는 버퍼 메모리(300)로 제1 트림 비트맵 정보(303)에 저장된 제3 트림 정보(Trim 3) 및 제4 트림 정보(Trim4)를 기초로 어드레스 맵핑 정보(301)를 갱신하기 위한 커맨드(command)를 제공할 수 있다. 버퍼 메모리(300)는 제3 트림 정보(Trim 3) 및 제4 트림 정보(Trim4)를 기초로 어드레스 맵핑 정보(301)에서 제3 트림 정보(Trim 3) 및 제4 트림 정보(Trim4)에 대응되는 논리 어드레스들(LA9~LA16)의 맵핑 정보를 트림 상태(T)로 변경할 수 있다. 이후, 버퍼 메모리(300)는 제3 트림 정보(Trim 3) 및 제4 트림 정보(Trim4)를 맵 상태(0)로 변경할 수 있다.
이에 따라, 본 발명의 일 실시 예에 따르면, 제2 트림 비트맵 정보(304), 제1 트림 비트맵 정보(303) 및 어드레스 맵핑 정보(301) 순으로 트림 요청(trim request)에 의한 트림 상태를 반영함으로써, 스토리지 장치(50)의 동작 속도를 향상시켜 스토리지 장치(50)의 서비스 품질(Quality of Service; QoS)을 개선시킬 수 있다.
도 7은 본 발명의 일 실시 예에 따른 메모리 장치에 제1 트림 비트맵 정보 및 제2 트림 비트맵 정보를 저장하는 예를 설명하기 위한 도면이다.
도 7에서, 버퍼 메모리(300)는 어드레스 맵핑 정보(301), 제1 트림 비트맵 정보(303) 및 제2 트림 비트맵 정보(304)를 저장할 수 있다. 이때, 어드레스 맵핑 정보(301), 제1 트림 비트맵 정보(303) 및 제2 트림 비트맵 정보(304)는 각각 도 3의 어드레스 맵핑 정보(301), 제1 트림 비트맵 정보(303) 및 제2 트림 비트맵 정보(304)를 나타낼 수 있다. 또한, 제1 개수는 4개이고, 제2 개수는 8개인 것으로 가정한다.
일 실시 예에서, 메모리 컨트롤러(200)는 복수의 제2 논리 어드레스 그룹들 각각의 트림 정보 및 복수의 제2 논리 어드레스 그룹들 각각에 대응되는 제1 논리 어드레스 그룹들의 트림 정보를 메모리 장치(100) 내 동일한 메모리 영역에 저장하도록 메모리 장치(100)를 제어할 수 있다. 이때, 메모리 영역은 메모리 셀, 페이지, 메모리 블록 등을 포함할 수 있다.
도 7을 참조하면, 메모리 컨트롤러(200)는 메모리 장치(100)로부터 트림 비트맵 정보(trim bitmap)를 리드하여 버퍼 메모리(300)로 제공할 수 있다. 이때, 트림 비트맵 정보(trim bitmap)는 제1 트림 비트맵 정보(303) 및 제2 트림 비트맵 정보(304)를 포함할 수 있다.
또한, 메모리 컨트롤러(200)는 버퍼 메모리(300)로부터 갱신된 트림 비트맵 정보(updated trim bitmap)를 리드하여 메모리 장치(100)로 제공할 수 있다. 이때, 메모리 장치(100)는 대응되는 논리 어드레스들에 대한 트림 정보를 포함하는 제a 트림 정보(Trim a) 및 제b 트림 정보(Trim b)를 제1 트림 정보 내지 제4 트림 정보(Trim 1~Trim 4)와 함께 동일한 메모리 영역(101)에 저장할 수 있다. 또한, 메모리 장치(100)는 대응되는 논리 어드레스들에 대한 트림 정보를 포함하는 제c 트림 정보(Trim c) 및 제d 트림 정보(Trim d)를 제5 트림 정보 내지 제8 트림 정보(Trim 5~Trim 8)와 함께 동일한 메모리 영역(102)에 저장할 수 있다.
한편, 도 7에 도시되지 않았지만, 메모리 장치(100)는 어드레스 맵핑 정보(301)를 저장할 수 있다.
이에 따라, 본 발명의 일 실시 예에 따르면, 메모리 장치(100) 내에서 동일한 논리 어드레스들에 대한 트림 정보들을 동일한 메모리 영역에 저장함으로써, 트림 정보들 사이의 일관성을 유지시켜 트림 정보의 정확성을 높일 수 있다.
도 8은 본 발명의 일 실시 예에 따른 스토리지 장치의 동작 방법을 설명하기 위한 순서도이다.
도 8에 도시된 방법은, 도 1에 도시된 스토리지 장치(50)에 의해 수행될 수 있다.
도 8을 참조하면, 단계 S801에서, 스토리지 장치(50)는 호스트(400)로부터 제공되는 복수의 논리 어드레스들과 복수의 페이지들에 대응되는 복수의 물리 어드레스들 사이의 맵핑 관계를 포함하는 어드레스 맵핑 정보를 생성할 수 있다.
단계 S803에서, 스토리지 장치(50)는 복수의 논리 어드레스들 중 적어도 둘 이상인 제1 개수의 논리 어드레스들을 각각 포함하는 복수의 제1 논리 어드레스 그룹들의 트림 정보를 포함하는 제1 트림 비트맵 정보를 생성할 수 있다.
단계 S805에서, 스토리지 장치(50)는 복수의 논리 어드레스들 중 제1 개수보다 많은 제2 개수의 논리 어드레스들을 각각 포함하는 복수의 제2 논리 어드레스 그룹들의 트림 정보를 포함하는 제2 트림 비트맵 정보를 생성할 수 있다. 이때, 제2 개수는 제1 개수의 정수 배일 수 있다.
단계 S807에서, 스토리지 장치(50)는 호스트(400)로부터 트림 요청을 수신할 수 있다.
단계 S809에서, 스토리지 장치(50)는 트림 요청된 논리 어드레스들의 개수가 제1 개수보다 적은지 여부를 판단할 수 있다.
단계 S809에서의 판단 결과 트림 요청된 논리 어드레스들의 개수가 제1 개수보다 적은 경우, 단계 S811에서, 스토리지 장치(50)는 어드레스 맵핑 정보에 트림 요청된 논리 어드레스들의 트림 상태를 저장할 수 있다.
단계 S809에서의 판단 결과 트림 요청된 논리 어드레스들의 개수가 제1 개수 이상인 경우, 단계 S813에서, 스토리지 장치(50)는 트림 요청된 논리 어드레스들의 개수가 제2 개수보다 적은지 여부를 판단할 수 있다.
단계 S813에서의 판단 결과 트림 요청된 논리 어드레스들의 개수가 제2 개수보다 적은 경우, 단계 S815에서, 스토리지 장치(50)는 제1 트림 비트맵 정보에 트림 요청된 논리 어드레스들의 트림 상태를 저장할 수 있다.
단계 S813에서의 판단 결과 트림 요청된 논리 어드레스들의 개수가 제2 개수 이상인 경우, 단계 S817에서, 스토리지 장치(50)는 제2 트림 비트맵 정보에 트림 요청된 논리 어드레스들의 트림 상태를 저장할 수 있다.
도 9는 본 발명의 일 실시 예에 따른 어드레스 맵핑 정보에 트림 상태를 저장하는 방법을 설명하기 위한 도면이다.
도 9에 도시된 방법은, 도 1에 도시된 스토리지 장치(50)에 의해 수행될 수 있다.
도 9는 호스트(400)로부터 트림 요청된 논리 어드레스들의 개수가 제1 개수 미만인 경우에, 스토리지 장치(50)의 동작 방법을 설명하기 위한 것일 수 있다.
도 9를 참조하면, 단계 S901에서, 스토리지 장치(50)는 어드레스 맵핑 정보에서 트림 요청된 논리 어드레스들의 맵핑 정보를 트림 상태로 변경할 수 있다.
단계 S903에서, 스토리지 장치(50)는 호스트(400)로 트림 요청에 대한 응답 신호를 제공할 수 있다.
도 10은 본 발명의 일 실시 예에 따른 제1 트림 비트맵 정보를 이용하여 어드레스 맵핑 정보에 트림 상태를 저장하는 방법을 설명하기 위한 순서도이다.
도 10에 도시된 방법은, 도 1에 도시된 스토리지 장치(50)에 의해 수행될 수 있다.
도 10은 호스트(400)로부터 트림 요청된 논리 어드레스들의 개수가 제1 개수 이상이고 제2 개수 미만인 경우에, 스토리지 장치(50)의 동작 방법을 설명하기 위한 것일 수 있다.
도 10을 참조하면, 단계 S1001에서, 스토리지 장치(50)는 제1 트림 비트맵 정보에서 복수의 제1 논리 어드레스 그룹들 중 트림 요청된 논리 어드레스들을 포함하는 트림 요청된 제1 논리 어드레스 그룹의 트림 정보를 트림 상태로 변경할 수 있다.
단계 S1003에서, 스토리지 장치(50)는 호스트(400)로 트림 요청에 대한 응답 신호를 제공할 수 있다.
단계 S1005에서, 스토리지 장치(50)는 제1 트림 비트맵 정보에 저장된 트림 요청된 제1 논리 어드레스 그룹의 트림 정보를 기초로, 어드레스 맵핑 정보에서 복수의 논리 어드레스들 중 트림 요청된 논리 어드레스들의 맵핑 정보를 트림 상태로 변경할 수 있다.
단계 S1007에서, 스토리지 장치(50)는 제1 트림 비트맵 정보에서 트림 요청된 제1 논리 어드레스 그룹의 트림 정보를 맵 상태로 변경할 수 있다.
도 11은 본 발명의 일 실시 예에 따른 제2 트림 비트맵 정보를 이용하여 어드레스 맵핑 정보에 트림 상태를 저장하는 방법을 설명하기 위한 순서도이다.
도 11에 도시된 방법은, 도 1에 도시된 스토리지 장치(50)에 의해 수행될 수 있다.
도 11은 호스트(400)로부터 트림 요청된 논리 어드레스들의 개수가 제2 개수 이상인 경우에, 스토리지 장치(50)의 동작 방법을 설명하기 위한 것일 수 있다.
도 11을 참조하면, 단계 S1101에서, 스토리지 장치(50)는 제2 트림 비트맵 정보에서 복수의 제2 논리 어드레스 그룹들 중 트림 요청된 논리 어드레스들을 포함하는 트림 요청된 제2 논리 어드레스 그룹의 트림 정보를 트림 상태로 변경할 수 있다.
도 11을 참조하면, 단계 S1103에서, 스토리지 장치(50)는 호스트(400)로 트림 요청에 대한 응답 신호를 제공할 수 있다.
도 11을 참조하면, 단계 S1105에서, 스토리지 장치(50)는 제2 트림 비트맵 정보에 저장된 트림 요청된 제2 논리 어드레스 그룹의 트림 정보를 기초로, 제1 트림 비트맵 정보에서 복수의 제1 논리 어드레스 그룹들 중 트림 요청된 논리 어드레스들 중 일부를 각각 포함하는 트림 요청된 제1 논리 어드레스 그룹들의 트림 정보를 트림 상태로 변경할 수 있다.
도 11을 참조하면, 단계 S1107에서, 스토리지 장치(50)는 제2 트림 비트맵 정보에서 트림 요청된 제2 논리 어드레스 그룹의 트림 정보를 맵 상태로 변경할 수 있다.
도 11을 참조하면, 단계 S1109에서, 스토리지 장치(50)는 제1 트림 비트맵 정보에 저장된 트림 요청된 제1 논리 어드레스 그룹들의 트림 정보를 기초로, 어드레스 맵핑 정보에서 복수의 논리 어드레스들 중 트림 요청된 논리 어드레스들의 맵핑 정보를 트림 상태로 변경할 수 있다.
도 11을 참조하면, 단계 S1111에서, 스토리지 장치(50)는 제1 트림 비트맵 정보에서 트림 요청된 제1 논리 어드레스 그룹들의 트림 정보를 맵 상태로 변경할 수 있다.
도 12는 도 1의 메모리 장치를 설명하기 위한 도면이다.
도 12를 참조하면, 메모리 장치(100)는 메모리 셀 어레이(110), 전압 생성부(120), 어드레스 디코더(130), 입출력 회로(140) 및 제어 로직(150)을 포함할 수 있다.
메모리 셀 어레이(110)는 복수의 메모리 블록들(BLK1~BLKi)을 포함한다. 복수의 메모리 블록들(BLK1~BLKi)은 행 라인들(RL)을 통해 어드레스 디코더(130)에 연결된다. 복수의 메모리 블록들(BLK1~BLKi)은 열 라인들(CL)을 통해 입출력 회로(140)에 연결될 수 있다. 실시 예에서, 행 라인들(RL)은 워드라인들, 소스 선택 라인들, 드레인 선택 라인들을 포함할 수 있다. 실시 예에서, 열 라인들(CL)은 비트라인들을 포함할 수 있다.
복수의 메모리 블록들(BLK1~BLKi) 각각은 복수의 메모리 셀들을 포함한다. 실시 예에서, 복수의 메모리 셀들은 불휘발성 메모리 셀들일 수 있다. 복수의 메모리 셀들 중 동일 워드라인에 연결된 메모리 셀들은 하나의 물리 페이지로 정의될 수 있다. 즉 메모리 셀 어레이(110)는 다수의 물리 페이지들을 포함할 수 있다. 메모리 장치(100)의 메모리 셀들은 각각 하나의 데이터 비트를 저장하는 싱글 레벨 셀(Single Level Cell; SLC), 두 개의 데이터 비트들을 저장하는 멀티 레벨 셀(Multi Level Cell; MLC), 세 개의 데이터 비트들을 저장하는 트리플 레벨 셀(Triple Level Cell; TLC) 또는 네 개의 데이터 비트를 저장할 수 있는 쿼드 레벨 셀(Quad Level Cell; QLC)로 구성될 수 있다.
실시 예에서, 전압 생성부(120), 어드레스 디코더(130) 및 입출력 회로(140)는 주변 회로(peripheral circuit)로 통칭될 수 있다. 주변 회로는 제어 로직(150)의 제어에 따라 메모리 셀 어레이(110)를 구동할 수 있다. 주변 회로는 프로그램 동작, 리드 동작 및 소거 동작을 수행하도록 메모리 셀 어레이(110)를 구동할 수 있다.
전압 생성부(120)는 메모리 장치(100)에 공급되는 외부 전원 전압을 이용하여 복수의 동작 전압(Vop)들을 발생하도록 구성된다. 전압 생성부(120)는 제어 로직(150)의 제어에 응답하여 동작한다.
실시 예로서, 전압 생성부(120)는 외부 전원 전압을 레귤레이팅하여 내부 전원 전압을 생성할 수 있다. 전압 생성부(120)에서 생성된 내부 전원 전압은 메모리 장치(100)의 동작 전압으로서 사용된다.
실시 예로서, 전압 생성부(120)는 외부 전원 전압 또는 내부 전원 전압을 이용하여 복수의 동작 전압들을 생성할 수 있다. 전압 생성부(120)는 메모리 장치(100)에서 요구되는 다양한 전압들을 생성하도록 구성될 수 있다. 예를 들어, 전압 생성부(120)는 복수의 소거 전압들, 복수의 프로그램 전압들, 복수의 패스 전압들, 복수의 선택 읽기 전압들, 복수의 비선택 읽기 전압들을 생성할 수 있다.
전압 생성부(120)는 다양한 전압 레벨들을 갖는 복수의 동작 전압들을 생성하기 위해서, 내부 전원 전압을 수신하는 복수의 펌핑 커패시터들을 포함하고, 제어 로직(150)의 제어에 응답하여 복수의 펌핑 커패시터들을 선택적으로 활성화하여 복수의 동작 전압들을 생성할 것이다.
생성된 복수의 동작 전압들은 어드레스 디코더(130)에 의해 메모리 셀 어레이(110)에 공급될 수 있다.
어드레스 디코더(130)는 행 라인들(RL)을 통해 메모리 셀 어레이(110)에 연결된다. 어드레스 디코더(130)는 제어 로직(150)의 제어에 응답하여 동작하도록 구성된다. 어드레스 디코더(130)는 제어 로직(150)으로부터 어드레스(ADDR)를 수신할 수 있다. 어드레스 디코더(130)는 수신된 어드레스(ADDR) 중 블록 어드레스를 디코딩할 수 있다. 어드레스 디코더(130)는 디코딩된 블록 어드레스에 따라 메모리 블록들(BLK1~BLKi) 중 적어도 하나의 메모리 블록을 선택한다. 어드레스 디코더(130)는 수신된 어드레스(ADDR) 중 로우 어드레스를 디코딩할 수 있다. 어드레스 디코더(130)는 디코딩된 로우 어드레스에 따라 선택된 메모리 블록의 워드라인들 중 적어도 하나의 워드라인을 선택할 수 있다. 실시 예에서, 어드레스 디코더(130)는 수신된 어드레스(ADDR) 중 컬럼 어드레스를 디코딩할 수 있다. 어드레스 디코더(130)는 디코딩된 컬럼 어드레스에 따라 입출력 회로(140)와 메모리 셀 어레이(110)를 연결할 수 있다.
본 발명의 실시 예에 따르면, 리드 동작 시에, 어드레스 디코더(130)는 선택된 워드라인에 리드 전압을 인가하고, 비선택된 워드라인들에 리드 전압보다 높은 레벨의 리드 패스 전압을 인가할 수 있다.
예시적으로, 어드레스 디코더(130)는 로우 디코더, 컬럼 디코더, 어드레스 버퍼 등과 같은 구성 요소들을 포함할 수 있다.
입출력 회로(140)는 복수의 페이지 버퍼들을 포함할 수 있다. 복수의 페이지 버퍼들은 비트 라인들을 통해 메모리 셀 어레이(110)에 연결될 수 있다. 프로그램 동작 시, 복수의 페이지 버퍼들에 저장된 데이터에 따라 선택된 메모리 셀들에 데이터가 저장될 수 있다.
리드 동작 시, 선택된 메모리 셀들에 저장된 데이터가 비트라인들을 통해서 센싱되고, 센싱된 데이터는 페이지 버퍼들에 저장될 수 있다.
제어 로직(150)은 어드레스 디코더(130), 전압 생성부(120) 및 입출력 회로(140)을 제어할 수 있다. 제어 로직(150)은 외부 장치로부터 전달되는 커맨드(CMD)에 응답하여 동작할 수 있다. 제어 로직(150)은 커맨드(CMD) 및 어드레스(ADDR)에 응답하여 여러 가지 신호를 생성하여 주변 회로들을 제어할 수 있다.
도 13은 도 12의 메모리 블록들 중 어느 하나의 메모리 블록의 구조를 설명하기 위한 도면이다.
메모리 블록(BLKi)은 도 12의 메모리 블록들(BLK1~BLKi)중 어느 하나의 메모리 블록(BLKi)을 나타낸 것이다.
도 13을 참조하면, 제1 셀렉트 라인과 제2 셀렉트 라인 사이에 서로 평행하게 배열된 다수의 워드 라인들이 연결될 수 있다. 여기서, 제1 셀렉트 라인은 소스 셀렉트 라인(SSL)일 수 있고, 제2 셀렉트 라인은 드레인 셀렉트 라인(DSL)일 수 있다. 보다 구체적으로 설명하면, 메모리 블록(BLKi)은 비트 라인들(BL1~BLm)과 공통 소스 라인(CSL) 사이에 연결된 다수의 스트링들(strings; ST)을 포함할 수 있다. 비트 라인들(BL1~BLm)은 스트링들(ST)에 각각 연결될 수 있고, 공통 소스 라인(CSL)은 스트링들(ST)에 공통으로 연결될 수 있다. 스트링들(ST)은 서로 동일하게 구성될 수 있으므로, 제1 비트 라인(BL1)에 연결된 스트링(ST)을 예를 들어 구체적으로 설명하도록 한다.
스트링(ST)은 공통 소스 라인(CSL)과 제1 비트 라인(BL1) 사이에서 서로 직렬로 연결된 소스 셀렉트 트랜지스터(SST), 다수의 메모리 셀들(MC1~MC16) 및 드레인 셀렉트 트랜지스터(DST)를 포함할 수 있다. 하나의 스트링(ST)에는 소스 셀렉트 트랜지스터(SST)와 드레인 셀렉트 트랜지스터(DST)가 적어도 하나 이상씩 포함될 수 있으며, 메모리 셀들(MC1~MC16) 또한 도면에 도시된 개수보다 더 많이 포함될 수 있다.
소스 셀렉트 트랜지스터(SST)의 소스(source)는 공통 소스 라인(CSL)에 연결될 수 있고, 드레인 셀렉트 트랜지스터(DST)의 드레인(drain)은 제1 비트 라인(BL1)에 연결될 수 있다. 메모리 셀들(MC1~MC16)은 소스 셀렉트 트랜지스터(SST)와 드레인 셀렉트 트랜지스터(DST) 사이에서 직렬로 연결될 수 있다. 서로 다른 스트링들(ST)에 포함된 소스 셀렉트 트랜지스터들(SST)의 게이트들은 소스 셀렉트 라인(SSL)에 연결될 수 있고, 드레인 셀렉트 트랜지스터들(DST)의 게이트들은 드레인 셀렉트 라인(DSL)에 연결될 수 있고, 메모리 셀들(MC1~MC16)의 게이트들은 다수의 워드 라인들(WL1~WL16)에 연결될 수 있다. 서로 다른 스트링들(ST)에 포함된 메모리 셀들 중에서 동일한 워드 라인에 연결된 메모리 셀들의 그룹을 물리 페이지(physical page; PG)라 할 수 있다. 따라서, 메모리 블록(BLKi)에는 워드 라인들(WL1~WL16)의 개수만큼의 물리 페이지들(PG)이 포함될 수 있다.
하나의 메모리 셀은 1비트의 데이터를 저장할 수 있다. 이를 통상적으로 싱글 레벨 셀(single level cell; SLC)라고 부른다. 이 경우 하나의 물리 페이지(PG)는 하나의 논리 페이지(logical page; LPG) 데이터를 저장할 수 있다. 하나의 논리 페이지(LPG) 데이터는 하나의 물리 페이지(PG)에 포함된 셀 개수만큼의 데이터 비트들을 포함할 수 있다.
하나의 메모리 셀은 2 비트 이상의 데이터를 저장할 수 있다. 이 경우 하나의 물리 페이지(PG)는 2 이상의 논리 페이지(logical page; LPG) 데이터를 저장할 수 있다.
도 14는 도 1의 메모리 컨트롤러를 설명하기 위한 도면이다.
도 1 및 도 14를 참조하면, 메모리 컨트롤러(200)는 프로세서(220), RAM(230), 에러 정정 회로(240), ROM(260), 호스트 인터페이스(270), 및 플래시 인터페이스(280)를 포함할 수 있다.
프로세서(220)는 메모리 컨트롤러(200)의 제반 동작을 제어할 수 있다. RAM(230)은 메모리 컨트롤러(200)의 버퍼 메모리, 캐시 메모리, 동작 메모리 등으로 사용될 수 있다.
에러 정정 회로(240)는 에러 정정을 수행할 수 있다. 에러 정정 회로(240)는 플래시 인터페이스(280)를 통해 메모리 장치(100)에 기입될 데이터에 기반하여 에러 정정 인코딩(ECC encoding)을 수행할 수 있다. 에러 정정 인코딩 된 데이터는 플래시 인터페이스(280)를 통해 메모리 장치(100)로 전달될 수 있다. 에러 정정 회로(240)는 메모리 장치(100)로부터 플래시 인터페이스(280)를 통해 수신되는 데이터에 대해 에러 정정 디코딩(ECC decoding)을 수행할 수 있다. 예시적으로, 에러 정정 회로(240)는 플래시 인터페이스(280)의 구성 요소로서 플래시 인터페이스(280)에 포함될 수 있다.
ROM(260)은 메모리 컨트롤러(200)가 동작하는데 요구되는 다양한 정보들을 펌웨어 형태로 저장할 수 있다.
메모리 컨트롤러(200)는 호스트 인터페이스(270)를 통해 외부 장치(예를 들어, 호스트(400), 애플리케이션 프로세서 등)와 통신할 수 있다.
메모리 컨트롤러(200)는 플래시 인터페이스(280)를 통해 메모리 장치(100)와 통신할 수 있다. 메모리 컨트롤러(200)는 플래시 인터페이스(280)를 통해 커맨드(CMD), 어드레스(ADDR), 및 제어 신호(CTRL) 등을 메모리 장치(100)로 전송할 수 있고, 데이터(DATA)를 수신할 수 있다. 예시적으로, 플래시 인터페이스(280)는 낸드 인터페이스(NAND Interface)를 포함할 수 있다.
도 15는 본 발명의 일 실시 예에 따른 스토리지 장치가 적용된 메모리 카드 시스템을 보여주는 블록도이다.
도 15를 참조하면, 메모리 카드 시스템(2000)은 메모리 컨트롤러(2100), 메모리 장치(2200), 및 커넥터(2300)를 포함한다.
메모리 컨트롤러(2100)는 메모리 장치(2200)와 연결된다. 메모리 컨트롤러(2100)는 메모리 장치(2200)를 액세스하도록 구성된다. 예를 들어, 메모리 컨트롤러(2100)는 메모리 장치(2200)의 읽기, 쓰기, 소거, 그리고 배경(background) 동작을 제어하도록 구성될 수 있다. 메모리 컨트롤러(2100)는 메모리 장치(2200) 및 호스트(Host) 사이에 인터페이스를 제공하도록 구성된다. 메모리 컨트롤러(2100)는 메모리 장치(2200)를 제어하기 위한 펌웨어(firmware)를 구동하도록 구성된다. 메모리 컨트롤러(2100)는 도 1을 참조하여 설명된 메모리 컨트롤러(200)와 동일하게 구현될 수 있다. 메모리 장치(2200)는 도 1을 참조하여 설명된 메모리 장치(100)와 동일하게 구현될 수 있다.
예시적으로, 메모리 컨트롤러(2100)는 램(RAM, Random Access Memory), 프로세싱 유닛(processing unit), 호스트 인터페이스(host interface), 메모리 인터페이스(memory interface), 에러 정정부와 같은 구성 요소들을 포함할 수 있다.
메모리 컨트롤러(2100)는 커넥터(2300)를 통해 외부 장치와 통신할 수 있다. 메모리 컨트롤러(2100)는 특정한 통신 규격에 따라 외부 장치(예를 들어, 호스트)와 통신할 수 있다. 예시적으로, 메모리 컨트롤러(2100)는 USB (Universal Serial Bus), MMC (multimedia card), eMMC(embeded MMC), PCI (peripheral component interconnection), PCI-E (PCI-express), ATA (Advanced Technology Attachment), Serial-ATA, Parallel-ATA, SCSI (small computer system interface), ESDI (enhanced small disk interface), IDE (Integrated Drive Electronics), 파이어와이어(Firewire), UFS(Universal Flash Storage), WIFI, Bluetooth, NVMe 등과 같은 다양한 통신 규격들 중 적어도 하나를 통해 외부 장치와 통신하도록 구성된다. 예시적으로, 커넥터(2300)는 상술된 다양한 통신 규격들 중 적어도 하나에 의해 정의될 수 있다.
예시적으로, 메모리 장치(2200)는 EEPROM (Electrically Erasable and Programmable ROM), 낸드 플래시 메모리, 노어 플래시 메모리, PRAM (Phase-change RAM), ReRAM (Resistive RAM), FRAM (Ferroelectric RAM), STT-MRAM(Spin Transfer Torque-Magnetic RAM) 등과 같은 다양한 비휘발성 메모리 소자들로 구성될 수 있다.
메모리 컨트롤러(2100) 및 메모리 장치(2200)는 하나의 반도체 장치로 집적되어, 메모리 카드를 구성할 수 있다. 예를 들면, 메모리 컨트롤러(2100) 및 메모리 장치(2200)는 하나의 반도체 장치로 집적되어 PC 카드(PCMCIA, personal computer memory card international association), 컴팩트 플래시 카드(CF), 스마트 미디어 카드(SM, SMC), 메모리 스틱, 멀티미디어 카드(MMC, RS-MMC, MMCmicro, eMMC), SD 카드(SD, miniSD, microSD, SDHC), 범용 플래시 기억장치(UFS) 등과 같은 메모리 카드를 구성할 수 있다.
도 16은 본 발명의 일 실시 예에 따른 스토리지 장치가 적용된 SSD(Solid State Drive) 시스템을 보여주는 블록도이다.
도 16을 참조하면, SSD 시스템(3000)은 호스트(3100) 및 SSD(3200)를 포함한다. SSD(3200)는 신호 커넥터(3001)를 통해 호스트(3100)와 신호(SIG)를 주고 받고, 전원 커넥터(3002)를 통해 전원(PWR)을 입력 받는다. SSD(3200)는 SSD 컨트롤러(3210), 복수의 플래시 메모리들(3221~322n), 보조 전원 장치(3230), 및 버퍼 메모리(3240)를 포함한다.
본 발명의 실시 예에 따르면, SSD 컨트롤러(3210)는 도 1을 참조하여 설명된 메모리 컨트롤러(200)의 기능을 수행할 수 있다.
SSD 컨트롤러(3210)는 호스트(3100)로부터 수신된 신호(SIG)에 응답하여 복수의 플래시 메모리들(3221~322n)을 제어할 수 있다. 예시적으로, 신호(SIG)는 호스트(3100) 및 SSD(3200)의 인터페이스에 기반된 신호들일 수 있다. 예를 들어, 신호(SIG)는 USB (Universal Serial Bus), MMC (multimedia card), eMMC(embeded MMC), PCI (peripheral component interconnection), PCI-E (PCI-express), ATA (Advanced Technology Attachment), Serial-ATA, Parallel-ATA, SCSI (small computer system interface), ESDI (enhanced small disk interface), IDE (Integrated Drive Electronics), 파이어와이어(Firewire), UFS(Universal Flash Storage), WIFI, Bluetooth, NVMe 등과 같은 인터페이스들 중 적어도 하나에 의해 정의된 신호일 수 있다.
보조 전원 장치(3230)는 전원 커넥터(3002)를 통해 호스트(3100)와 연결된다. 보조 전원 장치(3230)는 호스트(3100)로부터 전원(PWR)을 입력 받고, 충전할 수 있다. 보조 전원 장치(3230)는 호스트(3100)로부터의 전원 공급이 원활하지 않을 경우, SSD(3200)의 전원을 제공할 수 있다. 예시적으로, 보조 전원 장치(3230)는 SSD(3200) 내에 위치할 수도 있고, SSD(3200) 밖에 위치할 수도 있다. 예를 들면, 보조 전원 장치(3230)는 메인 보드에 위치하며, SSD(3200)에 보조 전원을 제공할 수도 있다.
버퍼 메모리(3240)는 SSD(3200)의 버퍼 메모리로 동작한다. 예를 들어, 버퍼 메모리(3240)는 호스트(3100)로부터 수신된 데이터 또는 복수의 플래시 메모리들(3221~322n)로부터 수신된 데이터를 임시 저장하거나, 플래시 메모리들(3221~322n)의 메타 데이터(예를 들어, 매핑 테이블)를 임시 저장할 수 있다. 버퍼 메모리(3240)는 DRAM, SDRAM, DDR SDRAM, LPDDR SDRAM, GRAM 등과 같은 휘발성 메모리 또는 FRAM, ReRAM, STT-MRAM, PRAM 등과 같은 비휘발성 메모리들을 포함할 수 있다.
본 발명의 실시 예에 따르면, 버퍼 메모리(3240)는 도 1을 참조하여 설명된 버퍼 메모리(300)의 기능을 수행할 수 있다.
도 17은 본 발명의 일 실시 예에 따른 스토리지 장치가 적용된 사용자 시스템을 보여주는 블록도이다.
도 17을 참조하면, 사용자 시스템(4000)은 애플리케이션 프로세서(4100), 메모리 모듈(4200), 네트워크 모듈(4300), 스토리지 모듈(4400), 및 사용자 인터페이스(4500)를 포함한다.
애플리케이션 프로세서(4100)는 사용자 시스템(4000)에 포함된 구성 요소들, 운영체제(OS; Operating System), 또는 사용자 프로그램 등을 구동시킬 수 있다. 예시적으로, 애플리케이션 프로세서(4100)는 사용자 시스템(4000)에 포함된 구성 요소들을 제어하는 컨트롤러들, 인터페이스들, 그래픽 엔진 등을 포함할 수 있다. 애플리케이션 프로세서(4100)는 시스템-온-칩(SoC; System-on-Chip)으로 제공될 수 있다.
메모리 모듈(4200)은 사용자 시스템(4000)의 주 메모리, 동작 메모리, 버퍼 메모리, 또는 캐쉬 메모리로 동작할 수 있다. 메모리 모듈(4200)은 DRAM, SDRAM, DDR SDRAM, DDR2 SDRAM, DDR3 SDRAM, LPDDR SDARM, LPDDR2 SDRAM, LPDDR3 SDRAM 등과 같은 휘발성 랜덤 액세스 메모리 또는 PRAM, ReRAM, MRAM, FRAM 등과 같은 비휘발성 랜덤 액세스 메모리를 포함할 수 있다. 예시적으로 애플리케이션 프로세서(4100) 및 메모리 모듈(4200)은 POP(Package on Package)를 기반으로 패키지화되어 하나의 반도체 패키지로 제공될 수 있다.
네트워크 모듈(4300)은 외부 장치들과 통신을 수행할 수 있다. 예시적으로, 네트워크 모듈(4300)은 CDMA(Code Division Multiple Access), GSM(Global System for Mobile communication), WCDMA(wideband CDMA), CDMA-2000, TDMA(Time Dvision Multiple Access), LTE(Long Term Evolution), Wimax, WLAN, UWB, 블루투스, Wi-Fi 등과 같은 무선 통신을 지원할 수 있다. 예시적으로, 네트워크 모듈(4300)은 애플리케이션 프로세서(4100)에 포함될 수 있다.
스토리지 모듈(4400)은 데이터를 저장할 수 있다. 예를 들어, 스토리지 모듈(4400)은 애플리케이션 프로세서(4100)로부터 수신한 데이터를 저장할 수 있다. 또는 스토리지 모듈(4400)은 스토리지 모듈(4400)에 저장된 데이터를 애플리케이션 프로세서(4100)로 전송할 수 있다. 예시적으로, 스토리지 모듈(4400)은 PRAM(Phase-change RAM), MRAM(Magnetic RAM), RRAM(Resistive RAM), NAND flash, NOR flash, 3차원 구조의 NAND 플래시 등과 같은 비휘발성 반도체 메모리 소자로 구현될 수 있다. 예시적으로, 스토리지 모듈(4400)은 사용자 시스템(4000)의 메모리 카드, 외장형 드라이브 등과 같은 탈착식 저장 매체(removable drive)로 제공될 수 있다.
예시적으로, 스토리지 모듈(4400)은 복수의 비휘발성 메모리 장치들을 포함할 수 있고, 복수의 비휘발성 메모리 장치들은 도 1을 참조하여 설명된 메모리 장치(100)와 동일하게 동작할 수 있다. 스토리지 모듈(4400)은 도 1을 참조하여 설명된 스토리지 장치(50)와 동일하게 동작할 수 있다.
사용자 인터페이스(4500)는 애플리케이션 프로세서(4100)에 데이터 또는 명령어를 입력하거나 또는 외부 장치로 데이터를 출력하는 인터페이스들을 포함할 수 있다. 예시적으로, 사용자 인터페이스(4500)는 키보드, 키패드, 버튼, 터치 패널, 터치 스크린, 터치 패드, 터치 볼, 카메라, 마이크, 자이로스코프 센서, 진동 센서, 압전 소자 등과 같은 사용자 입력 인터페이스들을 포함할 수 있다. 사용자 인터페이스(4500)는 LCD (Liquid Crystal Display), OLED (Organic Light Emitting Diode) 표시 장치, AMOLED (Active Matrix OLED) 표시 장치, LED, 스피커, 모니터 등과 같은 사용자 출력 인터페이스들을 포함할 수 있다.
50: 스토리지 장치
100: 메모리 장치
200: 메모리 컨트롤러
300: 버퍼 메모리
400: 호스트

Claims (20)

  1. 복수의 페이지들을 포함하는 메모리 장치;
    호스트로부터 제공되는 복수의 논리 어드레스들과 상기 복수의 페이지들에 대응되는 복수의 물리 어드레스들 사이의 맵핑 관계를 포함하는 어드레스 맵핑 정보, 상기 복수의 논리 어드레스들 중 적어도 둘 이상인 제1 개수의 논리 어드레스들을 각각 포함하는 복수의 제1 논리 어드레스 그룹들의 트림 정보를 포함하는 제1 트림 비트맵 정보 및 상기 복수의 논리 어드레스들 중 상기 제1 개수보다 많은 제2 개수의 논리 어드레스들을 각각 포함하는 복수의 제2 논리 어드레스 그룹들의 트림 정보를 포함하는 제2 트림 비트맵 정보를 저장하는 버퍼 메모리; 및
    상기 호스트로부터 트림 요청된 논리 어드레스들의 개수에 기초하여 상기 어드레스 맵핑 정보, 상기 제1 트림 비트맵 정보 또는 상기 제2 트림 비트맵 정보 중 하나에 상기 트림 요청된 논리 어드레스들의 트림 상태를 저장하는 메모리 컨트롤러;를 포함하는, 스토리지 장치.
  2. 제1 항에 있어서, 상기 제2 개수는,
    상기 제1 개수의 정수 배인, 스토리지 장치.
  3. 제1 항에 있어서, 상기 메모리 컨트롤러는,
    상기 트림 요청된 논리 어드레스들의 개수가 상기 제1 개수 미만인 경우, 상기 어드레스 맵핑 정보에서 상기 트림 요청된 논리 어드레스들의 맵핑 정보를 트림 상태로 변경하는, 스토리지 장치.
  4. 제1 항에 있어서, 상기 메모리 컨트롤러는,
    상기 트림 요청된 논리 어드레스들의 개수가 상기 제1 개수 이상이고 상기 제2 개수 미만인 경우, 상기 제1 트림 비트맵 정보에서 상기 복수의 제1 논리 어드레스 그룹들 중 상기 트림 요청된 논리 어드레스들을 포함하는 트림 요청된 제1 논리 어드레스 그룹의 트림 정보를 트림 상태로 변경하는, 스토리지 장치.
  5. 제4 항에 있어서, 상기 메모리 컨트롤러는,
    상기 제1 트림 비트맵 정보에 저장된 상기 트림 요청된 제1 논리 어드레스 그룹의 트림 정보를 기초로, 상기 어드레스 맵핑 정보에서 상기 복수의 논리 어드레스들 중 상기 트림 요청된 논리 어드레스들의 맵핑 정보를 트림 상태로 변경하는, 스토리지 장치.
  6. 제5 항에 있어서, 상기 메모리 컨트롤러는,
    상기 어드레스 맵핑 정보에서 상기 트림 요청된 논리 어드레스들의 맵핑 정보를 트림 상태로 변경한 후, 상기 제1 트림 비트맵 정보에서 상기 트림 요청된 제1 논리 어드레스 그룹의 트림 정보를 맵(map) 상태로 변경하는, 스토리지 장치.
  7. 제1 항에 있어서, 상기 메모리 컨트롤러는,
    상기 트림 요청된 논리 어드레스들의 개수가 상기 제2 개수 이상인 경우, 상기 제2 트림 비트맵 정보에서 상기 복수의 제2 논리 어드레스 그룹들 중 상기 트림 요청된 논리 어드레스들을 포함하는 트림 요청된 제2 논리 어드레스 그룹의 트림 정보를 트림 상태로 변경하는, 스토리지 장치.
  8. 제7 항에 있어서, 상기 메모리 컨트롤러는,
    상기 제2 트림 비트맵 정보에 저장된 상기 트림 요청된 제2 논리 어드레스 그룹의 트림 정보를 기초로, 상기 제1 트림 비트맵 정보에서 상기 복수의 제1 논리 어드레스 그룹들 중 상기 트림 요청된 논리 어드레스들 중 일부를 각각 포함하는 트림 요청된 제1 논리 어드레스 그룹들의 트림 정보를 트림 상태로 변경하는, 스토리지 장치.
  9. 제8 항에 있어서, 상기 메모리 컨트롤러는,
    상기 제1 트림 비트맵 정보에 저장된 상기 트림 요청된 제1 논리 어드레스 그룹들의 트림 정보를 기초로, 상기 어드레스 맵핑 정보에서 상기 복수의 논리 어드레스들 중 상기 트림 요청된 논리 어드레스들의 맵핑 정보를 트림 상태로 변경하는, 스토리지 장치.
  10. 제9 항에 있어서, 상기 메모리 컨트롤러는,
    상기 제1 트림 비트맵 정보에서 상기 트림 요청된 제1 논리 어드레스 그룹들의 트림 정보를 트림 상태로 변경한 후, 상기 제2 트림 비트맵 정보에서 상기 트림 요청된 제2 논리 어드레스 그룹의 트림 정보를 맵 상태로 변경하고,
    상기 어드레스 맵핑 정보에서 상기 트림 요청된 논리 어드레스들의 맵핑 정보를 트림 상태로 변경한 후, 상기 제1 트림 비트맵 정보에서 상기 트림 요청된 제1 논리 어드레스 그룹들의 트림 정보를 맵 상태로 변경하는, 스토리지 장치.
  11. 제1 항에 있어서, 상기 메모리 컨트롤러는,
    상기 어드레스 맵핑 정보, 상기 제1 트림 비트맵 정보 또는 상기 제2 트림 비트맵 정보 중 하나에 상기 트림 요청된 논리 어드레스들의 트림 상태를 저장한 후, 상기 호스트로 트림 요청에 대한 응답 신호를 제공하는, 스토리지 장치.
  12. 제11 항에 있어서, 상기 메모리 컨트롤러는,
    상기 제1 트림 비트맵 정보 또는 상기 제2 트림 비트맵 정보 중 하나에 상기 트림 요청된 논리 어드레스들의 트림 상태를 저장하는 경우, 상기 호스트로 상기 응답 신호를 제공한 후, 상기 제1 트림 비트맵 정보 또는 상기 제2 트림 비트맵 정보를 기초로 상기 어드레스 맵핑 정보에서 상기 트림 요청된 논리 어드레스들의 맵핑 정보를 트림 상태로 변경하는, 스토리지 장치.
  13. 제1 항에 있어서, 상기 복수의 제2 논리 어드레스 그룹들 각각은,
    상기 복수의 제1 논리 어드레스 그룹들 중 적어도 둘 이상의 제1 논리 어드레스 그룹들에 대응되는, 스토리지 장치.
  14. 제13 항에 있어서, 상기 메모리 컨트롤러는,
    상기 복수의 제2 논리 어드레스 그룹들 각각의 트림 정보 및 상기 복수의 제2 논리 어드레스 그룹들 각각에 대응되는 제1 논리 어드레스 그룹들의 트림 정보를 상기 메모리 장치 내 동일한 메모리 영역에 저장하도록 상기 메모리 장치를 제어하는, 스토리지 장치.
  15. 복수의 페이지들을 포함하는 메모리 장치, 버퍼 메모리, 및 상기 메모리 장치와 상기 버퍼 메모리를 제어하는 메모리 컨트롤러를 포함하는 스토리지 장치의 동작 방법에 있어서,
    호스트로부터 제공되는 복수의 논리 어드레스들과 상기 복수의 페이지들에 대응되는 복수의 물리 어드레스들 사이의 맵핑 관계를 포함하는 어드레스 맵핑 정보를 생성하는 단계;
    상기 복수의 논리 어드레스들 중 적어도 둘 이상인 제1 개수의 논리 어드레스들을 각각 포함하는 복수의 제1 논리 어드레스 그룹들의 트림 정보를 포함하는 제1 트림 비트맵 정보를 생성하는 단계;
    상기 복수의 논리 어드레스들 중 상기 제1 개수보다 많은 제2 개수의 논리 어드레스들을 각각 포함하는 복수의 제2 논리 어드레스 그룹들의 트림 정보를 포함하는 제2 트림 비트맵 정보를 생성하는 단계;
    상기 호스트로부터 트림 요청을 수신하는 단계;
    상기 제2 트림 비트맵 정보에서 상기 복수의 제2 논리 어드레스 그룹들 중 상기 호스트로부터 트림 요청된 논리 어드레스들을 포함하는 트림 요청된 제2 논리 어드레스 그룹의 트림 정보를 트림 상태로 변경하는 단계;
    상기 제2 트림 비트맵 정보에 저장된 상기 트림 요청된 제2 논리 어드레스 그룹의 트림 정보를 기초로, 상기 제1 트림 비트맵 정보에서 상기 복수의 제1 논리 어드레스 그룹들 중 상기 트림 요청된 논리 어드레스들 중 일부를 각각 포함하는 트림 요청된 제1 논리 어드레스 그룹들의 트림 정보를 트림 상태로 변경하는 단계; 및
    상기 제1 트림 비트맵 정보에 저장된 상기 트림 요청된 제1 논리 어드레스 그룹들의 트림 정보를 기초로, 상기 어드레스 맵핑 정보에서 상기 복수의 논리 어드레스들 중 상기 트림 요청된 논리 어드레스들의 맵핑 정보를 트림 상태로 변경하는 단계;를 포함하는, 스토리지 장치의 동작 방법.
  16. 제15 항에 있어서, 상기 제2 개수는,
    상기 제1 개수의 정수 배인, 스토리지 장치의 동작 방법.
  17. 제15 항에 있어서,
    상기 트림 요청된 제1 논리 어드레스 그룹들의 트림 정보를 트림 상태로 변경하는 단계 이후에, 상기 제2 트림 비트맵 정보에서 상기 트림 요청된 제2 논리 어드레스 그룹의 트림 정보를 맵(map) 상태로 변경하는 단계; 및
    상기 어드레스 맵핑 정보에서 상기 트림 요청된 논리 어드레스들의 맵핑 정보를 트림 상태로 변경하는 단계 이후에, 상기 제1 트림 비트맵 정보에서 상기 트림 요청된 제1 논리 어드레스 그룹들의 트림 정보를 맵 상태로 변경하는 단계;를 더 포함하는, 스토리지 장치의 동작 방법.
  18. 제15 항에 있어서,
    상기 제2 트림 비트맵 정보에서 상기 트림 요청된 제2 논리 어드레스 그룹의 트림 정보를 트림 상태로 변경하는 단계 이후에, 상기 호스트로 상기 트림 요청에 대한 응답 신호를 제공하는 단계;를 더 포함하는, 스토리지 장치의 동작 방법.
  19. 제15 항에 있어서, 상기 복수의 제2 논리 어드레스 그룹들 각각은,
    상기 복수의 제1 논리 어드레스 그룹들 중 적어도 둘 이상의 제1 논리 어드레스 그룹들에 대응되는, 스토리지 장치의 동작 방법.
  20. 제19 항에 있어서,
    상기 복수의 제2 논리 어드레스 그룹들 각각의 트림 정보 및 상기 복수의 제2 논리 어드레스 그룹들 각각에 대응되는 제1 논리 어드레스 그룹들의 트림 정보를 상기 메모리 장치 내 동일한 메모리 영역에 저장하는 단계;를 더 포함하는, 스토리지 장치의 동작 방법.


KR1020200129578A 2020-10-07 2020-10-07 스토리지 장치 및 그 동작 방법 KR20220046311A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020200129578A KR20220046311A (ko) 2020-10-07 2020-10-07 스토리지 장치 및 그 동작 방법
US17/215,310 US11544184B2 (en) 2020-10-07 2021-03-29 Storage device and method of operating the same for processing a trim request of host
CN202110503175.4A CN114398295A (zh) 2020-10-07 2021-05-10 存储装置及其操作方法
TW110117507A TW202215250A (zh) 2020-10-07 2021-05-14 儲存裝置及其操作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020200129578A KR20220046311A (ko) 2020-10-07 2020-10-07 스토리지 장치 및 그 동작 방법

Publications (1)

Publication Number Publication Date
KR20220046311A true KR20220046311A (ko) 2022-04-14

Family

ID=80932305

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200129578A KR20220046311A (ko) 2020-10-07 2020-10-07 스토리지 장치 및 그 동작 방법

Country Status (4)

Country Link
US (1) US11544184B2 (ko)
KR (1) KR20220046311A (ko)
CN (1) CN114398295A (ko)
TW (1) TW202215250A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2023045867A (ja) * 2021-09-22 2023-04-03 キオクシア株式会社 メモリシステム

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101824949B1 (ko) 2011-11-23 2018-02-05 삼성전자주식회사 플래시 메모리를 기반으로 하는 저장 장치 및 그것을 포함한 사용자 장치
US10061708B2 (en) * 2016-05-12 2018-08-28 SK Hynix Inc. Mapped region table
CN112882650B (zh) * 2019-11-29 2024-04-30 慧荣科技股份有限公司 数据储存装置以及非挥发式存储器控制方法

Also Published As

Publication number Publication date
CN114398295A (zh) 2022-04-26
US11544184B2 (en) 2023-01-03
TW202215250A (zh) 2022-04-16
US20220107887A1 (en) 2022-04-07

Similar Documents

Publication Publication Date Title
US20210173785A1 (en) Storage device and method of operating the same
US11853202B2 (en) Memory system performing garbage collection operation by exchanging information related to garbage collection with host and method of operating the memory system
KR20210126984A (ko) 스토리지 장치 및 그 동작 방법
KR20200114009A (ko) 메모리 컨트롤러 및 그 동작 방법
KR20220113159A (ko) 저장 장치 및 그 동작 방법
KR20200077276A (ko) 저장 장치 및 그 동작 방법
KR20210123884A (ko) 스토리지 장치 및 그 동작 방법
US11561712B2 (en) Storage device and method of operating the same
US11693589B2 (en) Storage device using cache buffer and method of operating the same
KR20220021796A (ko) 스토리지 장치 및 그 동작 방법
KR20220048871A (ko) 스토리지 장치 및 그 동작 방법
KR20220023598A (ko) 메모리 컨트롤러 및 그 동작 방법
KR20220028332A (ko) 저장 장치 및 그 동작 방법
KR20210046454A (ko) 메모리 장치 및 그 동작 방법
US11544184B2 (en) Storage device and method of operating the same for processing a trim request of host
US20220155957A1 (en) Storage device and method of operating the same
KR20220170664A (ko) 호스트 장치, 저장 장치 및 그 동작 방법
KR20220120016A (ko) 메모리 컨트롤러 및 그 동작 방법
KR20220005322A (ko) 메모리 컨트롤러 및 그 동작 방법
KR20210085499A (ko) 저장 장치 및 그 동작 방법
US11726694B2 (en) Storage device and operating method thereof
US11928056B2 (en) Memory controller for allocating cache lines and method of operating the same
US20240094945A1 (en) Memory controller and memory system including the same
US20210318952A1 (en) Storage device and method of operating the same
KR20220067386A (ko) 스토리지 장치 및 그 동작 방법